JPH0371719A - 位相同期回路 - Google Patents

位相同期回路

Info

Publication number
JPH0371719A
JPH0371719A JP1208264A JP20826489A JPH0371719A JP H0371719 A JPH0371719 A JP H0371719A JP 1208264 A JP1208264 A JP 1208264A JP 20826489 A JP20826489 A JP 20826489A JP H0371719 A JPH0371719 A JP H0371719A
Authority
JP
Japan
Prior art keywords
resistors
frequency
capacitors
phase
operational amplifier
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP1208264A
Other languages
English (en)
Inventor
Yozo Hirata
平田 洋三
Yasuhito Isoe
磯江 靖仁
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
NEC Engineering Ltd
Original Assignee
NEC Corp
NEC Engineering Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp, NEC Engineering Ltd filed Critical NEC Corp
Priority to JP1208264A priority Critical patent/JPH0371719A/ja
Publication of JPH0371719A publication Critical patent/JPH0371719A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は通信装置等に使用する位相同期回路に関し、特
に複数の周波数の入力信号に対して同期をとるための位
相同期回路に関する。
〔従来の技術〕
従来、通信装置等に使用される位相同期回路では、複数
の異なる周波数の入力信号に対して位相同期をとる必要
がある。このため、第2図に示すように、それぞれが異
なる周波数に対応する複数個の位相同期回路PLLI〜
PLLnを設けておき、これらを切換スイッチ15によ
り切り換えて使用するように構成している。
各位相同期回路は、位相同期回路PLLIで代表して示
すように、入力信号r+Nと分周器12がら入力される
周波数とを位相比較器11で位相比較し、その比較結果
を高周波成分を除去するループフィルタ13を通して電
圧制御発振器14に入力し、発振周波数及び位相を制御
し、該電圧制御発振器14の出力を分周器12に入力す
ることでループを構成している。
前記各位相同期回路PLL 1〜PLLnは、各ループ
フィルタ13をそれぞれ異なる特定の周波数に固定設定
している。
C発明が解決しようとする課題〕 上述した従来の位相同期回路は、異なる周波数の入力信
号に対応して、それぞれ異なる周波数に設定したループ
フィルタを有する複数の位相同期回路PLL 1〜PL
Lnを必要とするため、位相比較器、ループフィルタ、
電圧制御発振器2分周器をその数だけ用意しなければ゛
ならない。このため、部品点数が多くなると共に回路構
成のためのスペースが多くなり、小型でかつ安価に構成
することが難しいという問題がある。
本発明の目的は部品点数を低減し、小型で安価に構成し
た位相同期回路を提供することにある。
〔課題を解決するための手段] 本発明の位相同期回路は、位相比較器1分周器電圧制御
発振器と共に位相同期回路を構成するループフィルタを
、演算増幅器と複数の異なる抵抗器及びコンデンサで構
成し、入力信号の周波数に応してこれら抵抗器とコンデ
ンサを切り換えるように構成する。また、これと同時に
分周器の分周比を制御し得るように構成する。
この場合、それぞれ異なる値の抵抗器及びコンデンサは
、各一端を並列接続し、他端を切換スイッチ回路で切り
換えて演算増幅器に選択的に接続可能に構成する。
(作用〕 この構成では、1つの位相比較器、電圧制御発振器及び
プログラマブルカウンタで複数の周波数の入力信号に対
する位相同期が可能となり、回路構成の簡略化が実現さ
れる。
〔実施例〕
次に、本発明を図面を参照して説明する。
第1図は本発明の一実施例のブロック図である。
図において、1は位相比較器であり、ここには異なる周
波数の入力信号flllが入力され、同時に分周器とし
てのプログラマブルカウンタ2の出力が入力される。こ
のプログラマブルカウンタ2は制御信号Hによって任意
の分周比に設定される。
位相比較器1の出力はループフィルタ3に人力され、高
周波成分を除去しかつ低周波成分を電圧変換して電圧制
御発振器4の制御電圧とする。この電圧制御発振器4の
出力は前記プログラマブルカウンタ2に出力され、ルー
プが構成される。
このループフィルタ3は演算増幅器31と抵抗器及びコ
ンデンサで構成され、これら抵抗器とコンデンサの値を
変化させることでその周波数特性を変化させることがで
きる。即ち、1つの演算増幅器31に対して、複数個の
異なる抵抗器R11〜R1を切換スイッチ回路32で選
択的に切換接続し得るように構成し、同様に複数個の抵
抗器R2〜R2,,とコンデンサC5〜C1の直列回路
を切換スイッチ回路33で選択的に切換接続し得るよう
に構成している。これらの切り替えは、制御信号Iで行
われ、この切換えによって演算増幅器31に対する抵抗
器とコンデンサの値が変化され、その周波数特性が変化
される。
なお、前記位相比較器1と電圧制御発振器4はそれぞれ
リセット信号によりリセットされる。
この構成において、今、先にXH2の周波数の信号を入
力し、次にYH,の周波数の信号を人力することを考え
る。
XH2の信号が入力されると、これに対応して制御信号
Iが切換スイッチ回路32.33を切り替え、それぞれ
抵抗器R55,抵抗器RZ+及びコンデンサC1を選択
する。同時に制御信号Hによってプログラマブルカウン
タ2にXH,に対応した値を設定する。更に、リセット
信号により位相比較器lと電圧制御発振器4を初期状態
にする。そして、XH,の信号flNが入力されること
によって、位相比較器1でプログラマブルカウンタ2か
らの周波数信号f。と位相比較が行われ、その結果をル
ープフィルタ3を通ずことで高周波成分を除去し、低周
波成分を電圧変換し、電圧制御発振器4の制御を行う。
更に、この電圧制御発振器4の出力rvc。をプログラ
マブルカウンタ2で分周することで、その出力信号r。
はXH2の入力信号に位相同期される。
次に、YH2の信号が人力されると、これに対応して制
御信号Iが切換スイッチ回路32.33を切り替え、対
応する抵抗器及びコンデンサ、例えば抵抗器R1□、抵
抗器R2□及びコンデンサC2を選択する。同時に制御
信号■によってプログラマブルカウンタ2をYH2に対
応した値に設定する。以下、XH2と同様に位相同期ル
ープを構成することで、YH2の入力信号に対する位相
同期が完成される。
したがって、この構成では位相同期ループを構成する位
相比較器1.電圧制御発振器4は1つでよく、また分周
器2はプログラマブルカウンタで構成し、ループフィル
タ3は1つの演算増幅器31と2つの切換スイッチ回路
32.33で構成できるので、部品点数を低減し、かつ
スペースを低減して小型化及び低価格化が実現できる。
なお、ループフィルタ3を構成する抵抗器、コンデンサ
等は任意な組合せとすることが可能である。例えば、コ
ンデンサを固定し、抵抗器のみを切り換えるように構成
することも可能である。
〔発明の効果〕
以上説明したように本発明は、ループフィルタを、演算
増幅器と複数の異なる抵抗器及びコンデンサで構成し、
入力信号の周波数に応じてこれら抵抗器とコンデンサを
切り換えるように構成し、かつ同時に分周器の分周比を
制御し得るように構成しているので、異なる周波数に対
応した位相同期を可能にすると基に、位相同期回路を構
成する部品点数を低減でき、小型化、低価格化が実現で
きる。
【図面の簡単な説明】
第1図は本発明の一実施例のブロック回路図、第2図は
従来の位相同期回路のブロック回路図である。 1・・・位相比較器、2・・・プログラマブルカウンタ
、3・・・ループフィルタ、4・・・電圧制御発振器、
11・・・位相比較器、12・・・カウンタ、13・・
・ループフィルタ、14・・・電圧制御発振器、15・
・・切換スイッチ、31・・・演算増幅器、32.33
・・・切換スイッチ回路、R0〜R1,、・・・抵抗器
、RZI〜R21・・抵抗器、C6〜Cff1・・・コ
ンデンサ。

Claims (1)

  1. 【特許請求の範囲】 1、位相比較器、分周器、電圧制御発振器及びループフ
    ィルタで構成され、複数の周波数の入力信号に対して位
    相同期を行う位相同期回路において、前記ループフィル
    タを演算増幅器と複数の異なる抵抗器及びコンデンサで
    構成し、入力信号の周波数に応じてこれら抵抗器とコン
    デンサを切り換え、かつ前記分周器の分周比を制御し得
    るように構成したことを特徴とする位相同期回路。 2、それぞれ異なる値の抵抗器及びコンデンサの一端を
    並列接続し、他端を切換スイッチ回路で切り換えて演算
    増幅器に選択的に接続可能に構成してなる特許請求の範
    囲第1項記載の位相同期回路。
JP1208264A 1989-08-11 1989-08-11 位相同期回路 Pending JPH0371719A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP1208264A JPH0371719A (ja) 1989-08-11 1989-08-11 位相同期回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP1208264A JPH0371719A (ja) 1989-08-11 1989-08-11 位相同期回路

Publications (1)

Publication Number Publication Date
JPH0371719A true JPH0371719A (ja) 1991-03-27

Family

ID=16553361

Family Applications (1)

Application Number Title Priority Date Filing Date
JP1208264A Pending JPH0371719A (ja) 1989-08-11 1989-08-11 位相同期回路

Country Status (1)

Country Link
JP (1) JPH0371719A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH05175834A (ja) * 1991-12-25 1993-07-13 Mitsubishi Electric Corp 位相同期ループ回路

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH05175834A (ja) * 1991-12-25 1993-07-13 Mitsubishi Electric Corp 位相同期ループ回路

Similar Documents

Publication Publication Date Title
US5434888A (en) FSK modulating apparatus
JPH08223037A (ja) 周波数シンセサイザ
KR20150021488A (ko) 주파수 신호 생성 시스템 및 디스플레이 장치
JPH0548454A (ja) 周波数シンセサイザ
JPH0447812A (ja) 周波数シンセサイザ
JPH11191735A (ja) Pllシンセサイザ及びその制御方法
US20030160641A1 (en) Analog implementation of spread spectrum frequency modulation in a programmable phase locked loop (PLL) system
JPH0371719A (ja) 位相同期回路
JPH06132820A (ja) 周波数変換回路
CN114337657A (zh) 时钟同步电路、控制方法、印刷电路板及通讯设备
KR100245579B1 (ko) 디지탈 pll회로
JPH0488721A (ja) 周波数シンセサイザ
JPS5852374B2 (ja) 周波数シンセサイザ受信機
JPS623528A (ja) Pll発振器
CN208623647U (zh) 锁相环电路
JPH0371721A (ja) 位相同期回路
JP3161137B2 (ja) Pll回路
JPS61134127A (ja) 位相同期型変調器
JPH06291644A (ja) Pll回路
JPS6348997Y2 (ja)
JPH0590993A (ja) Pll方式周波数シンセサイザ回路
CN113114234A (zh) 压控振荡器和锁相环电路
JPH11214991A (ja) 位相同期回路
JPH0323718A (ja) 位相同期ループ回路
JPH07154252A (ja) 位相同期回路