JPH0361199B2 - - Google Patents
Info
- Publication number
- JPH0361199B2 JPH0361199B2 JP59084391A JP8439184A JPH0361199B2 JP H0361199 B2 JPH0361199 B2 JP H0361199B2 JP 59084391 A JP59084391 A JP 59084391A JP 8439184 A JP8439184 A JP 8439184A JP H0361199 B2 JPH0361199 B2 JP H0361199B2
- Authority
- JP
- Japan
- Prior art keywords
- memory
- buffer memory
- address
- frame buffer
- speed
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Lifetime
Links
Landscapes
- Controls And Circuits For Display Device (AREA)
- Image Input (AREA)
- Digital Computer Display Output (AREA)
- Image Generation (AREA)
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP59084391A JPS60227292A (ja) | 1984-04-26 | 1984-04-26 | 高速フレームバッファメモリ装置 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP59084391A JPS60227292A (ja) | 1984-04-26 | 1984-04-26 | 高速フレームバッファメモリ装置 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JPS60227292A JPS60227292A (ja) | 1985-11-12 |
| JPH0361199B2 true JPH0361199B2 (en:Method) | 1991-09-19 |
Family
ID=13829260
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP59084391A Granted JPS60227292A (ja) | 1984-04-26 | 1984-04-26 | 高速フレームバッファメモリ装置 |
Country Status (1)
| Country | Link |
|---|---|
| JP (1) | JPS60227292A (en:Method) |
Families Citing this family (5)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPS6162095A (ja) * | 1984-09-03 | 1986-03-29 | 富士通株式会社 | 直線表示制御装置 |
| JPS62162174A (ja) * | 1986-01-10 | 1987-07-18 | Fuji Facom Corp | 画像メモリ制御装置 |
| JPH07118006B2 (ja) * | 1987-04-14 | 1995-12-18 | 松下電器産業株式会社 | 画像処理装置 |
| JPS63298485A (ja) * | 1987-05-28 | 1988-12-06 | Matsushita Electric Ind Co Ltd | 画像処理装置 |
| TW304254B (en:Method) | 1994-07-08 | 1997-05-01 | Hitachi Ltd |
-
1984
- 1984-04-26 JP JP59084391A patent/JPS60227292A/ja active Granted
Also Published As
| Publication number | Publication date |
|---|---|
| JPS60227292A (ja) | 1985-11-12 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US4991110A (en) | Graphics processor with staggered memory timing | |
| US5454076A (en) | Method and apparatus for simultaneously minimizing storage and maximizing total memory bandwidth for a repeating pattern | |
| JPS58147789A (ja) | 表示メモリおよびそのアドレス方法 | |
| EP0737956A2 (en) | Frame memory device for graphics | |
| JPH0141994B2 (en:Method) | ||
| JPH0355832B2 (en:Method) | ||
| JPS5952286A (ja) | ビデオram書込み制御方式 | |
| US4591845A (en) | Character and graphic signal generating apparatus | |
| JPS6261092A (ja) | 表示装置 | |
| JPH067304B2 (ja) | 図形処理装置 | |
| JPS5954095A (ja) | ビデオramリフレッシュ方式 | |
| JPH0361199B2 (en:Method) | ||
| JPH0218594A (ja) | 表示制御装置 | |
| JPH0549991B2 (en:Method) | ||
| JPS60217387A (ja) | Crt表示装置 | |
| JPH06102842A (ja) | 分割シリアルレジスタ及び動作カウンタの付いたビデオランダムアクセスメモリを含むグラフィックディスプレイシステム | |
| JPS6348355B2 (en:Method) | ||
| JPS5995589A (ja) | Crt表示装置 | |
| JP2695265B2 (ja) | マルチポートメモリ | |
| JPS61290486A (ja) | 表示制御装置 | |
| JP3005220B2 (ja) | 走査型表示制御装置 | |
| JPS61213941A (ja) | 画像記憶装置 | |
| JPS61254984A (ja) | ビツト・マツプ表示器用処理装置 | |
| JPS60129786A (ja) | 画像メモリ装置 | |
| JPS60150089A (ja) | 記憶装置 |