JPH0342833B2 - - Google Patents
Info
- Publication number
- JPH0342833B2 JPH0342833B2 JP14352785A JP14352785A JPH0342833B2 JP H0342833 B2 JPH0342833 B2 JP H0342833B2 JP 14352785 A JP14352785 A JP 14352785A JP 14352785 A JP14352785 A JP 14352785A JP H0342833 B2 JPH0342833 B2 JP H0342833B2
- Authority
- JP
- Japan
- Prior art keywords
- circuit
- signal
- child
- screen
- image
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired
Links
- 238000010586 diagram Methods 0.000 description 5
- 230000015572 biosynthetic process Effects 0.000 description 3
- 238000006243 chemical reaction Methods 0.000 description 3
- 238000003786 synthesis reaction Methods 0.000 description 3
- 238000000034 method Methods 0.000 description 1
Landscapes
- Processing Of Color Television Signals (AREA)
Description
【発明の詳細な説明】
〔産業上の利用分野〕
この発明は、親画面に挿入した子画面に関する
ホワイトバランスと明るさをデイジタル的に可変
調整できるようにした画像表示装置関する。
ホワイトバランスと明るさをデイジタル的に可変
調整できるようにした画像表示装置関する。
テレビジヨン受像機の受像管の画面全体を親画
面とし、その親画面の中に子画面を挿入表示でき
るようにした画像表示装置が知られている。この
種の画像表示装置は、ラインメモリ或いはフイー
ルドメモリ等を用い、ビデオ信号を時間圧縮して
記憶させた信号を子画像情報として用いるのが普
通である。第3図に示すこの種の従来の画像表示
装置1は、複数の入力映像信号のうち親画像情報
と子画像情報を、入力切り換え回路2にて切り換
え、親画像情報については、映像信号処理回路3
を介して画像合成回路4に供給する。入力切り換
え回路2にて選択された子画像情報は、まず、信
号処理回路5にて輝度信号と色差信号が分離さ
れ、それぞれ時分割駆動により、AD変換器6に
供給される。AD変換器6は、コントロール回路
7から供給されるクロツク信号にもとづいて5ビ
ツトのデイジタル信号を形成し、メモリ回路8に
供給する。メモリ回路8は、ラインメモリとフイ
ールドメモリを内蔵しており、コントロール回路
7からの制御信号にもとづいて、記憶動作に必要
なシリアル・パラレル変換等を行う。
面とし、その親画面の中に子画面を挿入表示でき
るようにした画像表示装置が知られている。この
種の画像表示装置は、ラインメモリ或いはフイー
ルドメモリ等を用い、ビデオ信号を時間圧縮して
記憶させた信号を子画像情報として用いるのが普
通である。第3図に示すこの種の従来の画像表示
装置1は、複数の入力映像信号のうち親画像情報
と子画像情報を、入力切り換え回路2にて切り換
え、親画像情報については、映像信号処理回路3
を介して画像合成回路4に供給する。入力切り換
え回路2にて選択された子画像情報は、まず、信
号処理回路5にて輝度信号と色差信号が分離さ
れ、それぞれ時分割駆動により、AD変換器6に
供給される。AD変換器6は、コントロール回路
7から供給されるクロツク信号にもとづいて5ビ
ツトのデイジタル信号を形成し、メモリ回路8に
供給する。メモリ回路8は、ラインメモリとフイ
ールドメモリを内蔵しており、コントロール回路
7からの制御信号にもとづいて、記憶動作に必要
なシリアル・パラレル変換等を行う。
メモリ回路8には、輝度信号Yと色差信号R−
Y,B−Yの各5ビツト出力に対応する15個のト
ライステートバツフア回路9が接続してあり、各
トライステートバツフア回路9が入力のビツト情
報に応じて、ハイレベルとロウレベル或いはハイ
インピーダンスの3種類の出力状態をとる。すな
わち、トライステートバツフア回路9は、親画面
の表示期間にあつては、コントロール回路7から
の状態制御信号によりハイインピーダンス状態と
なる。これは、後段の出力回路10内に設けたプ
ルアツプ抵抗とプルダウン抵抗の組み合わせに応
じて、子画面の直流レベルに相当するデータを合
成しなければならないからであり、出力回路10
は、子画面の表示期間中はメモリ回路8が記憶す
るデータを送出し、子画面の非表示期間中は、輝
度信号Yの黒レベル及び色差信号R−Y,B−Y
の振幅中心に関するデータを送出する。
Y,B−Yの各5ビツト出力に対応する15個のト
ライステートバツフア回路9が接続してあり、各
トライステートバツフア回路9が入力のビツト情
報に応じて、ハイレベルとロウレベル或いはハイ
インピーダンスの3種類の出力状態をとる。すな
わち、トライステートバツフア回路9は、親画面
の表示期間にあつては、コントロール回路7から
の状態制御信号によりハイインピーダンス状態と
なる。これは、後段の出力回路10内に設けたプ
ルアツプ抵抗とプルダウン抵抗の組み合わせに応
じて、子画面の直流レベルに相当するデータを合
成しなければならないからであり、出力回路10
は、子画面の表示期間中はメモリ回路8が記憶す
るデータを送出し、子画面の非表示期間中は、輝
度信号Yの黒レベル及び色差信号R−Y,B−Y
の振幅中心に関するデータを送出する。
出力回路10が送出するデータは、DA変換器
11にてDA変換され、アナログ信号とされて画
像合成回路4に供給され、そこで親画像と子画像
の合成が行われる。画像合成回路4の出力は、駆
動回路12を介して受像管13に表示される。
11にてDA変換され、アナログ信号とされて画
像合成回路4に供給され、そこで親画像と子画像
の合成が行われる。画像合成回路4の出力は、駆
動回路12を介して受像管13に表示される。
上記従来の画像表示装置1は、前述の如く、子
画像の直流レベルに相当するデータを、DA変換
する前に合成する必要があるため、トライステー
トバツフア回路9を、子画面の非表示期間中ハイ
インピーダンス状態とし、出力回路10内のプル
アツプ抵抗とプルダウン抵抗の組み合わせに応じ
て、輝度信号データを黒レベルのデータに、また
色差信号データを振幅中心のデータに固定してい
る。このため、直流レベルに相当するデータを正
確に合成する上で、どうしてもプルアツプ抵抗と
プルダウン抵抗の抵抗値を微調整する必要があ
り、調整作業が面倒である等の問題点があつた。
画像の直流レベルに相当するデータを、DA変換
する前に合成する必要があるため、トライステー
トバツフア回路9を、子画面の非表示期間中ハイ
インピーダンス状態とし、出力回路10内のプル
アツプ抵抗とプルダウン抵抗の組み合わせに応じ
て、輝度信号データを黒レベルのデータに、また
色差信号データを振幅中心のデータに固定してい
る。このため、直流レベルに相当するデータを正
確に合成する上で、どうしてもプルアツプ抵抗と
プルダウン抵抗の抵抗値を微調整する必要があ
り、調整作業が面倒である等の問題点があつた。
この発明は、上記問題点を解決したものであ
り、親画面の一部に表示する子画面の画像情報
を、デイジタル信号の形で記憶するメモリ回路
と、親画面の表示期間に必要となる子画像に関す
る輝度信号の黒レベルと色差信号の振幅中心を、
計数出力として与えるカウンタ回路と、このカウ
ンタ回路の計数出力と前記メモリ回路から読み出
した子画像情報を、それぞれ子画面の非表示期間
と表示期間に、子画像情報として選択する信号選
択回路とを設けて構成したことを要旨とするもの
である。
り、親画面の一部に表示する子画面の画像情報
を、デイジタル信号の形で記憶するメモリ回路
と、親画面の表示期間に必要となる子画像に関す
る輝度信号の黒レベルと色差信号の振幅中心を、
計数出力として与えるカウンタ回路と、このカウ
ンタ回路の計数出力と前記メモリ回路から読み出
した子画像情報を、それぞれ子画面の非表示期間
と表示期間に、子画像情報として選択する信号選
択回路とを設けて構成したことを要旨とするもの
である。
この発明は、親画面の一部に表示する子画像の
画像情報を、デイジタル信号の形でメモリ回路に
記憶させるとともに、親画面の表示期間に必要と
なる子画像に関する輝度信号の黒レベルと色差信
号の振幅中心以下を、計数回路の計数出力として
与え、子画像の白バランスと明るさを正確に調整
する。
画像情報を、デイジタル信号の形でメモリ回路に
記憶させるとともに、親画面の表示期間に必要と
なる子画像に関する輝度信号の黒レベルと色差信
号の振幅中心以下を、計数回路の計数出力として
与え、子画像の白バランスと明るさを正確に調整
する。
以下、この発明の実施例について、第1図を参
照して説明する。第1,2図は、それぞれこの発
明の画像表示装置の一実施例を示す回路構成図及
び回路各部の信号波形図である。
照して説明する。第1,2図は、それぞれこの発
明の画像表示装置の一実施例を示す回路構成図及
び回路各部の信号波形図である。
第1図中、画像表示装置21は、従来用いてい
たトライステートバツフア回路9と出力回路10
を廃止し、代りに信号選択回路22を設けるとと
もに、子画像の非表示期間に信号選択回路22を
駆動するためのカウンタ回路23を設けた構成と
してある。信号選択回路22は、子画面の表示期
間と非表示期間とでメモリ回路8の出力とカウン
タ回路23の出力を選択的に切り換えるものであ
る。カウンタ回路23は、5ビツトのデイジタル
信号である輝度信号Y、色差信号R−Y,B−Y
に時分割で対応するものであり、輝度信号Yの黒
レベルと色差信号R−Y,B−Yの振幅中心に対
応する各5ビツトのデータを計数出力する。
たトライステートバツフア回路9と出力回路10
を廃止し、代りに信号選択回路22を設けるとと
もに、子画像の非表示期間に信号選択回路22を
駆動するためのカウンタ回路23を設けた構成と
してある。信号選択回路22は、子画面の表示期
間と非表示期間とでメモリ回路8の出力とカウン
タ回路23の出力を選択的に切り換えるものであ
る。カウンタ回路23は、5ビツトのデイジタル
信号である輝度信号Y、色差信号R−Y,B−Y
に時分割で対応するものであり、輝度信号Yの黒
レベルと色差信号R−Y,B−Yの振幅中心に対
応する各5ビツトのデータを計数出力する。
第2図A,B,Cは、それぞれ輝度信号Y、色
差信号R−Y,B−Yの信号波形を示しており、
各信号波形の最小値と最大値は、それぞれ00000、
11111で表わされる。従つて、輝度信号Yの00000
が黒レベルに相当し、色差信号R−Y,B−Yの
10000が、それぞれの振幅中心に相当する。これ
ら黒レベルや振幅中心に関するデータは、カウン
タ回路23の計数出力によつて、正確に設定する
ことができるので、従来のアナログ的手法による
調整によらず、デイジタル的にきわめて高精度の
データ設定が可能である。またカウンタ回路23
の計数動作も、コントロール回路24のインクリ
メント出力やデイクリメント出力によつて簡単に
制御することができるので、特別な回路を必要と
しない。
差信号R−Y,B−Yの信号波形を示しており、
各信号波形の最小値と最大値は、それぞれ00000、
11111で表わされる。従つて、輝度信号Yの00000
が黒レベルに相当し、色差信号R−Y,B−Yの
10000が、それぞれの振幅中心に相当する。これ
ら黒レベルや振幅中心に関するデータは、カウン
タ回路23の計数出力によつて、正確に設定する
ことができるので、従来のアナログ的手法による
調整によらず、デイジタル的にきわめて高精度の
データ設定が可能である。またカウンタ回路23
の計数動作も、コントロール回路24のインクリ
メント出力やデイクリメント出力によつて簡単に
制御することができるので、特別な回路を必要と
しない。
このように、上記画像表示装置21は、親画面
の一部に表示する子画面の画像情報を、デイジタ
ル信号の形でメモリ回路8に記憶させるととも
に、親画面の表示期間に必要となる子画像に関す
る輝度信号の黒レベルと色差信号の振幅中心を、
カウンタ回路23の計数出力として与える構成と
したから、トライステートバツフア回路9とプル
アツプ抵抗及びプルダウン抵抗の組み合わせを用
いて上記黒レベルと色差信号の振幅中心を決定す
る従来の回路とは異なり、簡単に正確なデータ設
定が可能であり、これにより子画面の白バランス
と明るさを正確に調整することができ、経時変化
等を招くことなく、親画面と子画面の画質を統一
することができる。
の一部に表示する子画面の画像情報を、デイジタ
ル信号の形でメモリ回路8に記憶させるととも
に、親画面の表示期間に必要となる子画像に関す
る輝度信号の黒レベルと色差信号の振幅中心を、
カウンタ回路23の計数出力として与える構成と
したから、トライステートバツフア回路9とプル
アツプ抵抗及びプルダウン抵抗の組み合わせを用
いて上記黒レベルと色差信号の振幅中心を決定す
る従来の回路とは異なり、簡単に正確なデータ設
定が可能であり、これにより子画面の白バランス
と明るさを正確に調整することができ、経時変化
等を招くことなく、親画面と子画面の画質を統一
することができる。
〔発明の効果〕
以上説明したように、この発明によれば、親画
面の一部に表示する子画面の画像情報を、デイジ
タル信号の形でメモリ回路に記憶させるととも
に、親画面の表示期間に必要となる子画像に関す
る輝度信号の黒レベルと色差信号の振幅中心を、
カウンタ回路の計数出力として与える構成とした
から、トライステートバツフア回路とプルアツプ
抵抗及びプルダウン抵抗の組み合わせを用いて上
記黒レベルと色差信号の振幅中心を決定する従来
の回路とは異なり、簡単に正確なデータ設定が可
能であり、これにより子画面の白バランスと明る
さを正確に調整することができ、経時変化等を招
くことなく、親画面と子画面の画質を統一するこ
とができる等の優れた効果を奏する。
面の一部に表示する子画面の画像情報を、デイジ
タル信号の形でメモリ回路に記憶させるととも
に、親画面の表示期間に必要となる子画像に関す
る輝度信号の黒レベルと色差信号の振幅中心を、
カウンタ回路の計数出力として与える構成とした
から、トライステートバツフア回路とプルアツプ
抵抗及びプルダウン抵抗の組み合わせを用いて上
記黒レベルと色差信号の振幅中心を決定する従来
の回路とは異なり、簡単に正確なデータ設定が可
能であり、これにより子画面の白バランスと明る
さを正確に調整することができ、経時変化等を招
くことなく、親画面と子画面の画質を統一するこ
とができる等の優れた効果を奏する。
第1,2図は、それぞれこの発明の画像表示装
置の一実施例を示す回路構成図及び回路各部の信
号波形図、第3図は、従来の画像表示装置の一例
を示す回路構成図である。 8……メモリ回路、21……画像表示装置、2
2……信号選択回路、23……カウンタ回路。
置の一実施例を示す回路構成図及び回路各部の信
号波形図、第3図は、従来の画像表示装置の一例
を示す回路構成図である。 8……メモリ回路、21……画像表示装置、2
2……信号選択回路、23……カウンタ回路。
Claims (1)
- 1 親画面の一部に表示する子画面の画像情報
を、デイジタル信号の形で記憶するメモリ回路
と、親画面の表示期間に必要となる子画像に関す
る輝度信号の黒レベルと色差信号の振幅中心を、
計数出力として与えるカウンタ回路と、このカウ
ンタ回路の計数出力と前記メモリ回路から読み出
した子画像情報を、それぞれ子画面の非表示期間
と表示期間に、子画像情報として選択する信号選
択回路とを設けて構成してなる画像表示装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP14352785A JPS623588A (ja) | 1985-06-29 | 1985-06-29 | 画像表示装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP14352785A JPS623588A (ja) | 1985-06-29 | 1985-06-29 | 画像表示装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPS623588A JPS623588A (ja) | 1987-01-09 |
JPH0342833B2 true JPH0342833B2 (ja) | 1991-06-28 |
Family
ID=15340812
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP14352785A Granted JPS623588A (ja) | 1985-06-29 | 1985-06-29 | 画像表示装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS623588A (ja) |
-
1985
- 1985-06-29 JP JP14352785A patent/JPS623588A/ja active Granted
Also Published As
Publication number | Publication date |
---|---|
JPS623588A (ja) | 1987-01-09 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPS59105791A (ja) | デイジタルテレビジヨン受像機 | |
JPH04213285A (ja) | テレビジョン信号装置の制御方法 | |
JP2928803B2 (ja) | テレビジョン画像表示装置 | |
US5414463A (en) | Video cameras capable of switching an aspect ratio and view finders for use in the same | |
JPH0352395A (ja) | 画面のオンスクリーン色相自動変換回路 | |
JPS596037Y2 (ja) | テレビジヨン受像機の表示装置 | |
JPH0342833B2 (ja) | ||
US5059963A (en) | Two-level display device with hatching control means | |
JPS62264090A (ja) | マルチスキヤンモニタ用入力インタ−フエ−ス回路 | |
US5499054A (en) | Character and pattern mixing apparatus for use in a video equipment | |
JPS63287178A (ja) | 画面表示回路 | |
JPS63185172A (ja) | テレビジヨン受像機 | |
JP2569301B2 (ja) | A/d変換装置 | |
JP2545381B2 (ja) | モニタ内蔵型プリンタ | |
JPS6049387A (ja) | 輝度調整回路 | |
JPS63296471A (ja) | 同期信号発生回路 | |
JPH0646794B2 (ja) | テレビジヨン受像機 | |
US5488690A (en) | Color video printer which enables a pattern generation process when no synchronizing signals are detected | |
JPH0722712Y2 (ja) | サイズコントロール回路 | |
JP2576591B2 (ja) | 色変換回路 | |
JPH0413894Y2 (ja) | ||
KR920002603B1 (ko) | 다화면 비디오 프린터 장치 | |
JPH079193Y2 (ja) | 受像管輝度可変回路 | |
JP2658073B2 (ja) | カラーディスプレイ装置 | |
JPH0723308A (ja) | スイッチ回路 |