JPH02293891A - デイスプレイの垂直走査の制御装置と方法 - Google Patents

デイスプレイの垂直走査の制御装置と方法

Info

Publication number
JPH02293891A
JPH02293891A JP2096652A JP9665290A JPH02293891A JP H02293891 A JPH02293891 A JP H02293891A JP 2096652 A JP2096652 A JP 2096652A JP 9665290 A JP9665290 A JP 9665290A JP H02293891 A JPH02293891 A JP H02293891A
Authority
JP
Japan
Prior art keywords
voltage
deflection
signal
deflection voltage
voltages
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2096652A
Other languages
English (en)
Other versions
JPH0650425B2 (ja
Inventor
Andrew J Morrish
アンドリユー・ジヨン・モリツシユ
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
International Business Machines Corp
Original Assignee
International Business Machines Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by International Business Machines Corp filed Critical International Business Machines Corp
Publication of JPH02293891A publication Critical patent/JPH02293891A/ja
Publication of JPH0650425B2 publication Critical patent/JPH0650425B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K4/00Generating pulses having essentially a finite slope or stepped portions
    • H03K4/06Generating pulses having essentially a finite slope or stepped portions having triangular shape
    • H03K4/08Generating pulses having essentially a finite slope or stepped portions having triangular shape having sawtooth shape
    • H03K4/48Generating pulses having essentially a finite slope or stepped portions having triangular shape having sawtooth shape using as active elements semiconductor devices
    • H03K4/50Generating pulses having essentially a finite slope or stepped portions having triangular shape having sawtooth shape using as active elements semiconductor devices in which a sawtooth voltage is produced across a capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G1/00Control arrangements or circuits, of interest only in connection with cathode-ray tube indicators; General aspects or details, e.g. selection emphasis on particular characters, dashed line or dotted line generation; Preprocessing of data
    • G09G1/04Deflection circuits ; Constructional details not otherwise provided for

Landscapes

  • Engineering & Computer Science (AREA)
  • Radar, Positioning & Navigation (AREA)
  • Remote Sensing (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Details Of Television Scanning (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 A.産業上の利用分野 本発明は、ラスク・スキャン方式のCRT (陰極線管
)ディスプレイの垂直走査回路に関し、特に画面フォー
マットが異なる際に画像の高さの自動調整とセンタリン
グを可能にする回路に関する. B.従来の技術 ラスク・スキャン方式のCRTビデオ・ディスプレイで
は、電子ビームの偏向・変調によって画面上に像が描か
れる.水平走査周#i数は、電子ビームが1本の水平線
を走査する速度を、垂直走査周波数は、電子ビームが画
面全体を走査する速度をいう.帯域幅は、ビームを才ン
/才フする速度を示す.このような性能指標によってデ
ィスプレイの解像度が決まる.特殊な機能には別の解像
度あるいは画面フォーマットが必要になる.すなわち線
当りのキャラクタ数または画素数(ビクセル数)あるい
は画面当りの水平線数を変える必要がある.大半の装置
は、個々のディスプレイがある特定のフォーマットに応
じた構造を持つよう設計される.しかし現状では、多く
の規格が推進され,1つのディスプレイで数種類のフォ
ーマットのデータを表示しようという動きがある.マル
チモードーディスプレイの一例としてNEC Mult
isync  II (商標)がある.これは各種のフ
ォーマットを一調べるーことができる.しかし画像高さ
とセンタリングはそれぞれ手動でリセットしなければな
らない.米国特許第4574279号は、マルチ・フォ
ーマット装置を示している.2つのフォーマットのいず
れかを選択できるよう水平/垂直走査周波数が生成され
、高さ調整回路に2つのブリセット電圧のいずれかを印
加することで同じ画像サイズが保たれる.IBMテクニ
カル・ディスクロージャ・ブレティン(IBMTech
nical Disclosure Buletin 
) Vo1、 28 . No.12. pp. 56
03−4では、水平走査速度を変えることなくディスプ
レイの垂直解像度モードを多くする方法が説明されてい
る.画像表示許可信号の幅(表示される水平線数に対応
)が抵抗値に変換され,ビームの垂直位置を制御するの
に用いられる. このように、マノレチフォーマットのディスプレイは存
在するが、従来の技術では、ブリセットされてはいない
各種の画面フォーマットで画像高さを自動調整しセンタ
リングする機能は実現されていない. C.発明か解決しようとする課題 本発明の目的は、異なる画面フォーマットで画像高さを
自動調整しセンタリングする機能を提供することにある
. D.課題を解決するための手段 ラスク・ディスプレイでは、電子ビームの垂直位置は、
偏向電圧信号を生成することで制御され,この電圧の値
は時間とともに変化する.フォーマットが変われば,た
とえば、データが画面に表示されているときは,有効画
像の持続時間も変化し得る.本発明の主旨は、垂直偏向
信号を自動的に変調することで、画面フォーマットが異
なる場合も、有効画像の表示時間の初めと終わりで偏向
電圧を同一にする、すなわち画像の上下のマージンの表
示を一定にする手段を提供することにある. 本発明では,異なる画面フォーマットの自動画像高さ調
整とセンタリングは,ディスプレイの垂直走査を制御す
る装置を提供することによって達成される.この装置は
、 走査周波数を制御する手段と, 周期が有効画像時間に対応する信号を生成する手段と, 偏向電圧信号を生成する手段とを含み、有効画像時間の
初めと終わりを示す信号パルスを生成する手段と, 有効画像時間の初めに偏向電圧を格納する手段と, 前記格納された偏向電圧を基準電圧と比較した後、フラ
イバック後の偏向電圧を制御して,2つの電圧の関係を
所要値に保つ手段と, 有効電圧時間の終わりに偏向電圧を格納する手段と, 前記格納された偏向電圧を別の基準電圧と比較した後、
偏向電圧信号を変調して、2つの電圧の関係を所要値に
保つ手段とを含むことを特徴とする. 本発明による方法は、有効画像時間の初めと終わりの偏
向電圧を第1と第2の基準電圧それぞれと比較すること
によってラスク画像の部分を制御した後、偏向信号を変
調して、偏向電圧と基準電圧との関係を所要値に保つも
のである.E.実施例 第1図のランプ生成回路l (第3図も昏照のこと)は
次の3つの人力を受けるよう構成されている. a) フライバックを起動するためのライン2の垂直同
期信号 b) ランプ・フライバックが終了し次の走査が始まる
レベルを制御するためのライン3の制御信号 C) 走査ランプの前部スロープを変化させるためのラ
イン4の制御信号 ランプ生成回路l(第3図参解)の出力5は,第2a図
に示したランプ電圧である.このランプ電圧は、制御入
力によって設定される最大値VmaXを起点とする.こ
の電圧は時間しとともに下降し、tm(いわゆる一バッ
クボーチ一時間)で、表示された画像の上マージンに対
応する電圧Vtmになる.さらに時間tvが過ぎると,
このランプの電圧レベルはVbmになる.これは表示さ
れた画像の下マージンに対応する.ランプ電圧は下降を
続けて電圧Vminに達する.ここで垂直同期パルス(
第2e図)により、ランプがリセットされ、前記のサイ
クルが繰り返される.Vmaxと前部走査スロープ( 
d v / d t )を制御することで.Vt.mと
Vbmも制御できることが分かる.代表的なランプ生成
回路を第3図に示した.これは、NPN トランジスタ
Q2とPNP }ランジスタQ3を使用した定電流源を
用いてコンデンサCIの放電を行い、これによってラン
プを生成する.定電流源はd v / d t人力4に
よって制御される。ランプは電界効果トランジスタ・ス
イッチQlによってリセットされ、スイッチQlは,垂
直同期信号(第2e図)によってトリガされたとき、コ
ンデンサCIの再充電を行う.これにより、第2の入力
3で制御される電圧Vmaxが得られる. 第1図の第2ブロックは、画像デューティ・サイクル信
号プロセッサ6(−第4図参照)のブQツクである.画
像デューティ・サイクル信号Vl(第2b図と第5図)
は、データが画像にいつ表示されるかを示す.この信号
は,ライン7の論理回路から直接送信するか、または本
発明の別の実施例(図示なし)では、ライン2で垂直同
期信号(第2e図)にコード化し、ブロック6によって
分離することで、垂直画像デューティ・サイクル信号を
生成することができる.この処理はデューティ・サイク
ル信号プロセッサ(代表的な回路とその波形は第4図と
第5図に示した)によって行われ、第2c図、第2d図
が得られる.ライン8上の短いバルスVslは画像の開
始時間(有効画像時間の初め)を、ライン9上のバルス
Vs2は画像の終了時間(有効画像時間の終わり〕を示
す。
制御信号をライン3に供給する上マージン制御回路10
は次の3つの人力を受ける. a》 ライン8の画像信号開始入力(Vsl)b) ラ
イン5のランプ発生器の出力信号C) 可変基$電圧(
Vtmref) 画面フォーマッ1・が異なる場合も、画像の上下の位置
をそれぞれ一定にするために、基準電圧Vtmrefと
Vbmrefが定義される.これらは,偏向電圧値であ
るか、またはそれとの関係が既知の電圧であり、データ
が実際に表示される画面領域の上下の所要位置に対応す
る.各基$電圧は、モニタの画面サイズによって変化す
るが、度設定されれば,ある特定のディスプレイでは一
定である. ライン5のランプ信号は,画像開始時間パルスの周期で
起動されるスイッチl2を介してコンデンサ!lに送ら
れる.これはサンプル・ホールド回路を成す.時間Tt
mのときランプ電圧の値がこの回路に格納される.この
値は上マージン電圧Vtmのレベルである.この電圧は
、差動アンブl3に供給される,アンブl3はこの電圧
を基準電圧Vtmrerと比較する.その電圧差が誤差
信号となり、増幅され,周波数が補正されて,ライン3
を経てランプ発生器に戻り、ここでフライバック後の最
大電圧が制御される。
前記と同桟の一サンプル・ホールド制御”回路l4によ
り、下マージンが制1卸される.この回路にはライン9
の画像終了信号Vs2が供給される.回路l4は時間(
 T t m + T v )でランプ電圧をサンプル
する(Vbmのレベルのサンプリング).この電圧は再
び基準電圧Vbmrefと比較され,その結果がライン
4を介して戻り、ランプ・スロープ( d v / d
 t )が制御される.フライバック後にスロープとV
 m a xの両方を制御することで、各種の画面フォ
ーマットについて、VtmとV t m r e fお
よびVbmとV b m r e fそれぞれの関係が
自動的に一定に保たれる.このように,上記の回路ブロ
ックl、6.  10、l4は連係作動し、各種のフォ
ーマットについて正確な高さと画像位置を維持できるデ
ュアル制御装置を成す.ライン5のランプ電圧は、DC
アンブl5を介してディスプレイの垂直偏向ヨークl6
に接続される.この場合、垂直走査周波数は30Hzな
いし100Hzの範囲である.上述の装置には,基本的
な垂直偏向段には見られない回路が追加されているが,
同装置の複雑さへ5部品点数は、デマルチブレクサや複
数の調整器を要する固定マルチモード走査回路、あるい
は公差の狭い抵抗器網によく似ている6本発明による装
置の性能も,理論上、固定マルチモード走査回路より正
確である上、将来のフォーマット規格あるいは特殊なフ
ォーマット規格にも対応するというメリットがある.低
電力信号で作動するこの回路の機能は、集積回路にも容
易に組み込める.上下のマージンの基準は.DC電圧で
あり、デジタル方式のセットアップが必要な場合は、デ
ジタル/アナログ変換器によって制御可能である.重直
走査回路について説明したが、これと同じ原理が、水平
走査回路にも適用できることは明らかであり、その場合
、画像の上下の基準は、左右のマージンの基準に代わる
. F.発明の効果 本発明により、画面フォーマットが異なる際に画像高さ
の自動調整とセンタリングが可能に.な.る。
【図面の簡単な説明】
第1図は、垂直走査装置のブロック図である. 第2図は、第1図の回路ブロックで生成される波形を示
す図である(K1.K2は定数).第3図は、代表的な
ランプ生成回路を示す図である. 第4図は、画像デューティ・サイクル信号から上下のマ
ージン・パルスを生成する回路の図である. 第5図は、第4図の回路で生成される波形の図である. 出願人  インターナショナル・ビジネスマシーンズ・
コーポレーション 代理人  弁理士  山  本  仁  朗(外l名) d) Vs2 e) FIG.2 FIG. 3

Claims (2)

    【特許請求の範囲】
  1. (1)ディスプレイの垂直走査を制御する装置であって
    、 走査周波数を制御する手段と、 周期が有効画像時間に対応する信号を生成する手段と、 偏向電圧信号を生成する手段とを含み、 有効画像時間の初めと終わりを示す信号パルス(Vs1
    、Vs2)を生成する手段と、 有効画像時間の初めに偏向電圧(Vtm)を格納する手
    段と、 前記格納された偏向電圧(Vtm)を基準電圧(Vtm
    ref)と比較した後、フライバック後の偏向電圧を制
    御して、2つの電圧の関係を所要値に保つ手段と、 有効電圧時間の終わりに偏向電圧(Vbm)を格納する
    手段と、 前記格納された偏向電圧(Vbm)を別の基準電圧(V
    bmref)と比較した後、偏向電圧信号を変調して、
    2つの電圧の関係を所要値に保つ手段とを含むことを特
    徴とする、ディスプレイの垂直走査の制御装置。
  2. (2)有効画像時間の初め(Vtm)と終わり(Vbm
    )に偏向電圧をそれぞれ第1(Vtmref)と第2(
    Vbmref)の基準電圧と比較した後、偏向信号を変
    調して、前記偏向電圧と前記基準電圧との関係を所要値
    に保つことによって、ラスタ画像の位置を制御する方法
JP2096652A 1989-04-15 1990-04-13 デイスプレイの垂直走査の制御装置と方法 Expired - Fee Related JPH0650425B2 (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
GB8908591.4 1989-04-15
GB8908591A GB2230681B (en) 1989-04-15 1989-04-15 Self-adapting vertical scan circuit for raster-scanned cathode ray tube displays

Publications (2)

Publication Number Publication Date
JPH02293891A true JPH02293891A (ja) 1990-12-05
JPH0650425B2 JPH0650425B2 (ja) 1994-06-29

Family

ID=10655132

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2096652A Expired - Fee Related JPH0650425B2 (ja) 1989-04-15 1990-04-13 デイスプレイの垂直走査の制御装置と方法

Country Status (7)

Country Link
US (1) US4990833A (ja)
EP (1) EP0393839B1 (ja)
JP (1) JPH0650425B2 (ja)
CA (1) CA2000011C (ja)
DE (1) DE69017064T2 (ja)
GB (1) GB2230681B (ja)
SG (1) SG46514A1 (ja)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
IT1228028B (it) * 1988-12-15 1991-05-27 Sgs Thomson Microelectronics Generatore di segnali di pilotaggio per transistori connessi in configurazione a semiponte
DE4238615C1 (de) * 1992-11-16 1993-11-25 Telefunken Microelectron Verfahren und Schaltungsanordnung zur Erzeugung eines Rücklaufimpulses für die Rücklaufaustastung eines Bildwiedergabegerätes
US5760623A (en) * 1995-10-13 1998-06-02 Texas Instruments Incorporated Ramp voltage generator for differential switching amplifiers
GB2331903A (en) * 1997-11-29 1999-06-02 Daewoo Electronics Co Ltd Circuit for automatically adjusting the phase and amplitude of the horizontal deflection current in a multi-sync monitor
KR100864505B1 (ko) * 2007-03-07 2008-10-20 삼성전기주식회사 영상 해상도 변환 방법 및 이를 적용한 디스플레이 장치
JP2013219515A (ja) * 2012-04-06 2013-10-24 Advantest Corp 測定装置及び測定方法

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3609445A (en) * 1969-05-14 1971-09-28 United Aircraft Corp Electronic image stabilization system
US4361785A (en) * 1979-10-01 1982-11-30 K&R Engineering Sales Corporation Versatile video CRT display
US4490653A (en) * 1982-04-06 1984-12-25 Tektronix, Inc. Deflection systems and ramp generators therefor
US4581563A (en) * 1983-11-28 1986-04-08 International Business Machines Corporation Variable format controls CRT raster
JPS6489761A (en) * 1987-09-30 1989-04-04 Toshiba Corp Saw tooth wave generating circuit for vertical deflection

Also Published As

Publication number Publication date
EP0393839A2 (en) 1990-10-24
EP0393839B1 (en) 1995-02-22
CA2000011A1 (en) 1990-10-15
GB2230681A (en) 1990-10-24
JPH0650425B2 (ja) 1994-06-29
CA2000011C (en) 1994-11-29
US4990833A (en) 1991-02-05
DE69017064T2 (de) 1995-08-10
GB8908591D0 (en) 1989-06-01
EP0393839A3 (en) 1992-06-17
DE69017064D1 (de) 1995-03-30
GB2230681B (en) 1993-08-25
SG46514A1 (en) 1998-02-20

Similar Documents

Publication Publication Date Title
US5136398A (en) Multiple display formats for letterbox signal
US5418572A (en) Method of and apparatus for displaying images at different rates
US5986721A (en) Producing a rendered image version of an original image using an image structure map representation of the image
JPS59228695A (ja) 同期切換電源
US4761587A (en) Multiple frequency horizontal oscillator for video apparatus
US4581563A (en) Variable format controls CRT raster
JPH02293891A (ja) デイスプレイの垂直走査の制御装置と方法
US5161002A (en) Convergence control system for multiple vertical formats
JPS6384381A (ja) ビデオ信号処理装置
JPS61206380A (ja) 画像デイスプレイ装置
US4630100A (en) Color video drive circuit
JPH06161384A (ja) 液晶ガンマ補正回路
US5552783A (en) Constant current voltage restoration
US5287043A (en) Apparatus for automatically generating a correct CRT display regardless of timing signals
KR100299843B1 (ko) 디스플레이장치의수평블랭킹펄스출력회로
KR0173269B1 (ko) 동기신호 발생장치
JP2558633B2 (ja) テレビジヨン受像機
JPS61206381A (ja) 画像デイスプレイ装置
KR0124385B1 (ko) 온스크린디스플레이(osd) 위치보상장치
KR100321288B1 (ko) 프로젝션 영상 표시기의 컨버젼스 조정회로
JPH04186278A (ja) マルチ走査型陰極線管表示装置
Genaw et al. 1024 X 1024 Pixel Flicker-Free Color Displays With Dynamic Resolution
JPH0630331A (ja) 複数の画像フレームを含む画像クリップを表示するための方法および装置
JPH07118775B2 (ja) 偏向制御回路
JPH0527739A (ja) 表示制御装置

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees