JPH03273673A - 半導体装置 - Google Patents

半導体装置

Info

Publication number
JPH03273673A
JPH03273673A JP2073791A JP7379190A JPH03273673A JP H03273673 A JPH03273673 A JP H03273673A JP 2073791 A JP2073791 A JP 2073791A JP 7379190 A JP7379190 A JP 7379190A JP H03273673 A JPH03273673 A JP H03273673A
Authority
JP
Japan
Prior art keywords
semiconductor chip
circuit board
printed circuit
recess
printed
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2073791A
Other languages
English (en)
Inventor
Shinji Nakano
真治 中野
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electronics Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electronics Corp filed Critical Matsushita Electronics Corp
Priority to JP2073791A priority Critical patent/JPH03273673A/ja
Publication of JPH03273673A publication Critical patent/JPH03273673A/ja
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16135Disposition the bump connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
    • H01L2224/16145Disposition the bump connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being stacked
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16151Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/16221Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/16225Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/1515Shape
    • H01L2924/15151Shape the die mounting substrate comprising an aperture, e.g. for underfilling, outgassing, window type wire connections
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/1515Shape
    • H01L2924/15153Shape the die mounting substrate comprising a recess for hosting the device

Landscapes

  • Supply And Installment Of Electrical Components (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 産業上の利用分野 本発明は、半導体チップをバンプ法を用いて直接プリン
ト基板に実装する構造の半導体装置に関する。
従来の技術 LSIの実装を高密度化するという要求に応えるため、
半導体チップをバンプ電極を介して直接プリント基板に
実装するという方式(フリップチップ方式)が適用され
てきた。
従来のフリップチップ方式を用いて実装された半導体装
置の構造について第5図を参照しながら説明する。同図
において、11は半導体チップ、12はバンプ電極、1
3はプリント基板、14はプリント配線である。
半導体チップ11はバンプ電極12を介してプリント配
線14を設けた平坦なプリント基板13に直接実装され
た構造になっている。
発明が解決しようとする課題 このような従来の半導体装置では、実装する半導体チッ
プの総面積をプリント基板の総面積以上にすることがで
きず、実装密度に限界が生じる。
本発明は上記課題を解決するもので、実装密度の高い半
導体装置を提供することを目的としている。
課題を解決するための手段 本発明は上記目的を達成するために、凹部を有するプリ
ント基板と、そのプリント基板の凹部内にバンプ法によ
り実装した第1の半導体チップと、プリント基板の凹部
にまたがり、そのプリント基板の表面にバンプ法により
実装した第2の半導体チップとを備えた構造にしたもの
である。
作用 本発明により凹部を有するプリント基板を用い、半導体
チップを重ねて実装した構造にすることによって半導体
チップの実装密度が向上する。
実施例 以下、本発明の第1の実施例について第1を参照しなが
ら説明する。
同図において、半導体チップ1は凹部を有するプリント
基板2の凹部内のプリント配線3aにバンプ電極4を介
して実装してあり、さらに半導体チップ5をプリント基
板2の凹部にまたがり、バンプ電極6を介してプリント
基板2の表面のプリント配線3bに実装している。本実
施例では、半導体チップ1および5とプリント基板2上
のプリント配線3aおよび3bとの接続は、従来のフリ
ップチップ方式の実装方法を用いて実施している。
このような構造をすることにより、プリント基板2上に
プリント基板2の面積以上の半導体チップを実装するこ
とが可能となり、従来の7リツプチツプ方式を用いた構
造と比較して実装密度を大幅に向上することができる。
つぎに第2の実施例について第2図を参照しながら説明
する。
同図において、半導体チップ1を凹部を有するプリント
基板2の凹部内のプリント配線3aにバンプ電極4を介
して実装した後に、さらに半導体チップ1の裏面に別の
半導体チップ7を搭載しである。そして半導体チップ5
をプリント基板2の凹部にまたがり、バンプ電極6を介
してプリント基板2の表面のプリント配線3bに実装す
る際、先に実装じた半導体チップ7ともバンプ電極8を
介して接続した構造になっている。
このような構造にすることにより、第1の実施例よりも
さらに実装密度を向上することができる。
つぎに第3の実施例について第3図を参照しながら説明
する。
この場合も、第2図の実施例と同様に半導体チップ1を
プリント基板2の凹部内のプリント配線3aにバンプ電
極4を介して実装した後に、あらかじめ半導体チップ9
をバンプ電極10を介して搭載しておいた半導体チップ
5をプリント基板2の凹部にまたがり、バンプ電極6を
介してプリント基板2の表面のプリント配線3bに実装
した構造になっている。
この場合も第2の実施例と同様な効果がある。
つぎに第4の実施例について第4図を参照しながら説明
する。
この場合、第3図と同様に、半導体チップ1をプリント
基板2の凹部内のプリント配線3aにバンプ電極4を介
して実装した後に、半導体チップ1の裏面に衝撃緩衛用
シート11を搭載し、あらかじめ半導体チップ9をバン
プ電極1oを介して搭載しておいた半導体チップ5をプ
リント基板2の凹部にまたがりバンプ電極6を介してプ
リント基板2の表面のプリント配線3bに実装した構造
になっている。
この場合、第3の実施例と同様の効果があるだけでなく
、半導体装置の耐衝撃性向上にも効果がある。
発明の効果 以上の実施例から明らかなように本発明によれば、凹部
を有するプリント基板と、そのプリント基板の凹部内に
バンプ法により実装した第1の半導体チップと、プリン
ト基板の凹部にまたがり、そのプリント基板の表面にバ
ンプ法により実装した第2の半導体チップとを備えた構
造になっているので、プリント基板の総面積以上の総面
積を有する半導体チップが実装でき、実装密度が格段に
向上した半導体装置を提供できる。
【図面の簡単な説明】
第1図〜第4図は本発明の第1〜第4の実施例である半
導体装置の断面図、第5図は従来の半導体装置の断面図
である。 1.5・・・・・・半導体チップ、2・・・・・・プリ
ント基板、3a、3b・・・・・・プリント配線、4,
6・・・・・・バンプ電極。

Claims (4)

    【特許請求の範囲】
  1. (1)凹部を有するプリント基板と、そのプリント基板
    の凹部内にバンプ法により実装した第1の半導体チップ
    と、前記プリント基板の凹部にまたがり、そのプリント
    基板の表面にバンプ法により実装した第2の半導体チッ
    プとを備えた半導体装置。
  2. (2)凹部を有するプリント基板と、そのプリント基板
    の凹部内にバンプ法により実装した第1の半導体チップ
    と、その第1の半導体チップの裏面に搭載した第2の半
    導体チップと、前記プリント基板の凹部にまたがり、そ
    のプリント基板の表面および前記第2の半導体チップの
    表面にバンプ法により実装した第3の半導体チップとを
    備えた半導体装置。
  3. (3)凹部を有するプリント基板と、そのプリント基板
    の凹部内にバンプ法により実装した第1の半導体チップ
    と、前記プリント基板の凹部にまたがり、そのプリント
    基板の表面にバンプ法により実装した第2の半導体チッ
    プと、その第2の半導体チップの表面にバンプ法で実装
    した第3の半導体チップとを備えた半導体装置。
  4. (4)凹部を有するプリント基板と、そのプリント基板
    の凹部内にバンプ法により実装した第1の半導体チップ
    と、前記プリント基板の凹部にまたがり、そのプリント
    基板の表面にバンプ法により実装した第2の半導体チッ
    プと、前記第2の半導体チップの表面にバンプ法で実装
    した第3の半導体チップと、その第3の半導体チップと
    前記第1の半導体チップの間に介在させた衝撃緩衝用シ
    ートとを備えた半導体装置。
JP2073791A 1990-03-23 1990-03-23 半導体装置 Pending JPH03273673A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2073791A JPH03273673A (ja) 1990-03-23 1990-03-23 半導体装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2073791A JPH03273673A (ja) 1990-03-23 1990-03-23 半導体装置

Publications (1)

Publication Number Publication Date
JPH03273673A true JPH03273673A (ja) 1991-12-04

Family

ID=13528369

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2073791A Pending JPH03273673A (ja) 1990-03-23 1990-03-23 半導体装置

Country Status (1)

Country Link
JP (1) JPH03273673A (ja)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2002076314A (ja) * 2000-08-30 2002-03-15 Texas Instr Japan Ltd 超小型撮像装置
CN100442502C (zh) * 2003-03-18 2008-12-10 精工爱普生株式会社 半导体装置、电子设备及它们的制造方法,以及电子仪器
JP2015111425A (ja) * 2009-12-31 2015-06-18 インテル コーポレイション ハイブリッドメモリのためのシステム、方法及び装置

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2002076314A (ja) * 2000-08-30 2002-03-15 Texas Instr Japan Ltd 超小型撮像装置
CN100442502C (zh) * 2003-03-18 2008-12-10 精工爱普生株式会社 半导体装置、电子设备及它们的制造方法,以及电子仪器
JP2015111425A (ja) * 2009-12-31 2015-06-18 インテル コーポレイション ハイブリッドメモリのためのシステム、方法及び装置

Similar Documents

Publication Publication Date Title
US6768190B2 (en) Stack type flip-chip package
JP2001244406A (ja) 高性能マルチチップicパッケージ
CA2273222A1 (en) Three-dimensional component stacking using high density multichip interconnect decals
JPH06510396A (ja) 集積回路チップ・キャリア
JPH03255657A (ja) 混成集積回路装置
JPH03273673A (ja) 半導体装置
JP3150108B2 (ja) ボールグリッドアレイパッケージの実装構造
JPH05211256A (ja) 半導体装置
JPH04370957A (ja) マルチチップパッケージ
JPS6079763A (ja) 半導体装置
JP2000294722A (ja) 積層化チップ半導体装置
JPS6273651A (ja) 半導体集積回路モジユ−ル
JPS58218130A (ja) 混成集積回路
JP2841841B2 (ja) Pgaパッケージ
JPH05259374A (ja) 高密度実装配線基板およびその高密度実装方法
JP2004273617A (ja) 半導体装置
JPS5839037A (ja) チツプキヤリア
JPS6276753A (ja) 半導体装置およびその製造方法
JP2000164796A (ja) マルチチップモジュール
JPH05326833A (ja) 半導体実装基板
JPH0613535A (ja) 電子部品搭載装置
JP2505359Y2 (ja) 半導体搭載用基板
JPH10209207A (ja) チップの実装方法
JPH10214934A (ja) 半導体装置及びその製造方法
JPH04323857A (ja) 半導体装置