JPH03257592A - 画像編集装置 - Google Patents

画像編集装置

Info

Publication number
JPH03257592A
JPH03257592A JP5510290A JP5510290A JPH03257592A JP H03257592 A JPH03257592 A JP H03257592A JP 5510290 A JP5510290 A JP 5510290A JP 5510290 A JP5510290 A JP 5510290A JP H03257592 A JPH03257592 A JP H03257592A
Authority
JP
Japan
Prior art keywords
area
clipping
cpu
control block
wait
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP5510290A
Other languages
English (en)
Inventor
Tatsuo Itomitsu
辰夫 糸滿
Tetsuo Omori
哲郎 大森
Osamu Sarai
修 皿井
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Priority to JP5510290A priority Critical patent/JPH03257592A/ja
Publication of JPH03257592A publication Critical patent/JPH03257592A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Image Generation (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 (産業上の利用分野) 本発明は、パソコン等に有する画像編集機能の一つであ
る、クリッピング機能を有する画像編集装置に関する。
(従来の技術) 第2図は画像編集装置に関するデイスプレィシステムの
一例を示しており、1は画像編集装置、2はCPU、3
はビデオメモリ、4はメインメモリ、モして5はデイス
プレィである。画像編集装置1は第3図に表示の例を示
すように、クリッピング機能を行なう領域を2点の座標
6,6′で指定し、それにより定まるクリッピング枠7
の内側(クリッピング枠を含む)を領域内といい、それ
以外の部分は領域外と呼んでいる。
クリッピング機能は、第2図におけるCPU2がビデオ
メモリ3上にクリッピング機能を行なう領域を指定する
座標2点(第3図、 6.6’)を、画像編集装置1に
記憶させる。CPU2はビデオメモリ3にメインメモリ
4中のデータを書込む場合メインメモリ4からデータを
読み出し、そのデータとビデオメモリ3への書込みアド
レスを表示制御部に設定する。画像編集装置llは上記
データとアドレスをもとに、ビデオメモリ3に書込みを
行なうと同時にCPU2に対して、その書込み動作中、
CPU2の動作をウェイト(待機)させる信号を出力す
る。CPU2はそのウェイト信号によって画像編集装置
lの書込み動作中ウェイト状態におかれる。
画像編集装置1はCPU2から送られるビデオメモリ3
への書込みアドレスと2点の座116゜6′とによって
指定された領域内と比較し、データの書込みを制御する
。このときデータはアドレスで指定されたバイト単位で
転送される。しかしクリッピング機能を行なう範囲は、
ビット単位によって行なわれ、第3図に示したようなデ
ータの位[AないしCによって以下述べるような動作を
する。
(1)位置Aの場合、 データがクリッピング機能を行なう領域内と領域外にま
たがっているから、データのうち領域内に含まれるビッ
トのデータを書込むように制御される。
その書込みの場合、画像編集装置lはビデオメモリ3へ
の書込みアドレスにあるデータを読み出し、クリッピン
グ機能を行なう領域内に含むビットのデータをCPU2
から送られるデータと同じビット位置のデータと置換し
て、再びビデオメモリ3の同じアドレスに書込む。以下
、この動作をリードモディファイ ライトという。
(2)位置Bの場合、 CPU2から送られてくるビデオメモリ3への書込みア
ドレスは、クリッピング機能を行なう領域外にあり、デ
ータを書込む必要はない。
(3)位置Cの場合、 CPU2から送られてきたビデオメモリ3への書込みア
ドレスは、クリッピング機能を行なう領域内にあり、デ
ータをそのままビデオメモリ3に書込めばよい。
以上のようにクリッピング位置によって書込みの制御が
異なるが、回路および制御の困難さから位置BおよびC
の場合でも、従来はすべて位置Aの場合で行なうような
リードモディファイ ライトを行なっている。
(発明が解決しようとする課題) しかしながら、クリッピング機能を行なう時、ビデオメ
モリ3上に指定されたクリッピング枠7の内側、または
外側だけを書込む動作において、データを書込む必要が
ない部分まで、前述したように画像編集装置1はビデオ
メモリ3に対してリードモディファイ ライトを行なっ
ており、その書込み期間中CPU2はウェイト状態にな
される。
すなわち、従来のクリッピング機能を行なう方法は、C
PU2のビデオメモリ3に対する描画において、書込み
の必要がない画像部分にまでり一ドモディファイ ライ
トを行なうから、その動作中CPU2は無駄なウェイト
時間を費やす大きな欠点を有している。
本発明は上述の問題点の解消を目的とする。
(課題を解決するための手段) 本発明は上記の目的を、画像編集装置におけるCPUの
書込みの際にウェイト信号を出力するウェイト発生制御
ブロックと、クリッピング機能を行なう領域を指定する
領域指定座標レジスタと、この領域指定座標レジスタか
ら上記CPUの書込みアドレスが前記、クリッピング機
能を行なう領域内か否かを判定すると共に、ビデオメモ
リへの書込みにおいて書込みデータをビット単位で書込
み制御するクリッピング制御ブロックと、このクリッピ
ング制御ブロックの判定結果によって上記ウェイト信号
の出力を解除するための制御信号を出力するウェイト解
除制御ブロックとを有する画像編集装置によって達成す
る。
(作 用) 本発明によれば、クリッピング領域がクリッピング機能
を行なう領域外にあると判断された場合は、リードモデ
ィファイ ライトを行なわないから、CPUはビデオメ
モリに対し高速に描画することが可能となる。
(実施例) 以下、本発明を図面を用いて詳細に説明する。
第1図は本発明の一実施例におけるクリッピング機能制
御ブロックを示す図で、8はクリッピング領域を指定す
るための領域指定座標レジスタ、9はクリッピング制御
ブロック、10はウェイト発生制御ブロック、そして1
1はウェイト解除制御ブロックである。このような構成
でウェイト解除制御ブロック11以外は、従来のクリッ
ピング機能を有する画像編集装置に使用されていると同
じ構成である。この構成において、領域指定座標レジス
タ8はクリッピング機能を行なう領域を指定する2点の
座標値を保持するブロックであり、クリッピング制御ブ
ロック9はCPU2(第2図参照)からビデオメモリ3
への書込みアドレスを受けると、従来例で説明したリー
ドモディファイ ライトを行なう。ウェイト解除制御ブ
ロック11はCPU2からのビデオメモリ3への書込み
アドレスがクリッピング制御ブロック9によってクリッ
ピング機能を行なう領域外にあると判断された場合、C
PU2にウェイトを解消させる信号をウェイト発生制御
ブロックlOに出力する。
ウェイト発生制御ブロック10はCPU2が画像編集装
置1に対しビデオメモリ3への書込みアドレスとデータ
を出力して書込み動作に入ると、画像編集装置1はウェ
イト信号をCPU2に出力すると共に5前記アドレスが
クリッピング機能を行なう領域内か否かを判断する。そ
の判定によりクリッピング機能を行なう領域の場合は、
ビデオメモリ3への書込み動作を行ない、その書込みが
終了するまでCPU2が、その動作状態を保持するよう
にCPU2に対してウェイト信号を出力し続ける。また
クリッピング領域外の場合はウェイト解除制御ブロック
11から、ウェイト解除信号が出力され、ウェイト発生
制御ブロック10から出力されている上記ウェイト信号
が停止される。
以上のようにして本発明は、ウェイト解除制御ブロック
11によってリードモディファイ ライトの必要がなく
なり、したがってビデオメモリ3への描画の高速化が図
れる。なお、ビデオメモリ3内において表示画面以外が
、クリッピング機能を行なう領域であっても同様である
(発明の効果) 以上説明して明らかなように本発明は、クリッピング機
能を有する画像編集装置において、CPUのビデオメモ
リへの高速な描画が可能となり。
表示画像の高速な書換えが実現可能となる。
【図面の簡単な説明】
第1図は本発明の一実施例の画像編集装置の構成を示す
ブロック図、第2図はデイスプレィ表示に関するシステ
ムの一例を示す図、第3図はクリッピング枠の内側だけ
を書込むクリッピング機能を示すための図である。 1 ・・・画像編集装置、 2・・・CPU、3 ・・
・ ビデオメモリ、 4 ・・・メインメモリ、 5 
・・・デイスプレィ、 6,6′ ・・・座標、 7 
・・・クリッピング枠、 8・・・領域指定座標レジス
タ、 9 ・・・クリッピング制御ブロック、IO・・
・ウェイト発生制御ブロック、11・・・ウェイト解除
制御ブロック。 弔 図 第2図

Claims (1)

    【特許請求の範囲】
  1. 画像編集装置におけるCPUの書込みの際に、ウェイト
    信号を出力するウェイト発生制御ブロックと、クリッピ
    ング機能を行なう領域を指定する領域指定座標レジスタ
    と、この領域指定座標レジスタから上記CPUの書込み
    アドレスが前記、クリッピング機能を行なう領域内か否
    かを判定すると共に、ビデオメモリへの書込みにおいて
    書込みデータをビット単位で書込み制御するクリッピン
    グ制御ブロックと、このクリッピング制御ブロックの判
    定結果によって上記ウェイト信号の出力を解除するため
    の制御信号を出力するウェイト解除制御ブロックとを有
    することを特徴とする画像編集装置。
JP5510290A 1990-03-08 1990-03-08 画像編集装置 Pending JPH03257592A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP5510290A JPH03257592A (ja) 1990-03-08 1990-03-08 画像編集装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP5510290A JPH03257592A (ja) 1990-03-08 1990-03-08 画像編集装置

Publications (1)

Publication Number Publication Date
JPH03257592A true JPH03257592A (ja) 1991-11-18

Family

ID=12989386

Family Applications (1)

Application Number Title Priority Date Filing Date
JP5510290A Pending JPH03257592A (ja) 1990-03-08 1990-03-08 画像編集装置

Country Status (1)

Country Link
JP (1) JPH03257592A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5471941A (en) * 1993-06-08 1995-12-05 Suzuki Manufacturing, Ltd. Incrementally rotatable thread feeding device for sewing machines

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5471941A (en) * 1993-06-08 1995-12-05 Suzuki Manufacturing, Ltd. Incrementally rotatable thread feeding device for sewing machines

Similar Documents

Publication Publication Date Title
US6952217B1 (en) Graphics processing unit self-programming
JPH02307795A (ja) Icカード
JPH03257592A (ja) 画像編集装置
JPH06149533A (ja) 表示領域外セグメントの描画処理を削減したセグメント高速描画方式
JP3154741B2 (ja) 画像処理装置及びその方式
JPH0728991A (ja) メモリを用いたデータ処理回路
JPH0380292A (ja) ハードコピー制御装置
JPH0512431A (ja) 画像処理装置
JPS623382A (ja) 画像処理装置
JPH05242009A (ja) 直接メモリアクセス装置
JP2624667B2 (ja) 図形処理装置
JPH04123127A (ja) スキャンアウト制御システム
JPS6394371A (ja) 画像デ−タ編集装置
JPH0290274A (ja) ラスタ・オペレーション装置
JPH0546470A (ja) 画像メモリ制御方式
JPS59119456A (ja) セグメンテイシヨンされたメモリのアクセス方式
JPH01175087A (ja) 画像表示装置
JPS61276049A (ja) ダイレクト・メモリ・アクセス制御方式
JPH0465777A (ja) 画像データ転送方式
JPS63177236A (ja) デユアルメモリアクセス回路
JPH0567983B2 (ja)
JPS62173573A (ja) ベクトル表示方式
JPS63271665A (ja) ビツトマツプメモリのクリア処理方式
JPH01282940A (ja) メモリクリア方式
JPS62184577A (ja) 表示制御回路