JPH03127515A - Pwm出力回路 - Google Patents
Pwm出力回路Info
- Publication number
- JPH03127515A JPH03127515A JP26650989A JP26650989A JPH03127515A JP H03127515 A JPH03127515 A JP H03127515A JP 26650989 A JP26650989 A JP 26650989A JP 26650989 A JP26650989 A JP 26650989A JP H03127515 A JPH03127515 A JP H03127515A
- Authority
- JP
- Japan
- Prior art keywords
- polysilicon
- pwm
- output
- lsi
- inverter
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 229910021420 polycrystalline silicon Inorganic materials 0.000 claims abstract description 33
- 229920005591 polysilicon Polymers 0.000 claims abstract description 33
- 239000003990 capacitor Substances 0.000 claims abstract description 15
- 230000010354 integration Effects 0.000 claims abstract description 6
- 230000002093 peripheral effect Effects 0.000 abstract description 4
- 238000010586 diagram Methods 0.000 description 3
- 230000000694 effects Effects 0.000 description 3
- XAGFODPZIPBFFR-UHFFFAOYSA-N aluminium Chemical compound [Al] XAGFODPZIPBFFR-UHFFFAOYSA-N 0.000 description 2
- 229910052782 aluminium Inorganic materials 0.000 description 2
- 239000004020 conductor Substances 0.000 description 1
- 230000010363 phase shift Effects 0.000 description 1
- 239000000758 substrate Substances 0.000 description 1
Landscapes
- Analogue/Digital Conversion (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
産業上の利用分野
本発明はPWM出力回路を有する大規模集積回路(以降
LS I)に係り、特に電波雑音を軽減するPWM出力
回路に関するものである。
LS I)に係り、特に電波雑音を軽減するPWM出力
回路に関するものである。
従来の技術
近年のPWM技術は通信分野に限らずオーディオ分野に
も広く用いられるようになり、その重要性第4図は上記
PWM出力回路の復調動作を説明するための図である。
も広く用いられるようになり、その重要性第4図は上記
PWM出力回路の復調動作を説明するための図である。
PWM出力を有するLS[の−L端子+L端子からのP
WM信号は、抵抗とコンデンサで構成される積分器2a
に与えられ、不要な高周波変1.+1成分が取り除かれ
る。積分器2aの両端の出力は差動増幅器3aに与えら
れ加算されて、PWM変調時の2倍に相当する信号電圧
が得られる。
WM信号は、抵抗とコンデンサで構成される積分器2a
に与えられ、不要な高周波変1.+1成分が取り除かれ
る。積分器2aの両端の出力は差動増幅器3aに与えら
れ加算されて、PWM変調時の2倍に相当する信号電圧
が得られる。
LSIIの−R端子、+R端子からのP W M信号も
同様にして積分器2b、 差動増幅器3bに与えられ
てPWM変調時の2倍の信号電圧を得る。
同様にして積分器2b、 差動増幅器3bに与えられ
てPWM変調時の2倍の信号電圧を得る。
発明が解決しようとする課題
しかしながら上記のようなPWM出力回路の構成では、
PWM信号電流がLSI出力端子から積分器までの実装
裁板上を流れることになり実装基板導体がアンテナとな
って周辺機器に電波雑音を与えてしまうという問題点が
あった。
PWM信号電流がLSI出力端子から積分器までの実装
裁板上を流れることになり実装基板導体がアンテナとな
って周辺機器に電波雑音を与えてしまうという問題点が
あった。
本発明は上記の問題点に鑑み、LSI内部で筒車なワ1
1分器を構成し不要な高周波変調成分を取り除けるPW
M出力回路を提供するものである。
1分器を構成し不要な高周波変調成分を取り除けるPW
M出力回路を提供するものである。
課題を解決するための手段
この目的を達成するために本願の請求項1の発0月は、
PチャンネルトランジスタとNチャンネルトランジスタ
の直列接続によって構成され、端と出力パッド間に接続
されたインバータ出力をポリシリコン抵抗と、出力パッ
ドとアース間に接続されたポリシリコン容量とを有し、
ポリシコン抵抗及びポリシコン容量によって積分回路を
構成したものである。また、本願の請求項2の発明はポ
リシリコン抵抗及びポリシリコン容量で決定される積分
時定数を信号帯域幅の5倍程度にしたものである。
PチャンネルトランジスタとNチャンネルトランジスタ
の直列接続によって構成され、端と出力パッド間に接続
されたインバータ出力をポリシリコン抵抗と、出力パッ
ドとアース間に接続されたポリシリコン容量とを有し、
ポリシコン抵抗及びポリシコン容量によって積分回路を
構成したものである。また、本願の請求項2の発明はポ
リシリコン抵抗及びポリシリコン容量で決定される積分
時定数を信号帯域幅の5倍程度にしたものである。
作用
上記のように、LSI内部でポリシリコン抵抗とポリシ
リコン容量による積分器を構成したため、LSI出力端
子からPWM高周波変調7ri流の流出、流入を極端に
小さくなり周辺機24への電波雑音が防止されることと
なる。
リコン容量による積分器を構成したため、LSI出力端
子からPWM高周波変調7ri流の流出、流入を極端に
小さくなり周辺機24への電波雑音が防止されることと
なる。
実施例
以下図面に基づき本発明の説明を行う。
第1図は本発明によるPWM出力回路の実施例である。
本図はLSI内の出力部を示しており、工3はインバー
タ入力端子でありPWM変調されたパルスが入力され、
Pチャンネルトランジスタ11、Nチャンネルトランジ
スタ12で構成されるインバータを駆動する。インバー
タ出力はハイレベル(′”1゛)、ローレベル(”O”
)の2値でポリシリコン抵抗14、とポリシリコン容f
f115、で$1.7成される積分器により高周波変調
成分を除去し出力パッド16、導かれる。なお17はア
ナログアース用パッドである。
タ入力端子でありPWM変調されたパルスが入力され、
Pチャンネルトランジスタ11、Nチャンネルトランジ
スタ12で構成されるインバータを駆動する。インバー
タ出力はハイレベル(′”1゛)、ローレベル(”O”
)の2値でポリシリコン抵抗14、とポリシリコン容f
f115、で$1.7成される積分器により高周波変調
成分を除去し出力パッド16、導かれる。なお17はア
ナログアース用パッドである。
ポリシリコン抵抗14とポリシリコン容量15で決定さ
れる積分時定数は信号(;2域内では、積分時定数によ
る位相廻りを発生せず、PWMの高周波変調成分を十分
減衰させるために信号幇域の5倍程度の時定数が最適で
ある。
れる積分時定数は信号(;2域内では、積分時定数によ
る位相廻りを発生せず、PWMの高周波変調成分を十分
減衰させるために信号幇域の5倍程度の時定数が最適で
ある。
第2図は本発明で使用したポリシリコン抵抗をt1°ダ
成するLSI断面図であり、アルミ端子22が電極とな
り、ポリシリコン24が抵抗体となる構造を示している
。また、第3図は誘電体である酸化膜25を挟んで一対
の電極となるポリシコン24を有して構成されるポリシ
リコン容量のLSI断面図である。
成するLSI断面図であり、アルミ端子22が電極とな
り、ポリシリコン24が抵抗体となる構造を示している
。また、第3図は誘電体である酸化膜25を挟んで一対
の電極となるポリシコン24を有して構成されるポリシ
リコン容量のLSI断面図である。
発明の効果
以上のべたように本発明は、LSI内部で積分器を構成
したことによりPWM高周波変調成分によるパルス電流
のLSI外部への流入、流出が無いため周辺機器へ電波
QI音障害を与えないという優れた効果を有するもので
ある。
したことによりPWM高周波変調成分によるパルス電流
のLSI外部への流入、流出が無いため周辺機器へ電波
QI音障害を与えないという優れた効果を有するもので
ある。
第1図は本発明によるPWM出力回路の実施例を示す回
路図、第2図はポリシリコン抵抗体を構成するLSI断
面図、第3図はポリシリコン容量を構成するLSI断面
図、第4図は従来のPWM出力出力部調部回路図る。 1・ PWM出力を有するLSI、 2a、2b・・
・積分器、 3a、3b・・・差動増幅器 11・・
・Pチャンネル−トランジスタ、 12・・・Nチャ
ンネルトランジスタ、 13・・・入力端子、 1
4・・・ポリシリコン抵抗、 15・・・ポリシリコ
ン容量16・・・出力ハッド、 17・・・アナログ
アースパッド、 21・・・保諧膜、 22・・・
アルミ1lKj 子、23・・・絶縁膜、 24・・
・ポリシリコン、25・・・酸化膜、 26・・・基
板。
路図、第2図はポリシリコン抵抗体を構成するLSI断
面図、第3図はポリシリコン容量を構成するLSI断面
図、第4図は従来のPWM出力出力部調部回路図る。 1・ PWM出力を有するLSI、 2a、2b・・
・積分器、 3a、3b・・・差動増幅器 11・・
・Pチャンネル−トランジスタ、 12・・・Nチャ
ンネルトランジスタ、 13・・・入力端子、 1
4・・・ポリシリコン抵抗、 15・・・ポリシリコ
ン容量16・・・出力ハッド、 17・・・アナログ
アースパッド、 21・・・保諧膜、 22・・・
アルミ1lKj 子、23・・・絶縁膜、 24・・
・ポリシリコン、25・・・酸化膜、 26・・・基
板。
Claims (2)
- (1)PチャンネルトランジスタとNチャンネルトラン
ジスタの直列接続によって構成され、PWM信号が与え
られるインバータと、前記インバータの出力端と出力パ
ッド間に接続されたポリシリコン抵抗と、前記出力パッ
ドとアース間に接続されたポリシリコン容量とを有し、
前記ポリシコン抵抗及び前記ポリシコン容量によって積
分回路を構成したことを特徴とするPWM出力回路。 - (2)ポリシリコン抵抗の抵抗値及びポリシリコン容量
の容量値で決定される積分時定数が信号帯域の5倍程度
としたことを特徴とする請求項1記載のPWM出力回路
。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP26650989A JPH03127515A (ja) | 1989-10-13 | 1989-10-13 | Pwm出力回路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP26650989A JPH03127515A (ja) | 1989-10-13 | 1989-10-13 | Pwm出力回路 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPH03127515A true JPH03127515A (ja) | 1991-05-30 |
Family
ID=17431898
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP26650989A Pending JPH03127515A (ja) | 1989-10-13 | 1989-10-13 | Pwm出力回路 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH03127515A (ja) |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS63109611A (ja) * | 1986-10-27 | 1988-05-14 | Nippon Telegr & Teleph Corp <Ntt> | デイジタルアナログ変換方法 |
-
1989
- 1989-10-13 JP JP26650989A patent/JPH03127515A/ja active Pending
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS63109611A (ja) * | 1986-10-27 | 1988-05-14 | Nippon Telegr & Teleph Corp <Ntt> | デイジタルアナログ変換方法 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPH0365016B2 (ja) | ||
JPS5890810A (ja) | マイクロ波回路装置 | |
JP2008035466A (ja) | モス電界効果トランジスタの増幅度及び雑音度改善回路、並びにこれを利用した周波数混合器と、増幅器及び発振器 | |
US20190020331A1 (en) | Band-pass filter | |
JPH045289B2 (ja) | ||
JP3185963B2 (ja) | スピーカ駆動回路 | |
JPH03127515A (ja) | Pwm出力回路 | |
US4975653A (en) | FM detector using switched capacitor circuits | |
JP2003224487A (ja) | 高周波信号伝達装置とこれを用いた電子チューナ | |
US5952877A (en) | Integrated resistor for continuous time signal processing applications | |
US10666196B2 (en) | Crystal oscillator control circuit and associated oscillation device | |
JP2000165203A (ja) | アクティブバラン回路 | |
JPS6298815A (ja) | 半導体集積回路装置 | |
JPH0555461A (ja) | 半導体集積回路 | |
KR100312033B1 (ko) | 홀 효과를 이용한 주파수 변환방법 | |
JP3885874B2 (ja) | 等価インダクタ回路を用いたフィルタ回路 | |
JP3183909B2 (ja) | マイクロ波ミキサ回路 | |
JPH04354407A (ja) | 周波数ディスクリミネータ | |
JPH0265402A (ja) | 分布定数線路型振幅変調器 | |
AU703005B2 (en) | Circuit arrangement of an ultra-broadband receiver | |
JP2002252553A (ja) | 半導体装置の駆動回路および半導体装置 | |
JPH039391Y2 (ja) | ||
SU995260A1 (ru) | Высокочастотный генератор | |
JP3718000B2 (ja) | バンドパスフィルタ | |
JP2000196394A (ja) | 移相器 |