JPH04354407A - 周波数ディスクリミネータ - Google Patents

周波数ディスクリミネータ

Info

Publication number
JPH04354407A
JPH04354407A JP3155154A JP15515491A JPH04354407A JP H04354407 A JPH04354407 A JP H04354407A JP 3155154 A JP3155154 A JP 3155154A JP 15515491 A JP15515491 A JP 15515491A JP H04354407 A JPH04354407 A JP H04354407A
Authority
JP
Japan
Prior art keywords
multiplier
output
circuit
current
inverter circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP3155154A
Other languages
English (en)
Other versions
JP2808927B2 (ja
Inventor
Katsuharu Kimura
克治 木村
Tetsuya Okuzumi
奥住 哲也
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority to JP3155154A priority Critical patent/JP2808927B2/ja
Application filed by NEC Corp filed Critical NEC Corp
Priority to AU17301/92A priority patent/AU646566B2/en
Priority to EP92109091A priority patent/EP0517113B1/en
Priority to US07/890,156 priority patent/US5276368A/en
Priority to DE69209373T priority patent/DE69209373T2/de
Priority to CA002069967A priority patent/CA2069967C/en
Priority to ES92109091T priority patent/ES2084872T3/es
Publication of JPH04354407A publication Critical patent/JPH04354407A/ja
Application granted granted Critical
Publication of JP2808927B2 publication Critical patent/JP2808927B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03DDEMODULATION OR TRANSFERENCE OF MODULATION FROM ONE CARRIER TO ANOTHER
    • H03D3/00Demodulation of angle-, frequency- or phase- modulated oscillations
    • H03D3/02Demodulation of angle-, frequency- or phase- modulated oscillations by detecting phase difference between two signals obtained from input signal
    • H03D3/22Demodulation of angle-, frequency- or phase- modulated oscillations by detecting phase difference between two signals obtained from input signal by means of active elements with more than two electrodes to which two signals are applied derived from the signal to be demodulated and having a phase difference related to the frequency deviation, e.g. phase detector
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03DDEMODULATION OR TRANSFERENCE OF MODULATION FROM ONE CARRIER TO ANOTHER
    • H03D2200/00Indexing scheme relating to details of demodulation or transference of modulation from one carrier to another covered by H03D
    • H03D2200/0001Circuit elements of demodulators
    • H03D2200/0033Current mirrors
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03DDEMODULATION OR TRANSFERENCE OF MODULATION FROM ONE CARRIER TO ANOTHER
    • H03D2200/00Indexing scheme relating to details of demodulation or transference of modulation from one carrier to another covered by H03D
    • H03D2200/0041Functional aspects of demodulators
    • H03D2200/0049Analog multiplication for detection
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03DDEMODULATION OR TRANSFERENCE OF MODULATION FROM ONE CARRIER TO ANOTHER
    • H03D2200/00Indexing scheme relating to details of demodulation or transference of modulation from one carrier to another covered by H03D
    • H03D2200/0041Functional aspects of demodulators
    • H03D2200/0082Quadrature arrangements

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Networks Using Active Elements (AREA)
  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
  • Digital Transmission Methods That Use Modulated Carrier Waves (AREA)
  • Manipulation Of Pulses (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】本発明は、周波数ディスクリミネ
ータに係り、特にC−MOS集積回路上に形成されるク
ォドラチャ・ディスクリミネータに関する。
【0002】
【従来の技術】周波数ディスクリミネータたるクォドラ
チャ・ディスクリミネータは、アナログ乗算器を用いる
ものであるが、これは、従来、バイポーラ集積回路上に
形成され、C−MOS集積回路上に形成されることはな
かった。即ち、従来では、C−MOS集積回路上に形成
される周波数ディスクリミネータは、ディジタル回路で
構成されるパルスカウント・ディスクリミネータやPL
Lループを用いたものであり、アナログ乗算器を用いる
クォドラチャ・ディスクリミネータは存在しなかった。
【0003】
【発明が解決しようとする課題】しかし、C−MOS集
積回路にも種々の利点があり、C−MOS集積回路上に
アナログ乗算器を用いるクォドラチャ・ディスクリミネ
ータを形成すべきとの強い要請がある。その際に必要な
ことは、C−MOSトランジスタは1/fノイズが大き
いので、これの影響を少なくするためディスクリミネー
タ出力の信号レベルを高くすること、またC−MOS集
積回路上ではC−MOSトランジスタの相互コンダクタ
ンスが小さく、駆動能力も低いので、抵抗負荷とすると
動作周波数が伸びず、回路電流が増える結果、アクティ
ブロードとし電流出力とすることであるが、製造ばらつ
きや温度特性によって、復調出力レベルや復調出力動作
直流電圧が変動しないようにすることが望まれる。そう
でないと、利用勝手の悪いものになるからである。
【0004】本発明の目的は、C−MOS集積回路上に
支障なく形成できる周波数ディスクリミネータ(クォド
ラチャ・ディスクリミネータ)を提供することにある。
【0005】
【課題を解決するための手段】前記目的を達成するため
に、本発明の周波数ディスクリネータは次の如き構成を
有する。即ち、本発明の周波数ディスクリネータは、I
F信号を移相または遅延する移相器または遅延回路と;
  前記IF信号と前記移相器または遅延回路の出力と
についてアナログ乗算処理をしその結果を差動出力電流
の形で出力する乗算器と;前記乗算器の差動出力電流の
差電流を形成する回路と;  前記差電流で駆動される
インバータ回路と;  前記インバータ回路の出力を積
分する低域フィルタと;  を備えたことを特徴とする
【0006】
【作用】次に、前記の如く構成される本発明の周波数デ
ィスクリミネータの作用を説明する。本発明の周波数デ
ィスクリミネータでは、アナログ乗算器とIFキャリア
成分を除去する低域フィルタとの間に、乗算器の差動出
力電流の差電流で駆動されるインバータ回路を設けてあ
る。従って、復調出力レベルを高くでき、また、製造ば
らつきや温度変動による復調出力レベルの変動や直流動
作点の変動を抑制でき、利用勝手の優れたクォドラチャ
・ディスクリミネータをC−MOS集積回路上に支障な
く形成できる。
【0007】
【実施例】以下、本発明の実施例を図面を参照して説明
する。図1は、本発明の一実施例に係る周波数ディスク
リミネータを示す。図1において、入力端子1に印加さ
れるIF信号は、直接乗算器2に入力する一方、移相器
又は遅延回路3で移相または遅延されて乗算器2に入力
する。
【0008】乗算器2は、C−MOSのアナログ乗算器
であり、乗算結果を差動出力電流の形式で出力する。こ
の乗算器2としては、例えば、本出願人の開発に係る乗
算器(特願平2−5500)を用いる。この乗算器2と
インバータ回路4間には、差動出力電流の差電流を形成
するカレントミラー回路が設けられる。
【0009】即ち、トランジスタM1と同M2、トラン
ジスタM3と同M4、及びトランジスタM5と同M6は
、それぞれカレントミラー回路を構成し、乗算器2は差
動形式でトランジスタM1と同M3を介して電流を引き
込み、トランジスタM5と同M6のカレントミラー回路
で差電流をインバータ回路4に吐き出す、あるいは、差
電流をインバータ回路4から引き込む。
【0010】インバータ回路4の出力は、低域フィルタ
5にて積分され、即ち、IF成分が除去され、出力端子
6から外部に復調出力がなされる。
【0011】ここに、インバータ回路4は、トランジス
タM7と同M8とで構成されるが、トランジスタM7と
同M8とはゲートが共通接続されているだけであるので
、入力インピーダンスは高く、負荷としては軽い。従っ
て、乗算器2の回路電流を絞っても周波数特性を伸ばせ
る。また、負荷の駆動能力はトランジスタM7と同M8
との大きさによって決まるが、次段の低域フィルタ5は
、C−MOS集積回路ではRCアクティブフィルタで構
成するのが一般的であるので、インバータ回路4の負荷
としては約10kΩ程度にでき、それほど重い負荷とは
ならない。
【0012】また、インバータ回路4は、乗算器2の差
動出力電流のそれぞれの電流の大小関係が変化するとき
に、その出力を反転する。即ち、乗算器2の差動出力電
流の微小変化で、インバータ回路4はその出力を反転す
るので、インバータ回路4の出力値は振幅値が電源電圧
VDDの矩形波となり、インバータ回路4の負荷を軽く
でき、インバータ回路4の出力振幅を電源電圧VDDと
クランド(GND)電圧間の一杯まで振ることができる
。即ち、復調出力レベルを高くできる。
【0013】さらに、矩形波のデューティが等しい場合
のインバータ回路4の出力直流電圧は、VDD/2とな
り、直流動作点は矩形波のデューティで一意的に定まり
、内部回路の製造ばらつきには依存しない。また、温度
変動で乗算器2の回路電流が変化し、乗算器2の利得が
変化しても、差動出力電流の差電流でインバータ回路4
を駆動しているので、復調出力に温度変動の影響が出に
くくなる。
【0014】
【発明の効果】以上説明したように、本発明の周波数デ
ィスクリミネータによれば、アナログ乗算器とIFキャ
リア成分を除去する低域フィルタとの間に、乗算器の差
動出力電流の差電流で駆動されるインバータ回路を設け
たので、復調出力レベルを高くでき、また、製造ばらつ
きや温度変動による復調出力レベルの変動や直流動作点
の変動を抑制でき、利用勝手の優れたクォドラチャ・デ
ィスクリミネータをC−MOS集積回路上に支障なく形
成できる効果がある。
【図面の簡単な説明】
【図1】本発明の一実施例に係る周波数ディスクリミネ
ータの構成ブロック図である。
【符号の説明】
1  入力端子 2  乗算器 3  移相器又は遅延回路 4  インバータ回路 5  低域フィルタ 6  出力端子 M1〜M8  トランジスタ

Claims (1)

    【特許請求の範囲】
  1. 【請求項1】  IF信号を移相または遅延する移相器
    または遅延回路と;前記IF信号と前記移相器または遅
    延回路の出力とについてアナログ乗算処理をしその結果
    を差動出力電流の形で出力する乗算器と;  前記乗算
    器の差動出力電流の差電流を形成する回路と;  前記
    差電流で駆動されるインバータ回路と;前記インバータ
    回路の出力を積分する低域フィルタと;  を備えたこ
    とを特徴とする周波数ディスクリミネータ。
JP3155154A 1991-05-31 1991-05-31 周波数ディスクリミネータ Expired - Lifetime JP2808927B2 (ja)

Priority Applications (7)

Application Number Priority Date Filing Date Title
JP3155154A JP2808927B2 (ja) 1991-05-31 1991-05-31 周波数ディスクリミネータ
EP92109091A EP0517113B1 (en) 1991-05-31 1992-05-29 Frequency discriminator
US07/890,156 US5276368A (en) 1991-05-31 1992-05-29 Frequency discriminator
DE69209373T DE69209373T2 (de) 1991-05-31 1992-05-29 Frequenzdiskriminator
AU17301/92A AU646566B2 (en) 1991-05-31 1992-05-29 Frequency discriminator
CA002069967A CA2069967C (en) 1991-05-31 1992-05-29 Frequency discriminator
ES92109091T ES2084872T3 (es) 1991-05-31 1992-05-29 Discriminador de frecuencias.

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP3155154A JP2808927B2 (ja) 1991-05-31 1991-05-31 周波数ディスクリミネータ

Publications (2)

Publication Number Publication Date
JPH04354407A true JPH04354407A (ja) 1992-12-08
JP2808927B2 JP2808927B2 (ja) 1998-10-08

Family

ID=15599715

Family Applications (1)

Application Number Title Priority Date Filing Date
JP3155154A Expired - Lifetime JP2808927B2 (ja) 1991-05-31 1991-05-31 周波数ディスクリミネータ

Country Status (7)

Country Link
US (1) US5276368A (ja)
EP (1) EP0517113B1 (ja)
JP (1) JP2808927B2 (ja)
AU (1) AU646566B2 (ja)
CA (1) CA2069967C (ja)
DE (1) DE69209373T2 (ja)
ES (1) ES2084872T3 (ja)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2841978B2 (ja) * 1991-10-30 1998-12-24 日本電気株式会社 周波数逓倍・ミキサ回路
KR100219036B1 (ko) * 1996-09-30 1999-09-01 이계철 저전압형 모스펫 콘트롤링 곱셈기
US6175266B1 (en) * 1998-12-08 2001-01-16 Vantis Corporation Operational amplifier with CMOS transistors made using 2.5 volt process transistors
CN107682008A (zh) * 2017-09-20 2018-02-09 戴承萍 鉴频器及实现鉴频的方法

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5642405A (en) * 1979-09-14 1981-04-20 Matsushita Electric Works Ltd Fm modulating circuit
JPS5847304A (ja) * 1981-09-16 1983-03-19 Toshiba Corp 位相処理回路
JPS62143505A (ja) * 1985-12-18 1987-06-26 Hitachi Ltd Fm信号復調器
JPS62188405A (ja) * 1986-02-13 1987-08-18 Sony Corp 周波数差検出回路

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5942489B2 (ja) * 1976-10-26 1984-10-15 日本電気株式会社 周波数弁別回路
FR2510324A1 (fr) * 1981-07-24 1983-01-28 Radiotechnique Procede de demodulation d'un signal module en frequence, et demodulateur selon ce procede
US4426622A (en) * 1981-08-25 1984-01-17 The United States Of America As Represented By The Secretary Of The Army Frequency discriminator
US4451792A (en) * 1981-10-23 1984-05-29 Motorola, Inc. Auto-tuned frequency discriminator
US4775843A (en) * 1987-05-18 1988-10-04 National Semiconductor Corporation Wideband post amplifier for product detector
JPH01194707A (ja) * 1987-12-18 1989-08-04 Rockwell Internatl Corp 能動低域フィルタ装置
JP2536206B2 (ja) * 1990-01-12 1996-09-18 日本電気株式会社 マルチプライヤ

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5642405A (en) * 1979-09-14 1981-04-20 Matsushita Electric Works Ltd Fm modulating circuit
JPS5847304A (ja) * 1981-09-16 1983-03-19 Toshiba Corp 位相処理回路
JPS62143505A (ja) * 1985-12-18 1987-06-26 Hitachi Ltd Fm信号復調器
JPS62188405A (ja) * 1986-02-13 1987-08-18 Sony Corp 周波数差検出回路

Also Published As

Publication number Publication date
JP2808927B2 (ja) 1998-10-08
US5276368A (en) 1994-01-04
AU1730192A (en) 1992-12-03
DE69209373D1 (de) 1996-05-02
ES2084872T3 (es) 1996-05-16
EP0517113A1 (en) 1992-12-09
CA2069967A1 (en) 1992-12-01
DE69209373T2 (de) 1996-09-19
CA2069967C (en) 1997-04-22
EP0517113B1 (en) 1996-03-27
AU646566B2 (en) 1994-02-24

Similar Documents

Publication Publication Date Title
JP3528203B2 (ja) リング発振器および電圧制御発振器
JP2002151959A (ja) 周波数の逓倍性能を向上させるための検出制御部を具備する周波数逓倍回路
US6369622B1 (en) Clock doubler circuit with RC-CR phase shifter network
JPS6213843B2 (ja)
JPH04354407A (ja) 周波数ディスクリミネータ
US5357188A (en) Current mirror circuit operable with a low power supply voltage
US5973539A (en) Mixer circuit for mixing two signals having mutually different frequencies
GB2147754A (en) Frequency multiplying circuit
JP2684837B2 (ja) 差動増幅回路
JPS6318362B2 (ja)
JP2844664B2 (ja) 差動増幅回路
JPH03192904A (ja) 可変周波数発振器回路
JP2003283253A (ja) Iq変復調回路
JPH0339927Y2 (ja)
JPH0239881B2 (ja)
JPS6334360Y2 (ja)
JPS6047766B2 (ja) 水晶発振回路
JPH0451787B2 (ja)
JPS6025149Y2 (ja) 発振装置
JPH032985Y2 (ja)
JPS6271319A (ja) 電圧制御発振器
JPS61181204A (ja) 掛算回路
JPH0974317A (ja) ミキサ回路
JPH08181605A (ja) 位相制御回路
JPS61170112A (ja) 1次アクテイブ位相等価器