JPH0266961A - 半導体装置とその製造方法 - Google Patents

半導体装置とその製造方法

Info

Publication number
JPH0266961A
JPH0266961A JP63219490A JP21949088A JPH0266961A JP H0266961 A JPH0266961 A JP H0266961A JP 63219490 A JP63219490 A JP 63219490A JP 21949088 A JP21949088 A JP 21949088A JP H0266961 A JPH0266961 A JP H0266961A
Authority
JP
Japan
Prior art keywords
package body
semiconductor device
projections
lid material
recess
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP63219490A
Other languages
English (en)
Inventor
Toshio Suetsugu
末次 俊夫
Kaoru Tominaga
薫 冨永
Shigeru Katayama
茂 片山
Kazumi Matsumoto
松本 和見
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsui Petrochemical Industries Ltd
Original Assignee
Mitsui Petrochemical Industries Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsui Petrochemical Industries Ltd filed Critical Mitsui Petrochemical Industries Ltd
Priority to JP63219490A priority Critical patent/JPH0266961A/ja
Publication of JPH0266961A publication Critical patent/JPH0266961A/ja
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/4805Shape
    • H01L2224/4809Loop shape
    • H01L2224/48091Arched
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/161Cap
    • H01L2924/1615Shape
    • H01L2924/16195Flat cap [not enclosing an internal cavity]

Landscapes

  • Structures Or Materials For Encapsulating Or Coating Semiconductor Devices Or Solid State Devices (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 九肌五狡亘±ヱ 本発明は、蓋材とパッケージ体とを接着もしくは溶着す
ることにより、パラゲージ体内に半導体素子を気密に封
止する半導体装置およびその製造装置に間する。
の     t びに の IC,LSI等の半導体素子は、周囲の温度変化、湿度
変化およびゴミやほこりの存在によって、その特性が微
妙に変化すると共に、機械的振動や衝撃によって破損し
易いことから、何らかの手段でその外側を被覆密封して
外部の、影響を遮断することが要求される。そのなめに
、半導体素子を封止するための種々のパラゲージング方
式が提案されている。
バラゲージング方式には、大別して、気密封止方式と樹
脂封止方式とがある。気密封止方式では、金属、ガラス
、セラミックなどによって外気と遮断された気体の中に
半導体素子が収容され、樹脂封止方式では、半導体素子
やコネクタ部品が樹脂中に埋込まれたバラゲージング形
式をとっている。
それぞれの方式には一長一短があり、一般に、気密封止
方式では電子部品の信顆性に優れるが、製造コストが高
くなるという・え質を有し、樹脂封止方式ではその逆の
性質を有する。
そこで最近では、気密封止方式と樹脂封止方式との中間
の性質を有する封止方式が開発されている(特開昭62
−21,250号公報)、この方式では、樹脂で成形さ
れたパッケージ体に設けられた開口部内に半導体素子を
収容し、この開口部を蓋材で封止することにより、半導
体素子を気密状態に傑持している。
このような最近開発された封止方式を含めて、気密封止
方式の半導体装置を製造する際には、パッケージ体と蓋
材とを接着もしくは溶着する必要がある。その際に、金
型等の加圧体を用いて、これらパッケージ体と蓋材とを
加圧するが、その加圧時に、各村が不規則に移動し、一
定の規格を有する半導体装置を製造することができず、
生産性を低下させる広があった。
五肌立且追 本発明は、このような従来技術が有する不都合を解消す
るためになされ、半導体素子が収容される凹所が形成さ
れたパッケージ体の表面に蓋材を接着もしくは溶着する
際に、蓋材をパッケージ体の表面の所定位置に、位置決
め精度良く接着もしくは溶着することが可能であり、生
産性の向上を図ることができる半導体装置およびその製
造方法を提供することを目的とする。
免肚立皇1 このような目的を達成するために、本発明に係る半導体
装置は、半導体素子が収容される凹所が形成されたパッ
ケージ体の表面に蓋材を接着らしくは溶着し、前記凹所
内を気密に封止してなる半導体装置において、 前記パッケージ体の表面に、前記蓋材の側縁部に当接し
て当該蓋材を位置決めする突起が設けてあることを特徴
としている。
また本発明に係る半導体装置は、半導体素子が収容され
る凹所が形成されたパッケージ体の表面に蓋材を8:着
もしくは溶着し、前記凹所内を気密に封止してなる半導
体装置において、 前記パッケージ体の表面に、前記蓋材の側縁部に当接し
て当該各材を位置決めする内周壁を有する開口段部が設
けてあることを特徴としている。
さらに本発明に係る半導体装置の製造方法は、半導体素
子が収容される凹所が形成されたパッケージ体の表面に
蓋材を接着もしくは溶着し、前記凹所内を気密に封止し
てなる半導体装置の製造方法において、 前記パッケージ体の表面に蓋材を接着もしくは溶着する
に際して、パッケージ体の表面に形成された突起に沿っ
て蓋材を位置決めしつつ、当該蓋材をパッケージ体の表
面に設置することを特徴としている。
さらにまた本発明に係る半導体装置の製造方法は、半導
体素子が収容される凹所が形成されたパッケージ体の表
面に蓋材を接着もしくは溶着し、前記凹所内を気密に封
止してなる半導体装置の製造方法において、 前記パッケージ体の表面に蓋材を接着もしくは溶着する
に際して、パッケージ体の表面に形成された開口段部の
内周壁に沿って蓋材を位置決めしつつ、当該蓋材をパッ
ケージ体の表面に設置することを特徴としている。
このような本発明に係る半導体装置およびその製造方法
によれば、パッケージ体の表面に形成された突起または
開口段部の内周壁に沿って蓋材が位置決めされた状態で
、蓋材がパッケージ体の表面に接着または溶着されるの
で、蓋材がパッケージ体に対してずれすることなく接着
もしくは溶着され、半導体装置の生産性が向上する。
九肚ユλ左煎盈団 以下、本発明を図面に示す実施例に基づき詳細に説明す
る。
第1図は本発明の一実施例に係る半導体装置の要部断面
図、第2図は同半導体装置の平面図、第3図は本発明の
他の実施例に係る半導体装置の要部断面図、第4図は同
半導体装置の平面図である。
第1.2図に示す本発明の一実施例に係る半導体装置1
では、パッケージ体2内にリードフレーム3が一体に埋
め込まれている。パッケージ体2は、たとえばポリイミ
ド樹脂、エポキシ樹脂、フェノール樹脂、ポリフェニレ
ンスルフィド等の合成樹脂を射出成形、トランスファ成
形もしくは圧縮成形することにより形成され、その表面
側中央に、半導体素子4を内部に収容するための凹所5
が形成されている。
半導体素子4は、凹所5内の底部に装着されたマウント
部6上に設置され、ボンディング線7によってリードフ
レーム3の内lFI端部と電気的に接続されている。
凹所5内に半導体素子4が設置され、この素子4とリー
ドフレーム3の内[i部とがボンディング線によって接
続された状態で、パッケージ体2の表面には、接着剤層
8を介して蓋材9が接着され、凹所5内が気密に封止さ
れるようになっている。
接着剤層8を構成する接着剤としては、エポキシ樹脂、
ポリイミド樹脂、シリコーン樹脂などの熱硬化性樹脂な
どが用いられる。このような接着剤はシール材としての
81能も有する。
蓋材9は、たとえば石英ガラス板、サファイヤ板、透明
アルミナ板、透明プラスチック板などの透明蓋材、着色
ガラス板、セラミックス板、金属板、着色プラスチック
板などの不透明蓋材が用いられる。
特に本発明の一実施例では、パッケージ体2の表面に、
蓋材9の側縁部に当接して当該蓋材9を位置決めする突
起10が設けである。突起10は、パッケージ体2を合
成樹脂等で成形する際に一体に成形してもよいし、別体
であってもよい。突起10の形状としては位置決めがで
きるようなものであればとくに制限されないが、たとえ
ば円柱型、角柱型突起があげられる。また蓋材の角部分
にカギ型の突起を設けてもよい、この突起10の形成個
数は問わないが、好ましくは2個以上、特に好ましくは
第2図に示すように4個以上であることが好ましい、こ
のような突起10は、図示するように不連続的に形成し
てもよいが、一部もしくは全部連続して形成するように
してもよい。
次に、本発明の一実施例に係る半導体装置1の製造方法
について説明する。
まず、凹所5が形成され、リードフレーム3がインサー
トされた合成樹脂成形体から成るパッケージ体2を成形
する。
その後、凹所5の底部に装着されたマウント部6上に半
導体素子4を設置し、この半導体素子4とリードフレー
ム3の内側端部とをボンディング線7によって接続する
次に、パッケージ体2の表面に接着剤を塗布し、接着剤
層8を形成し、その上に蓋材9をa置し、図示しない金
型等の加圧体により蓋材9とパッケージ体2とを加圧す
る。その際に、蓋材9の側端部が突起10に当接してい
るため、蓋材9がパッケージ体2に対して位置ずれする
ことなく接着され、その生産性が向上する。
実験によれば、第1.2図に示すような本発明の一実施
例に係る半導体装置1を製造する際の蓋材9の貼付工程
の歩留り(実験回数N=20)は100%であった。
これに対して、突起10を有さない以外は、第1.2図
に示す実施例と同様な従来の半導体装置を製造する際の
蓋材9の貼付工程の歩留り(N=20)は80%であっ
た。
この実験結果からも本発明の有用性が確認された。
なお、本発明は上述した実施例に眼定されるものではな
く、本発明の範囲内で種々に改変することができる。
たとえば、第3.4図に示すように、パッケージ体2a
の表面に突起を形成することなく、蓋材9の位置決め用
の内周壁11を有する開口段部12を形成するようにし
てもよい。
このような実施例にあっても、第1.2図に示す実施例
と同様な作用を有する。
また、上述した実施例では、パッケージ体2゜2aを合
成樹脂で成形したが、本発明はこれに限らず、セラミッ
ク、金属などでパッケージ体22aを構成するようにし
てもよい。
さらに、上述した実施例では、接着剤により蓋材とパッ
ケージ体とを接着するようにしたが、これに限らず、接
着剤を用いないで両者を溶着するように構成された半導
体装置に本発明を適用することかできる。
免肌二憇1 以上説明してきたように、本発明によれば、パッケージ
体の表面に形成された突起または開[1段部の内周壁に
沿って蓋材が位置決めされた状態で、蓋材がパッケージ
体の表面に接Cまたは溶着されるので、蓋材がパッケー
ジ体に対してずれすることなく接着もしくは溶着され、
半導体装置の生産性が向上するというほれた効果を有す
る。
【図面の簡単な説明】
第1図は本発明の一実施例に係る半導体装置の要部断面
図、第2図は同半導体装置の平面図、第3図は本発明の
他の実施例に係る半導体装置の要部断面図、第4図は同
半導体装置の平面図である。 1・・・半導体装置  2,2a・・・パッケージ体3
・・・リードフレーム   4・・・半導体素子5・・
・凹所   6・・・パッド部 7・・・ボンディング線  8・・・接着剤9・・・蓋
材  10・・・突起  11・・・内周壁12・・・
開口段部 第  1 図

Claims (1)

  1. 【特許請求の範囲】 1)半導体素子が収容される凹所が形成されたパッケー
    ジ体の表面に蓋材を接着もしくは溶着し、前記凹所内を
    気密に封止してなる半導体装置において、 前記パッケージ体の表面に、前記蓋材の側縁部に当接し
    て当該蓋材を位置決めする突起が設けてあることを特徴
    とする半導体装置。 2)半導体素子が収容される凹所が形成されたパッケー
    ジ体の表面に蓋材を接着もしくは溶着し、前記凹所内を
    気密に封止してなる半導体装置において、 前記パッケージ体の表面に、前記蓋材の側縁部に当接し
    て当該蓋材を位置決めする内周壁を有する開口段部が設
    けてあることを特徴とする半導体装置。 3)半導体素子が収容される凹所が形成されたパッケー
    ジ体の表面に蓋材を接着もしくは溶着し、前記凹所内を
    気密に封止してなる半導体装置の製造方法において、 前記パッケージ体の表面に蓋材を接着もしくは溶着する
    に際して、パッケージ体の表面に形成された突起に沿っ
    て蓋材を位置決めしつつ、当該蓋材をパッケージ体の表
    面に設置することを特徴とする半導体装置の製造方法。 4)半導体素子が収容される凹所が形成されたパッケー
    ジ体の表面に蓋材を接着もしくは溶着し、前記凹所内を
    気密に封止してなる半導体装置の製造方法において、 前記パッケージ体の表面に蓋材を接着もしくは溶着する
    に際して、パッケージ体の表面に形成された開口段部の
    内周壁に沿って蓋材を位置決めしつつ、当該蓋材をパッ
    ケージ体の表面に設置することを特徴とする半導体装置
    の製造方法。
JP63219490A 1988-08-31 1988-08-31 半導体装置とその製造方法 Pending JPH0266961A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP63219490A JPH0266961A (ja) 1988-08-31 1988-08-31 半導体装置とその製造方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP63219490A JPH0266961A (ja) 1988-08-31 1988-08-31 半導体装置とその製造方法

Publications (1)

Publication Number Publication Date
JPH0266961A true JPH0266961A (ja) 1990-03-07

Family

ID=16736263

Family Applications (1)

Application Number Title Priority Date Filing Date
JP63219490A Pending JPH0266961A (ja) 1988-08-31 1988-08-31 半導体装置とその製造方法

Country Status (1)

Country Link
JP (1) JPH0266961A (ja)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO1991007776A1 (en) * 1989-11-15 1991-05-30 Olin Corporation A method for housing a tape-bonded electronic device and the package employed
US5323058A (en) * 1992-02-12 1994-06-21 Mitsubishi Denki Kabushiki Kaisha Semiconductor device including package with improved base-to-cop seal
JP2015130383A (ja) * 2014-01-06 2015-07-16 三菱電機株式会社 半導体装置

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS62154761A (ja) * 1985-12-27 1987-07-09 Hitachi Vlsi Eng Corp 半導体装置
JPS62298139A (ja) * 1986-06-18 1987-12-25 Hitachi Ltd 半導体装置

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS62154761A (ja) * 1985-12-27 1987-07-09 Hitachi Vlsi Eng Corp 半導体装置
JPS62298139A (ja) * 1986-06-18 1987-12-25 Hitachi Ltd 半導体装置

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO1991007776A1 (en) * 1989-11-15 1991-05-30 Olin Corporation A method for housing a tape-bonded electronic device and the package employed
US5073521A (en) * 1989-11-15 1991-12-17 Olin Corporation Method for housing a tape-bonded electronic device and the package employed
US5323058A (en) * 1992-02-12 1994-06-21 Mitsubishi Denki Kabushiki Kaisha Semiconductor device including package with improved base-to-cop seal
JP2015130383A (ja) * 2014-01-06 2015-07-16 三菱電機株式会社 半導体装置

Similar Documents

Publication Publication Date Title
US5534725A (en) Resin molded charge coupled device package and method for preparation thereof
JP2559849B2 (ja) Icカード
JP2004505450A (ja) プラスチックパッケージのベース、エアキャビティ型パッケージ及びその製造方法
KR940022807A (ko) 반도체장치 및 반도체장치용 금형
JPH09236616A (ja) 加速度センサ及びその製造方法
JPH0266961A (ja) 半導体装置とその製造方法
JPH11126865A (ja) 半導体素子および製造方法
JPH0266962A (ja) 半導体装置の製造方法
JP2003032075A (ja) 弾性表面波デバイスとその製造方法
JP2003133452A (ja) 電子装置の製造方法
JP2841738B2 (ja) 圧力検出素子のパッケージ構造
JP2783612B2 (ja) 電子部品及びその製造方法
JPH0650991Y2 (ja) 半導体素子収納用パッケージ
JP2001144580A (ja) 水晶振動子
JPH0738122A (ja) センサ用パッケージ
JPH0723961Y2 (ja) 半導体素子収納用パッケージ
JP2006060280A (ja) 圧電発振器の製造方法及び圧電発振器
JPH07249729A (ja) 電子装置
JP2005117409A (ja) 圧電振動子および圧電発振器
JP2001094389A (ja) 弾性表面波デバイス
JP2001028517A (ja) 水晶発振器
JPH0266963A (ja) 半導体装置の製造方法
JP2543874Y2 (ja) 樹脂モールド型圧電発振器及び樹脂モールド型圧電振動子
JP2006157369A (ja) 水晶振動子パッケージの製造方法
JP3362861B2 (ja) 弾性表面波装置