JPH0248966A - ページプリンタの描画処理方式 - Google Patents

ページプリンタの描画処理方式

Info

Publication number
JPH0248966A
JPH0248966A JP63198835A JP19883588A JPH0248966A JP H0248966 A JPH0248966 A JP H0248966A JP 63198835 A JP63198835 A JP 63198835A JP 19883588 A JP19883588 A JP 19883588A JP H0248966 A JPH0248966 A JP H0248966A
Authority
JP
Japan
Prior art keywords
dma
bitmap
controller
page
processing
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP63198835A
Other languages
English (en)
Inventor
Shiyouhei Moroi
昭平 毛呂井
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Ricoh Co Ltd
Original Assignee
Ricoh Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ricoh Co Ltd filed Critical Ricoh Co Ltd
Priority to JP63198835A priority Critical patent/JPH0248966A/ja
Publication of JPH0248966A publication Critical patent/JPH0248966A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Dot-Matrix Printers And Others (AREA)
  • Record Information Processing For Printing (AREA)
  • Laser Beam Printer (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 (産業上の利用分野) 本発明は全ビットマツプ方式によるページプリンタの描
画処理方式に関する。
(従来の技術) 第4図はホストコンピュータからの印字情報(文字コー
ド、イメージデータ等)をページプリンタで描画処理す
るシステム構成のブロック図を示す。
これは、ホストコンピュータ1からの印字情報がコント
ローラ(CPU)3のバッファー2に一旦蓄積され、コ
ントローラ3で該印字情報を図示せざるメモリー(RA
M内)にビットマツプ展開し、ダイレクト・メモリー・
アクセス(DMA)コントローラ4の制御により、DM
A装置5を動作させエンジン6で印字情報を描画する。
コントローラ3側でのビットマツプメモリーにビットマ
ツプ展開する方式として全ビットマツプ方式と部分ビッ
トマツプ方式とがある。
前者は第5図(1)に例示するように1ページ分以上の
メモリー(RA M内)を備え(3000P丁ならA4
サイズで3400ライン×300バイト弁IMバイト)
また、後者は第5図(2)に例示するように2つのセク
ションat、#、を備え(300DPIならA4サイズ
で3400 X 2 / 20ライン)、セクション#
3〜#2゜は存在しないメモリ構成となっている。
第6図は上記全ビットマツプ方式の印刷処理フローを示
す。即ち1ページ分の印字情報のビットマツプ展開が完
了すると(A)、エンジン6側へ印刷開始指示を出す(
n)。その後はDMAコントローラ4に処理を任せ(C
)、コントローラ(CP U);3はそのバックグラン
ドで次のビットマツプ展開処理に移る(E)。この時、
ビットマツプエリアが2ページ以上あれば、しかるべき
ページにビットマツプ展開して行き、1ページの描画が
DMA処理により完了する間に(D)、次のページの用
意が出来ていることになる。このようなビットマツプ展
開であれば、エンジン側の最大印刷能力を引出すことが
簡単にできる。
(発明が解決しようとする課題) ところで、従来のページプリンタ6はそのエンジン側の
印刷速度(例えば6PI’M、 8PPM)に追従出来
るように最低1.5ページ分程度のページメモリーを一
部オーバラソプさせるか、あるいは2ページ分のビット
マツプエリアを備える必要があった。
例えば、240DPIのA4サイズで約600にバイト
、A3サイズで約1.25Mバイト必要であり、300
DPIのA4サイズで約1Mバイト、A3サイズで約2
Mバイト必要である。これは、コスト的に可成り高いも
のとなる。
そこで、コストダウンを目的として、全ピッI−マツプ
方式ではあるが、1ページ分のビットマツプエリアしか
備えていないものを使用すると、前ページの描画完了を
待たないと、バックグランドで次ページのビットマツプ
展開が出来ない。つまり、まだDMAコントローラ4が
エンジン側へのDMA処理が終了していないビットマツ
プエリアに次ページのデータを前ページのデータ上に上
書きしてしまう恐れがあるためである。
本発明は全ビットマツプ方式によるページプリンタにお
ける上記欠点を除去し、1ページ分のビットマツプエリ
アしか有しない場合でも、効率的にビットマツプ展開の
バックグランド処理が出来、印刷を連続して行なうこと
ができるようにすることを目的とする。
(構成および作用) 本発明はJ―記目的を達成するため、ホストコンピュー
タより得た印刷情報をコントローラ側でピッl−マツプ
展開する際、そのビットマツプエリアを1ページ分のみ
有する全ビットマツプ方式によるページプリンタにおい
て、前記ビットマツプエリアに展開されたイメージデー
タをDMAコントローラによりページプリンタで書込む
際、ページプリンタはl)MΔ転送の同期をページプリ
ンタのライン同期信号を用いて行ない、コントローラは
該ライン同期信号の数またはDMA転送の開始からの時
間の何れかにより副走査方向のDMA処理ライン行を検
出することによりビットマツプ展開をDMA処理と並行
して行なうことを特徴とする。
本発明はプリントエンジン側とDMAコントローラ側は
、DMA転送の同期を各ラインの開始信号、即ちライン
同期信号LSYNCを用いて行ない、コントローラ側の
CPUはライン同期信号のカウンタ値を監視するか、あ
るいは各ラインの主走査時間はプリントエンジンの性能
に従い一定であるので、DMA処理を開始してからの時
間監視でCP Uは現在、どのライン口がDMA処理中
か判断できる。したがって、CPtJは1ページのビッ
トマツプ展開を完了し、処理をDMAコントローラに渡
した後は、次の処理に移れるから、CI)Uは次のペー
ジのビットマツプ展開を開始できる。
また、文字コード、イメージデータともにそれらの占め
るビットマツプエリアをコントローラのCP Uは検知
できるので、印刷する縦方向のエリアの終りがすでにD
MA処理完了後か、否か判断できる。従って、I)MA
処理完了後のビットマツプエリアであれば、新たなビッ
トマツプ展開が可能である。このような検知動作中にも
DMA転送処理によりビットマツプエリアの空きエリア
は増加していくので、DMA処理が待ちとなる機会が少
なく、DMA処理が完了時には次ページのデー夕がほぼ
ビットマツプ展開されており、2ページのビットマツプ
エリアを備えている場合と比較して1通常のテキストを
印刷するときと変りがなく1ページのビットマツプエリ
アで描画動作ができる。
(実施例) 第1図は本発明方式を実施するための装置構成のブロッ
ク図を示す0図において31はライン同期信(■、5Y
NC)のカウンタ回路で、第2図に示すように印字エリ
ア20上の印字ライン開始点(主走査方向Pxと副走査
方向pyの交点Px*y)からのライン行をカウントす
る。32はDMAコントローラ4の処理開始からの時間
計数回路、33は上記カラン1−回路31はまたは計数
回路32からの監視出力S、またはS、によりDMAコ
ントローラ4がDMA処理中のライン行が何行目かを監
視する判定回路で、その出力信号S3はコントローラ3
のCPUへ出力される。
次に動作を第3図の印刷処理フローチャートにより説明
する。従来の印刷処理(第6図)とほぼ同様であるが、
DMA処理完了待ち(D)の段階において、次ページの
データ処理、即ちビットマツプ展開がバックグランド処
理(I)−1)として行なわれる。
即ち第2図のライン同期信号L S Y N Cをカウ
ンタ回路3】でカウントした出力信号S1または。
第2図の主走査時間t (WCLOK)はプリンタエン
ジンの性能に従い一定であるので、DMAコントローラ
4がDMA処理を開始(第3図(D))時から計数回路
32でカウントした出力信号S2により、CPUはライ
ン行判断回路33の出力信号S3で、どのライン行がD
MA処理中か否かを判断できる。
これにより、コン1−ローラ3のC1) Uは第3図の
バックグランド処理(D−1)により、1ページ分のビ
ットマツプエリアで空きエリアに逐次、ビットマツプ展
開を行ない、エンジン6は2ページの印刷へ連続して行
なうことができる。
なお、別の手段としてビットマツプ展開時にイメージの
存在する最終ライン(第2図のP’x’、y’)を検出
管理するようにすれば、バックグランド処理の時にたと
えDMA処理が完了していなくとも、その最終ラインを
越えていれば、ハード的にDMA転送するデータを白デ
ータとすることで、ビットマツプ展開が可能となる。
(発明の効果) 以−1−説明したように本発明は、最底限のメモリー容
量で全ビットマツプ方式の特長を活用し、連続して印刷
が可能であるので、コスト的にも有利である。
【図面の簡単な説明】
第1図は本発明方式を実施するための装置構成のブロッ
ク図、第2図は印字エリア、印字制御信号等の関係図、
第3図は本発明の印刷処理フローチャート、第4図は本
発明が実施されるホストコンピュータとプリントエンジ
ンとのシステム構成図、第5図は全ビットマツプメモリ
ー(1)と部分ビットメモリー(2)の300DPIで
A4サイズを対象とした場合のメモリー構成図、第6図
は従来の印刷処理フローチャートである。 1 ・・・ホストコンピュータ、 2 ・・・バッファ
ー  3 ・・・ コントローラ(CPU)、4 ・・
・ DMAコントローラ、 5 ・・・ I) MA装
置、 6 ・・・エンジン、31・・・ライン同期信号
カウンタ回路、32  ・・ DMA処理時間計数回路
、33・・・DMA処理中のライン行判定回路。 特許出願人 株式会社 リ コ − (E)(、p石イスに暑0) 第 図 第 図 第 図

Claims (1)

    【特許請求の範囲】
  1. ホストコンピュータより得た印刷情報をコントローラ側
    でビットマップ展開する際、そのビットマップエリアを
    1ページ分のみ有する全ビットマップ方式によるページ
    プリンタにおいて、前記ビットマップエリアに展開され
    たイメージデータをDMAコントローラによりページプ
    リンタで書込む際、ページプリンタとDMAコントロー
    ラは、DMA転送の同期をページプリンタのライン同期
    信号を用いて行ない、コントローラは該ライン同期信号
    の数またはDMA転送の開始からの時間の何れかにより
    副走査方向のDMA処理ライン行を検出することにより
    ビットマップ展開をDMA処理と並行して行なうことを
    特徴とするページプリンタの描画処理方式。
JP63198835A 1988-08-11 1988-08-11 ページプリンタの描画処理方式 Pending JPH0248966A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP63198835A JPH0248966A (ja) 1988-08-11 1988-08-11 ページプリンタの描画処理方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP63198835A JPH0248966A (ja) 1988-08-11 1988-08-11 ページプリンタの描画処理方式

Publications (1)

Publication Number Publication Date
JPH0248966A true JPH0248966A (ja) 1990-02-19

Family

ID=16397708

Family Applications (1)

Application Number Title Priority Date Filing Date
JP63198835A Pending JPH0248966A (ja) 1988-08-11 1988-08-11 ページプリンタの描画処理方式

Country Status (1)

Country Link
JP (1) JPH0248966A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2007069485A (ja) * 2005-09-07 2007-03-22 Canon Inc 画像形成装置、及び画像形成方法

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS59123987A (ja) * 1982-12-29 1984-07-17 Fujitsu Ltd イメ−ジ・メモリのプリント・デ−タ展開方法
JPS63254860A (ja) * 1987-04-13 1988-10-21 Hitachi Ltd プリンタ制御装置
JPH01232061A (ja) * 1988-03-11 1989-09-18 Canon Inc プリンタ制御装置

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS59123987A (ja) * 1982-12-29 1984-07-17 Fujitsu Ltd イメ−ジ・メモリのプリント・デ−タ展開方法
JPS63254860A (ja) * 1987-04-13 1988-10-21 Hitachi Ltd プリンタ制御装置
JPH01232061A (ja) * 1988-03-11 1989-09-18 Canon Inc プリンタ制御装置

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2007069485A (ja) * 2005-09-07 2007-03-22 Canon Inc 画像形成装置、及び画像形成方法

Similar Documents

Publication Publication Date Title
JPH0248966A (ja) ページプリンタの描画処理方式
JP2739481B2 (ja) ページプリンタ
JP3116354B2 (ja) プリンタデータ管理方式
JPH02235137A (ja) 出力制御装置
JPH10309835A (ja) ページプリンタ
JPS62216029A (ja) 図形印刷制御方式
JPS59163634A (ja) プライオリテイプリント方式
JP2523213B2 (ja) ペ―ジプリンタ印刷制御方式
JPH01271276A (ja) 印刷装置
JP2669336B2 (ja) 印刷装置
JPH0640121A (ja) プリンタ
JPH07125336A (ja) 印刷システム
JPH0432748B2 (ja)
JPH09240076A (ja) プリンタ装置
JPH04130945A (ja) 情報処理装置
JP3595704B2 (ja) プリンタ装置およびプリント出力方法
JPH0326561A (ja) 印刷装置
JPH04336261A (ja) ページプリンタ
JPS59123987A (ja) イメ−ジ・メモリのプリント・デ−タ展開方法
JPH02286381A (ja) プリンタ・コントローラ
JPH0596811A (ja) 印字方法
JPH04104320A (ja) 印字同期制御方式
JPH0930056A (ja) プリンタコントローラ
JPH01210991A (ja) 表示装置のビジー制御回路
JPH05131683A (ja) 画像形成装置