JPH0247858A - 半導体集積回路部品 - Google Patents

半導体集積回路部品

Info

Publication number
JPH0247858A
JPH0247858A JP19941288A JP19941288A JPH0247858A JP H0247858 A JPH0247858 A JP H0247858A JP 19941288 A JP19941288 A JP 19941288A JP 19941288 A JP19941288 A JP 19941288A JP H0247858 A JPH0247858 A JP H0247858A
Authority
JP
Japan
Prior art keywords
semiconductor integrated
integrated circuit
metallic plate
exposed
circuit board
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP19941288A
Other languages
English (en)
Inventor
Setsuko Honma
本間 攝子
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP19941288A priority Critical patent/JPH0247858A/ja
Publication of JPH0247858A publication Critical patent/JPH0247858A/ja
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/4805Shape
    • H01L2224/4809Loop shape
    • H01L2224/48091Arched
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48245Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
    • H01L2224/48247Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic connecting the wire to a bond pad of the item

Landscapes

  • Cooling Or The Like Of Semiconductors Or Solid State Devices (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は半導体集積回路部品に関し、特に消費電力の大
きい半導体集積回路部品に関する。
〔従来の技術〕
従来、この種の半導体集積回路部品は、電子回路基板へ
の接続がリード部を電子回路基板に挿入もしくは平面実
装する形式となっている。従って放熱経路は、リード部
から電子回路基板へのルートと、ケースから周囲空気中
へのルートの2経路となっている。よって、放熱効果を
あげるために、半導体集積回路部品の上部に放熱スタッ
ドを設けたり、電子回路基板の裏面にフィンを設けなり
、あるいは半導体集積回路部品の周囲温度の上昇を防ぐ
ために強制空冷や強制水冷を行なっている。
〔発明が解決しようとする課題〕
上述した従来のは半導体集積回路は、有効な放熱経路が
リード部に限られてしまうために放熱量が少なく、この
ため放熱スタッドを設けたり、放熱フィンをつけたり、
あるいは半導体集積回路部品の周囲温度を下げるため強
制空冷や強制水冷することが不可欠となり、使用時に温
度制御のために多大のコストを要するという欠点がある
〔課題を解決するための手段〕
不発明の半導体集積回路部品は、消費電力の大きい半導
体集積回路部品において、片面が前記半導体集積回路部
品の封止部から露出するとともに前記半導体集積回路部
品を実装する電子回路基板に接続しうる放熱用金属板を
備えて構成される。
〔実施例〕
次に図面を参照して本発明の詳細な説明する。
第1図は本発明の一実施例の縦断面図、第2図は第1図
の実施例の実装状態を示す縦断面図である。
第1図に示す実施例は、銅などの熱伝道性の良好な部材
を利用した放熱用金属板1.消費電力の大きい半導体集
積回路部品2.半導体集積回路部品2をリード部と接続
するボンディングワイヤ3゜リードフレームのリード部
4とアイランド部5を備えて構成される。
放熱用金属板1の上にリードフレームのアイランド部5
をマウントし、半田または熱伝送性のよい接着剤ではり
つける。これを放熱用金属板1の片面が空間に露出する
ようにモールド7で封止する。この状態を第2図に示す
次に、リードフレームのリード部4と放熱用金属板1の
露出部を半田を用いて電子回路基板6に接続する。電子
回路基板6は、たとえばガラスエポキシ樹脂を利用する
基板上に極力面積を大とした銅導体を形成してこれを放
熱用金属板1の露出部とリードフレームのリード部4の
接続に利用するなど、熱伝導率の良好な部材の利用によ
って熱放散効率の増大を図っている。
なお、第2図に示す如く、本実施例にあってはモールド
7によって封止を行っているが、セラミックケースの場
合においても同様にセラミックケースを電子回路基板6
に接触させることにより放熱性がよくなる。
こうして、放熱用金属板を半導体集積回路部品に配設し
たこの放熱用金属板の封止部から露出している片面を、
電子回路基板の導体部に接続するという簡単な方法で発
熱を著しく抑圧することができる。
〔発明の効果〕
以上説明したように本発明は、半導体集積回路部品に放
熱用金属板を備え、封止部から露出しているこの放熱用
金属板の片面を電子回路基板に接続するという簡単な構
成で放熱を図ることにより、放熱量を著しく大きくする
ことが可能となり、半導体集積回路部品の使用時に温度
上昇を抑圧するためのコストを大きく低減することがで
きるという効果がある
【図面の簡単な説明】
第1図は本発明の半導体集積回路部品の一実施例の縦断
面図、第2図は第1図の実施例の実装状態を示す縦断面
図である。 1・・・放熱用金属板、2・・・半導体集積回路部品、
3・・・ボンディングワイヤ、4・・・リードフレーム
のリード部、5・・・リードフレームのアイランド部、
6・・・電子回路基板、7・・・モールド。 東  7 凶 第 2 閉

Claims (1)

    【特許請求の範囲】
  1. 消費電力の大きい半導体集積回路部品において片面が前
    記半導体集積回路部品の封止部から露出するとともに前
    記半導体集積回路部品を実装する電子回路基板に接続し
    うる放熱用金属板を備えて成ることを特徴とする半導体
    集積回路部品。
JP19941288A 1988-08-09 1988-08-09 半導体集積回路部品 Pending JPH0247858A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP19941288A JPH0247858A (ja) 1988-08-09 1988-08-09 半導体集積回路部品

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP19941288A JPH0247858A (ja) 1988-08-09 1988-08-09 半導体集積回路部品

Publications (1)

Publication Number Publication Date
JPH0247858A true JPH0247858A (ja) 1990-02-16

Family

ID=16407375

Family Applications (1)

Application Number Title Priority Date Filing Date
JP19941288A Pending JPH0247858A (ja) 1988-08-09 1988-08-09 半導体集積回路部品

Country Status (1)

Country Link
JP (1) JPH0247858A (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5146804A (en) * 1989-11-30 1992-09-15 Valeo Mechanism incorporating a vibration damper, in particular for an automative vehicle
JPH08335654A (ja) * 1995-06-08 1996-12-17 Nec Corp 半導体装置

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5146804A (en) * 1989-11-30 1992-09-15 Valeo Mechanism incorporating a vibration damper, in particular for an automative vehicle
JPH08335654A (ja) * 1995-06-08 1996-12-17 Nec Corp 半導体装置

Similar Documents

Publication Publication Date Title
JP2004095586A (ja) 電気装置および配線基板
JP3856250B2 (ja) Smd型led
JPH09213848A (ja) 電子部品のヒートシンク
JPH05259669A (ja) 印刷配線基板の放熱構造
GB2168533A (en) Package for integrated circuits having improved heat sinking capabilities
JP3193142B2 (ja) 基 板
JP2011171656A (ja) 半導体パッケージおよびその製造方法
JPH0247858A (ja) 半導体集積回路部品
JP2007036035A (ja) 半導体装置
JPH10247702A (ja) ボールグリッドアレイパッケージ及びプリントボード
JPH0922970A (ja) 電子部品
JP2002151634A (ja) 基板放熱装置
JPH0982883A (ja) 半導体装置
JPH02278856A (ja) 半導体集積回路装置
JP2008171963A (ja) 半導体チップ冷却構造
JP2612455B2 (ja) 半導体素子搭載用基板
JP2006135202A (ja) 電子機器の放熱構造
JPS61265849A (ja) 電力半導体装置
JP2919313B2 (ja) プリント配線基板及びその実装方法
JPS63136655A (ja) チツプキヤリア
US20240096738A1 (en) Power semiconductor component and method for producing a power semiconductor component
JPS627145A (ja) 電力半導体装置
JPS63289847A (ja) Lsiパッケ−ジの放熱構造
JP3460930B2 (ja) 電子回路パッケージ
JPH10125831A (ja) ヒートシンク放熱フィン