JPH0232153U - - Google Patents
Info
- Publication number
- JPH0232153U JPH0232153U JP10781188U JP10781188U JPH0232153U JP H0232153 U JPH0232153 U JP H0232153U JP 10781188 U JP10781188 U JP 10781188U JP 10781188 U JP10781188 U JP 10781188U JP H0232153 U JPH0232153 U JP H0232153U
- Authority
- JP
- Japan
- Prior art keywords
- variable
- address
- trace memory
- instruction code
- memory
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 230000003068 static effect Effects 0.000 claims 1
- 238000010586 diagram Methods 0.000 description 2
Landscapes
- Debugging And Monitoring (AREA)
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP10781188U JPH0232153U (enExample) | 1988-08-16 | 1988-08-16 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP10781188U JPH0232153U (enExample) | 1988-08-16 | 1988-08-16 |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| JPH0232153U true JPH0232153U (enExample) | 1990-02-28 |
Family
ID=31342558
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP10781188U Pending JPH0232153U (enExample) | 1988-08-16 | 1988-08-16 |
Country Status (1)
| Country | Link |
|---|---|
| JP (1) | JPH0232153U (enExample) |
-
1988
- 1988-08-16 JP JP10781188U patent/JPH0232153U/ja active Pending
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JPS6421546A (en) | Device for collecting program execution history | |
| JPH0232153U (enExample) | ||
| JPH04190430A (ja) | ソフトウェア開発用エミュレータ | |
| JPS60262251A (ja) | マイクロプロセツサ開発支援装置 | |
| JPS6355091B2 (enExample) | ||
| JP2760228B2 (ja) | キャッシュメモリを内蔵したマイクロプロセッサとそのトレースアナライザ | |
| JP2578182B2 (ja) | デ−タ処理装置及びデ−タ処理システム | |
| JP3728368B2 (ja) | リソース競合チェック装置、アセンブル装置、リンク装置、命令パイプラインシミュレーション装置、リソース競合チェック方法、およびリソース競合チェックプログラムを記録した媒体 | |
| JPH04242455A (ja) | プロセッサ間通信トレース回路 | |
| JPS59197946A (ja) | メモリ装置 | |
| JPS61160154A (ja) | プログラム開発支援装置 | |
| JPH0217552A (ja) | 性能データ計測方式 | |
| JPS6044140U (ja) | マイクロプロセッサ等のデバッグ装置 | |
| JPH0326416B2 (enExample) | ||
| JPH03266139A (ja) | プログラムデバグ方式 | |
| JPS59161747A (ja) | プログラムアナライザ | |
| JPH0420698U (enExample) | ||
| JPS6170644A (ja) | プログラムデバク方式 | |
| SU611257A1 (ru) | Устройство дл контрол оперативной пам ти | |
| JPH02109146A (ja) | プログラムデバツグ装置 | |
| JPS60147849A (ja) | マイクロプログラムのデバツグを行う方式 | |
| JPS59122635U (ja) | 8ビツトマイクロプロセツサ用プログラムデバツグ装置 | |
| JPS619733A (ja) | テスト装置 | |
| JPS62290944A (ja) | マイクロプログラム評価方式 | |
| JPS59138961U (ja) | トレ−ス・メモリ制御回路 |