JPH0228936B2 - Kanshishingookuridashisochi - Google Patents

Kanshishingookuridashisochi

Info

Publication number
JPH0228936B2
JPH0228936B2 JP12242681A JP12242681A JPH0228936B2 JP H0228936 B2 JPH0228936 B2 JP H0228936B2 JP 12242681 A JP12242681 A JP 12242681A JP 12242681 A JP12242681 A JP 12242681A JP H0228936 B2 JPH0228936 B2 JP H0228936B2
Authority
JP
Japan
Prior art keywords
frame
signal
circuit
signal circuit
supervisory
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP12242681A
Other languages
English (en)
Other versions
JPS5824251A (ja
Inventor
Masaki Ehata
Shiro Kikuchi
Susumu Shirasawa
Kaoru Tokunaga
Kensaku Fujii
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Hitachi Ltd
NEC Corp
Nippon Telegraph and Telephone Corp
Oki Electric Industry Co Ltd
Original Assignee
Fujitsu Ltd
Hitachi Ltd
Nippon Telegraph and Telephone Corp
Oki Electric Industry Co Ltd
Nippon Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd, Hitachi Ltd, Nippon Telegraph and Telephone Corp, Oki Electric Industry Co Ltd, Nippon Electric Co Ltd filed Critical Fujitsu Ltd
Priority to JP12242681A priority Critical patent/JPH0228936B2/ja
Publication of JPS5824251A publication Critical patent/JPS5824251A/ja
Publication of JPH0228936B2 publication Critical patent/JPH0228936B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J3/00Time-division multiplex systems
    • H04J3/02Details
    • H04J3/06Synchronising arrangements
    • H04J3/0635Clock or time synchronisation in a network
    • H04J3/0685Clock or time synchronisation in a node; Intranode synchronisation
    • H04J3/0688Change of the master or reference, e.g. take-over or failure of the master

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Time-Division Multiplex Systems (AREA)

Description

【発明の詳細な説明】 本発明は送信用保持メモリから読出された監視
信号とマルチフレーム同期信号を多重して他局へ
送出する監視信号送出装置に関する。
従来の監視信号送出装置は個別回線の状態(例
えば起動または終話)を処理装置の命令に従つて
監視信号(以下SSビツトと呼ぶ)として送信用
保持メモリに記憶する。送信用保持メモリには多
数の回線に対応するSSビツトが記憶される。該
SSビツトは複数回線分毎に読出され、更に8フ
レーム毎にマルチフレーム同期信号(以下MFS
信号)が挿入され、送出ハイウエイ上の所定のフ
レームの所定のタイムスロツトに乗せられ時分割
スイツチを経由して他局へ送られる。しかしこの
監視信号送出装置に障害が発生すると真のSSビ
ツトは送出出来なくなり、接続中の回線が切断さ
れたり誤課金を招くため同一機能を有する予備の
監視信号送出装置(以下予備装置と呼ぶ)を設
け、同一のSSビツトを予め前記予備装置内の送
信用保持メモリに記憶させておき、障害が発生す
ると直ちに予備装置に切替えて、引続きSSビツ
トを送出する。第1図は従来の監視信号送出装置
の一例を示す構成図であり、第2図は障害発生時
の切替えに伴う送出ハイウエイの状態変化の説明
図で第2図aは切替前、第2図bは切替後であ
る。
第1図において10は処理装置、20は監視信
号送出装置、20′は監視信号送出装置20と同
じ構成の予備装置、21は監視信号書込回路、2
2は送信用保持メモリ、23は多重回路、24は
アドレス発生回路、25はフレーム信号回路、3
0は時分割スイツチ、40は送出ハイウエイであ
る。監視信号送出装置20と同じ構成を有する予
備装置20′が時分割スイツチ30に択一的に接
続される。監視信号書込回路21は処理装置10
からの回線状態設定指令を受け、送信用保持メモ
リ22の該当番地にSSビツトとして書込む。送
信用保持メモリ22に書込まれたSSビツトは処
理装置10から再び設定指令がくるまで前記送信
用保持メモリ22に保持され、アドレス発生回路
24により順次読出され多重回路23へ送出す
る。フレーム信号回路25は前記アドレス発生回
路24にフレーム番号情報を与えると同時に
MFS信号を多重回路23へ送る。多重回路23
はアドレス発生回路24により読出されたSSビ
ツトとMFS信号を多重して時分割スイツチ30
へ送出する。一方予備装置20′も処理装置10
からの指令で送信用保持メモリ22にSSビツト
の書込みを行なうとともに保持させ、前記監視信
号送出装置20と同一動作で時分割スイツチ30
へSSビツトを送出することにより障害発生に備
える。ここで監視信号送出装置20に障害が発生
すると直ちに予備装置20′に切替えることにな
るが、前記監視信号送出装置20のフレーム信号
回路25と前記予備装置20′のフレーム信号回
路(図示せず)は独立動作をしているので送出ハ
イウエイ40は第2図に示すように変化する。即
ち第2図aは切替前の送出ハイウエイ40の状態
を示すもので第1フレームにMFS信号、第2〜
第7フレームの複数フレームにわたつて120チヤ
ネル分のSSビツトが送出されているが、切替後
は第2図bに示す如く切替前のフレームとは異な
つたフレーム(本例では第4フレーム)にMFS
信号が送出されることがある。この場合、対向装
置(例えば監視信号受信装置(図示せず)でマル
チフレーム同期外れが検出され、監視信号送出装
置20が受けもつている使用中の回線は切断さ
れ、未使用の回線も全て使用不能になるという欠
点があつた。
本発明はかかる欠点に鑑み監視信号送出装置が
有するフレーム信号回路と予備装置のフレーム信
号回路の同期をとることにより、完全に相互同期
運転を行なうことを特徴とし、その目的は障害発
生時の切替後も対向装置でマルチフレーム同期外
れが起ないようにし、全回線使用不能になること
を避けることである。以下本発明に係る監視信号
送出装置の実施例を図面に基づいて詳細に説明す
る。第3図は本発明による一実施例の主要部を示
す構成図である。図において23′は予備装置の
多重回路、24′は予備装置のアドレス発生回路、
25′は予備装置のフレーム信号回路、251は
セレクタ、251′は予備装置のセレクタ、25
2は8進カウンタ、252′は予備装置の8進カ
ウンタ、CAはキヤリー出力、CA′は予備装置の
キヤリー出力、ACTは動作表示信号、ACT′は予
備動作表示信号、FPはフレームパルスである。
他の記号は第1図に示す記号のものと同じであ
る。監視信号送出装置が有するフレーム信号回路
25は主にフレームパルスFP(125μsec周期)を
クロツクとする8進カウンタ252とセレクタ2
51で構成される。8進カウンタ252のキヤリ
ー出力CAはセレクタ251に入力すると同時に
予備装置におけるフレーム信号回路25′のセレ
クタ251′に入力する。同様に予備装置の8進
カウンタ252′のキヤリー出力CA′は予備装置
のセレクタ251′に入力すると同時にセレクタ
251に入力する。ここでセレクタ251は処理
装置10からの動作表示信号ACTにより8進カ
ウンタ252のキヤリー出力CAを選択し、該8
進カウンタ252をクリアする。一方予備装置の
セレクタ251′は処理装置10から予備動作表
示信号ACT′を受けて、前述同様キヤリー出力
CAを選択し、8進カウンタ252′をクリアす
る。即ち前記8進カウンタ252と252′は同
時にクリアされ時間的に全く同一の動作をするこ
とになる。従つて予備装置のフレーム信号回路2
5′はフレーム信号回路25に同期して動作し、
全く同一のフレーム信号をアドレス発生回路2
4,24′と多重回路23,23′へ送ることにな
り本発明に係る監視信号送出装置とその予備装置
は時間的に完全に同一動作をする。第4図はマル
チフレーム同期を示すタイムチヤートである。同
図aはフレーム信号回路のタイミング、bは予備
のフレーム同期のみのタイミング、cは予備のマ
ルチフレーム同期のタイミングを示す。第4図c
に示すマルチフレーム同期は現用装置と時間的に
完全に同一動作をする。即ち現用装置が第1フレ
ームのタイミングのときに予備装置も第1フレー
ムとなるものである。
以上説明したように本発明に係る送出装置とそ
の予備装置はフレーム信号回路が相互同期をとる
ことにより、マルチフレーム同期運転するので障
害が発生して予備装置に切替えた場合でも対向装
置でマルチフレーム同期外れになることはなく、
使用中の全回線が切断されることはなく未使用の
回線も使用可能である。従つて対向装置において
マルチフレーム同期外れを引き起こさない効率の
良い監視信号送出装置を提供することができるも
のである。
【図面の簡単な説明】
第1図は従来の監視信号送出装置の構成図、第
2図は切替えによる送出ハイウエイの状態変化説
明図で第2図aは切替前、第2図bは切替後であ
る。第3図は本発明に係る一実施例の主要部を示
す構成図である。第4図はマルチフレーム同期を
示すタイムチヤートである。 10…処理装置、20,20′…監視信号送出
装置、21…監視信号書込回路、22…送信用保
持メモリ、23,23′…多重回路、24,2
4′…アドレス発生回路、25,25′…フレーム
信号回路、251,251′…セレクタ、252,
252′…8進カウンタ、30…時分割スイツチ。

Claims (1)

    【特許請求の範囲】
  1. 1 個別回線の状態を表わす監視信号を送出用保
    持メモリから順次読出し、前記監視信号にマルチ
    フレーム同期信号を挿入した後、時分割スイツチ
    を経由して他局へ送出するデイジタル監視信号送
    出装置において、マルチフレーム同期信号を発生
    させるフレーム信号回路と該フレーム信号回路と
    同様な機能を有する予備のフレーム信号回路とを
    備え、処理装置の動作表示信号によりフレーム信
    号回路と、予備のフレーム信号回路の同期をとる
    ことによつてマルチフレーム同期運転を行い、予
    備のフレーム信号回路に切替後も対向装置にマル
    チフレーム同期外れが生じないようにしたことを
    特徴とする監視信号送出装置。
JP12242681A 1981-08-06 1981-08-06 Kanshishingookuridashisochi Expired - Lifetime JPH0228936B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP12242681A JPH0228936B2 (ja) 1981-08-06 1981-08-06 Kanshishingookuridashisochi

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP12242681A JPH0228936B2 (ja) 1981-08-06 1981-08-06 Kanshishingookuridashisochi

Publications (2)

Publication Number Publication Date
JPS5824251A JPS5824251A (ja) 1983-02-14
JPH0228936B2 true JPH0228936B2 (ja) 1990-06-27

Family

ID=14835537

Family Applications (1)

Application Number Title Priority Date Filing Date
JP12242681A Expired - Lifetime JPH0228936B2 (ja) 1981-08-06 1981-08-06 Kanshishingookuridashisochi

Country Status (1)

Country Link
JP (1) JPH0228936B2 (ja)

Also Published As

Publication number Publication date
JPS5824251A (ja) 1983-02-14

Similar Documents

Publication Publication Date Title
JP3011128B2 (ja) Aalタイプ1伝送におけるクロック情報転送方式
CA1109168A (en) T.d.m. transmission systems
JPH0716179B2 (ja) 情報伝送システム
JP2611805B2 (ja) 伝送路切替方式
JPH0228936B2 (ja) Kanshishingookuridashisochi
JP3331451B2 (ja) ディジタル信号伝送装置
JP3030783B2 (ja) 受信データ同期回路
JPH08223130A (ja) 無瞬断切替方式
JP2785755B2 (ja) ヒットレス切替装置
JPS6225005Y2 (ja)
JPH0661986A (ja) クロック切替方式
JP2722903B2 (ja) 同期網無線電送システム
JPH06252906A (ja) 同期制御方式
JP3166063B2 (ja) 無瞬断切替方法
JPS5911222B2 (ja) マルチフレ−ム同期方式
JP3430589B2 (ja) 通信方法及び通信装置
JPH01264426A (ja) 伝送路切替方式
JPS643103B2 (ja)
JPH03126340A (ja) フレーム識別符号伝送方式
JPH088556B2 (ja) 時分割多重化装置
JPS60140946A (ja) クロツク選択方式
JPH0710065B2 (ja) ディジタル交換方式
JPH04304725A (ja) 伝送路切替方式
JPH01270427A (ja) 伝送路切替方式
JPH0556016A (ja) フレーム同期時分割多重通信システム