JPH02212944A - 論理シミュレーション方式 - Google Patents

論理シミュレーション方式

Info

Publication number
JPH02212944A
JPH02212944A JP1034114A JP3411489A JPH02212944A JP H02212944 A JPH02212944 A JP H02212944A JP 1034114 A JP1034114 A JP 1034114A JP 3411489 A JP3411489 A JP 3411489A JP H02212944 A JPH02212944 A JP H02212944A
Authority
JP
Japan
Prior art keywords
simulation
time chart
logic element
logic
file
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP1034114A
Other languages
English (en)
Other versions
JP2731572B2 (ja
Inventor
Hidetoshi Tanaka
英俊 田中
Satoshi Tobinaga
飛永 聡
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
NEC Solution Innovators Ltd
Original Assignee
NEC Corp
NEC Software Hokuriku Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp, NEC Software Hokuriku Ltd filed Critical NEC Corp
Priority to JP1034114A priority Critical patent/JP2731572B2/ja
Publication of JPH02212944A publication Critical patent/JPH02212944A/ja
Application granted granted Critical
Publication of JP2731572B2 publication Critical patent/JP2731572B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Test And Diagnosis Of Digital Computers (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は論理シミニレ・−゛シラン方式に間し、特に論
理シミュレーションのモデルの動作を与えられた外部入
力信号系列に対して試行する論理シミュレーション方式
に関する。
【従来の技術〕
従来、この種の論理シミュレーション方式では、論理素
子のタイムチャート表示の指定を行った場合、タイムチ
ャート表示を指定された論理素子のタイムチャートが表
示されるだけであった。
〔発明が解決しようとする課題〕
上述した従来の論理シミュレーション方式では、論理素
子のタイムチャート表示の指定を行った場合にタイムチ
ャート表示を指定された論理素子のタイムチャートが表
示されるだけであったので、タイムチャート表示を指定
された論理素子のシミュレーション結果に異常が存在し
たときには当該論理素子に影響する論理素子の出力信号
を確認することができないという欠点がある。
また、このため、当該論理素子に影響を与えるすべての
論理素子にタイムチャート表示の指定を行って再シミュ
レーションを実行しなければならないので、時間の無駄
が生じるという欠点がある。
本発明の目的は、上述の点に鑑み、タイムチャート表示
を指定された論理素子のシミュレーション結果に異常が
存在した場合でもタイムチャート指定を追加した再シミ
ュレーションを行うことなしに効率的にシミュレーショ
ン結果の解析が行える論理シミュレーション方式を提供
することにある。
〔課題を解決するための手段〕
本発明の論理シミュレーション方式は、論理シミュレー
ションのモデル上で論理素子のタイムチャー1表示を指
定する論理素子指定手段と、この論理素子指定手段によ
り指定された論理素子からファンイントレースを行うフ
ァンイントレース手段と、前記モデルに対して論理シミ
ュレーションを実行するシミュレーション手段と、この
シミュレーション手段によるシミュレーション結果に基
づいて前記論理素子指定手段により指定された論理素子
のタイムチャートを表示するタイムチャート表示手段と
、前記シミニレーシぢン手段によるシミュレーション結
果に基づいて前記ファンイントレース手段により得られ
た論理素子のタイムチャートをファイルに出力するファ
イル出力手段と、このファイル出力手段によりファイル
に出力された前記ファンイントレース手段により得られ
た論理素子のタイムチャートを表示するファイル表示手
段とを存する。
〔作用〕
本発明の論理シミュレーション方式では、論理素子指定
手段が論理シミュレーションのモデル上で論理素子のタ
イムチャート表示を指定し、ファンイントレース手段が
論理素子指定手段により指定された論理素子からファン
イントレースを行い、シミュレーション手段がモデルに
対して論理シミュレーションを実行し、タイムチャート
表示手段がシミュレーション手段によるシミュレーショ
ン結果に基づいて論理素子指定手段により指定された論
理素子のタイムチャートを表示し、ファイル出力手段が
シミュレーション手段によるシミュレーション結果に基
づいてファンイントレース手段により得られた論理素子
のタイムチャートをファイルに出力し、ファイル表示手
段がファイル出力手段によりファイルに出力されたファ
ンイントレース手段により得られた論理素子のタイムチ
ャートを表示する。
〔実施例〕
次に、本発明について図面を参照して詳細に説明する。
第1図は、本発明の論理シミュレーション方式の一実施
例の構成を示すブロック図である0本実施例の論理シミ
ニレ−シラン方式は、タイムチャート指定記述10を入
力して論理素子の出力信号のタイムチャート表示を指定
する論理素子指定手段lと、論理素子指定手段1により
指定された論理素子からのファンイントレースを行い当
該論理素子に影響するすべての論理素子を求めるファン
イントレース手段2と、モデルに対して論理シミュレー
ションを実行するシミュレーション手段3と、論理素子
指定手段lにより指定された論理素子のタイムチャート
を表示装置llに表示するタイムチャート表示手段4と
、ファンイントレース手段2により求められたすべての
論理素子の出力信号のタイムチャートをファイルに出力
して保存するファイル出力手段5と、論理シミュレーシ
ョンの終了を判定するシミュレーション終了判定手段6
と、シミュレーション結果が異常であるか否かを判定す
るシミニレーシタン結果異常判定手段7と、シミュレー
ション結果異常判定手段7によりシミュレーション結果
が異常であると判定されたときにファイル12に保存さ
れているタイムチャートを表示装置11に表示するファ
イル表示手段8とから、その主要部が構成されている。
次に、このように構成された本実施例の論理シミュレー
ション方式の動作について説明する。
まず、論理素子指定手段1は、タイムチャート指定記述
lOを入力して、タイムチャート表示を行う論理素子を
指定する。
次に、ファンイントレース手段2は、論理素子指定手段
lにより指定された論理素子についてファンイントレー
スを行い、当該論理素子に影響するすべての論理素子を
求める。
続いて、シミニレ−シラン手段3は、モデルに対してl
クロックないしは敗クロックの論理シミュレーションを
実行する。
シミュレーション手段3によるシミニレ−ジョンの実行
後、タイムチャート表示手段4は、シミュレーション結
果に基づいて論理素子指定手段lにより指定された論理
素子の出力信号のタイムチャートを表示装置fllに表
示する。
次に、ファイル出力手段5は、同じくシミュレーション
結果に基づいてファンイントレース手段2により求めら
れたすべての論理素子の出力信号のタイムチャートをフ
ァイル12に出力して保存する。
続いて、シミュレーション終了判定手段6は、あらかじ
め指定されたクロック数だけ論理シミュレーションが行
われたか否かを判定することにより、論理シミュレーシ
ヨンの終了か否かを判定する。論理シミュレーションの
終了でない場合には、シミュレーション終了判定手段6
は、シミュレータぢン手段3に制御を戻して論理シミュ
レーションを操り返させる。論理シミュレーションが終
了すると、シミュレーション終了判定手段6は、シミュ
レーション結果異常判定手段7に制御を渡す。
シミュレーション終了判定手段6から制御を渡されたシ
ミュレーション結果異常判定手段7は、シミュレーショ
ン結果として得られた論理素子のタイムチャートがあら
かじめ期待されていたタイムチャートと一致するか否か
を自動的にまたはコンソール(図示せず)からの指示に
基づいて判定し、一致する場合には自動的にまたはコン
ソールからの指示に基づいて論理シミュレーションの処
理を終了する。また、シミュレーション結果として得ら
れた論理素子のタイムチャートがあらかじめ期待されて
いたタイムチャートと異なる(異常が存在する)場合に
は、シミュレーション結果異常判定手段7は、自動的に
またはコンソールからの指示に応じてファイル表示手段
8に制御を渡す。
シミュレーション結果異常判定手段7から制御を渡され
たファイル表示手段8は、ファイル12に保存されてい
るファンイントレース手段2により得られた論理素子の
タイムチャートを表示装置11に表示する。
いま、例えば第2図に示すような論理シミュレーシヨン
のモデルを考え、2Hvg子Aについてのタイムチャー
ト指定記述、aが入力されたとする。
この場合には、論理素子指定手段段1により論理素子A
にタイムチャート表、′−の指定が行われ、ファンイン
トレース手段2により論理素子へに影響する論理素子B
、C,DおよびEが求められる0次に、シミニレ−シラ
ン手段3により論理シミュレーションが行われ、タイム
チャート表示手段4により論理素子Aの出力信号のタイ
ムチャートが表示装置llに表示され、ファイル出力手
段5により論理素子B、C,DおよびEの出力信号のタ
イムチャートがファイル12に出力されて保持される。
シミュレーション終了判定手段6によりシミュレーショ
ンの終了が判定されると、シミュレーション結果異常判
定手段7により論理素子Aの出力信号のタイムチャート
の異常が存在するか否かが判定される。シミュレータ3
ン結果異常判定手段7により論理素子への出力信号のタ
イムチャートに異常が存在すると判定された場合には、
ファイル表示手段8によりファイル12に保存されてい
る論理素子B、C,DおよびEの出力信号のタイムチャ
ートが表示装置11に表示される。
この結果、利用者は論理素子Aばかりでなく論理素子B
、C,DおよびEについても、タイムチャートの解析を
行うことができる。
なお、上記実施例では、タイムチャート指定記述10に
より指定された論理素子の出力信号のタイムチヤードを
表示する場合を例にとって説明したが、ある論理素子の
出力信号は他の論理素子の入力信号であるので、論F1
素子の入力信号のタイムチャートを表示する場合でも同
様であることはいうまでもない。
〔発明の効果〕
以上説明したように本発明は、論理素子指定手段により
指定された論理素子からファンイントレースを行うファ
ンイントレース手段と、シミュレーション結果によるシ
ミュレーション結果に基づいてファンイントレース手段
により得られた論理素子のタイムチャートをファイルに
出力するファイル出力手段と、ファイル出力手段により
ファイルに出力されたファンイントレース手段により得
られた論理素子のタイムチャートを表示するファイル表
示手段とを設けたことにより、タイムチャート表示を指
定した論理素子のシミュレーション結果に異常が存在し
た場合でも当該論理素子に対して影響するすべての論理
素子の出力信号を論理シミ二し−シミン後にm認するこ
とが可能となり、タイムチャート指定を追加した再シミ
エレーシデンを行うことなしに短時間で効率的にシミュ
レーション結果の解析を行うことができる効果がある。
【図面の簡単な説明】
第1図は本発明の論理シミュレーション結果の一実施例
の構成を示すブロック図、 第2図は論理シミニレ−シランのモデルの一例を示す図
である。 図において、 ■・・・論理素子指定手段、 2・・・ファンイントレース手段、 3・・・シミュレーション結果、 4・・・タイムチャート表示手段、 5・・・ファイル出力手段、 6・・・シミニレ−シラン終了判定手段、7・・・シミ
ニレーシッン結果異常判定手段、8・・・ファイル表示
手段、 10・・・タイムチャート指定記述、 11・・・表示装置、 12・・・ファイルである。 第1図 第2図

Claims (1)

  1. 【特許請求の範囲】 論理シミュレーションのモデル上で論理素子のタイムチ
    ャート表示を指定する論理素子指定手段と、 この論理素子指定手段により指定された論理素子からフ
    ァンイントレースを行うファンイントレース手段と、 前記モデルに対して論理シミュレーションを実行するシ
    ミュレーション手段と、 このシミュレーション手段によるシミュレーション結果
    に基づいて前記論理素子指定手段により指定された論理
    素子のタイムチャートを表示するタイムチャート表示手
    段と、 前記シミュレーション手段によるシミュレーション結果
    に基づいて前記ファンイントレース手段により得られた
    論理素子のタイムチャートをファイルに出力するファイ
    ル出力手段と、 このファイル出力手段によりファイルに出力された前記
    ファンイントレース手段により得られた論理素子のタイ
    ムチャートを表示するファイル表示手段と、 を有することを特徴とする論理シミュレーション方式。
JP1034114A 1989-02-14 1989-02-14 論理シミュレーション方式 Expired - Fee Related JP2731572B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP1034114A JP2731572B2 (ja) 1989-02-14 1989-02-14 論理シミュレーション方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP1034114A JP2731572B2 (ja) 1989-02-14 1989-02-14 論理シミュレーション方式

Publications (2)

Publication Number Publication Date
JPH02212944A true JPH02212944A (ja) 1990-08-24
JP2731572B2 JP2731572B2 (ja) 1998-03-25

Family

ID=12405236

Family Applications (1)

Application Number Title Priority Date Filing Date
JP1034114A Expired - Fee Related JP2731572B2 (ja) 1989-02-14 1989-02-14 論理シミュレーション方式

Country Status (1)

Country Link
JP (1) JP2731572B2 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH04328684A (ja) * 1991-04-27 1992-11-17 Pfu Ltd シミュレーション・システム

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH04328684A (ja) * 1991-04-27 1992-11-17 Pfu Ltd シミュレーション・システム

Also Published As

Publication number Publication date
JP2731572B2 (ja) 1998-03-25

Similar Documents

Publication Publication Date Title
JPH02212944A (ja) 論理シミュレーション方式
US6862030B1 (en) Method for showing the execution trail of objects in a graphical programming language
JPH02294840A (ja) 論理検証方式
JPH0314180A (ja) 論理シミュレーション方式
JPH02220145A (ja) プログラムトレース方式
JPH01274233A (ja) グラフ表示方式
JPS62219038A (ja) 性能解析装置
JPH1152016A (ja) Ic試験装置、及びic試験装置における並列測定方法
JPH11118889A (ja) テストプログラム生成システム
JPH0497448A (ja) 対話型単体テスト方式
JP2002279058A (ja) 技術情報分析装置
JPH01304559A (ja) 入出力機能試験方式
JPH0283634A (ja) プログラムデバッグ方式
JPS60124745A (ja) 論理シミュレ−ション方式
JPH02105236A (ja) タイムシェアリングシステムの応答時間測定方式
JPH04336326A (ja) データ領域割り付け状態表示方式
JPH04100161A (ja) ソフトウエア信頼度の推定方法および装置
JPH0594296A (ja) データ領域構成一覧表示方式
JPS63308662A (ja) トランザクシヨン処理システムにおける項目別自動性能解析方式
JPH05233745A (ja) Asic用シミュレーション結果表示装置
JPH05204698A (ja) デバッガ処理方式
JPH04102128A (ja) 情報処理装置の試験装置
JPH02126339A (ja) 入出力処理機能テスト方法及び装置
JPH01127036U (ja)
JPH0294098A (ja) Lsiメモリ検査装置

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees