JPH02130996A - 電子部品実装用装置 - Google Patents
電子部品実装用装置Info
- Publication number
- JPH02130996A JPH02130996A JP28597888A JP28597888A JPH02130996A JP H02130996 A JPH02130996 A JP H02130996A JP 28597888 A JP28597888 A JP 28597888A JP 28597888 A JP28597888 A JP 28597888A JP H02130996 A JPH02130996 A JP H02130996A
- Authority
- JP
- Japan
- Prior art keywords
- mounting
- lead terminals
- substrate
- electronic component
- pads
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 239000000758 substrate Substances 0.000 claims abstract description 11
- 239000004065 semiconductor Substances 0.000 abstract description 28
- 230000000694 effects Effects 0.000 description 3
- 238000010586 diagram Methods 0.000 description 1
- 238000004806 packaging method and process Methods 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K1/00—Printed circuits
- H05K1/18—Printed circuits structurally associated with non-printed electric components
- H05K1/181—Printed circuits structurally associated with non-printed electric components associated with surface mounted components
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K3/00—Apparatus or processes for manufacturing printed circuits
- H05K3/30—Assembling printed circuits with electric components, e.g. with resistor
- H05K3/32—Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits
- H05K3/34—Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits by soldering
- H05K3/341—Surface mounted components
- H05K3/3421—Leaded components
Landscapes
- Electric Connection Of Electric Components To Printed Circuits (AREA)
- Lead Frames For Integrated Circuits (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
〔産業上の利用分野〕
この発明は、半導体素子等の電子部品を実装する基板等
の電子部品実装用装置に関するものである。
の電子部品実装用装置に関するものである。
従来のこの種電子部品実装用装置は、第3図および第4
図に示すよう構成されている。
図に示すよう構成されている。
即ち第3図および第4図において、1は半導体素子本体
l!と半導体素子本体!1に取付けられたリード端子1
2とからなる半導体素子、2は半導体素子等の電子部品
が装着される基板、3は基板2上に形成され半導体素子
1のリード端子12が取付けられるマウントパッドであ
る。
l!と半導体素子本体!1に取付けられたリード端子1
2とからなる半導体素子、2は半導体素子等の電子部品
が装着される基板、3は基板2上に形成され半導体素子
1のリード端子12が取付けられるマウントパッドであ
る。
ここでマウントパッド3の中心間距離をW、マウントパ
ッドの長さをM、隣接する半導体素子1が配置されるマ
ウントパッド3間の間隙をα、半導体素子実装間隔をL
とすると、 W+M+α1L なる関係になるよう半導体素子が基板lに実装される。
ッドの長さをM、隣接する半導体素子1が配置されるマ
ウントパッド3間の間隙をα、半導体素子実装間隔をL
とすると、 W+M+α1L なる関係になるよう半導体素子が基板lに実装される。
この従来のものでは、基板のマウントパッド3の半導体
素子1の実装間隔りはパッケージのリードの先端間の長
さIより間隙αだけ長く形成されている。
素子1の実装間隔りはパッケージのリードの先端間の長
さIより間隙αだけ長く形成されている。
この従来の電子部品実装用装置はn個の半導体素子を並
べて実装する場合、実装間隔りは半導体素子の幅Iと間
隙αの和となっているので、nxα分のピッチの無駄が
生じ効率が悪い。
べて実装する場合、実装間隔りは半導体素子の幅Iと間
隙αの和となっているので、nxα分のピッチの無駄が
生じ効率が悪い。
この発明はこのような従来のものの問題点を解消するた
めになされたもので、高密度実装可能な電子部品実装用
装置を提供することを目的とする。
めになされたもので、高密度実装可能な電子部品実装用
装置を提供することを目的とする。
この発明に係る電子部品実装用装置は、基板上に互に独
立して直線状に配置された複数個のマウントパッドに隣
接する電子部品のリード端子が取付けられるよう構成さ
れたものである。
立して直線状に配置された複数個のマウントパッドに隣
接する電子部品のリード端子が取付けられるよう構成さ
れたものである。
この発明における直線状に配置されたマウントパッドに
隣接する電子部品のリード端子が取付けられるよう構成
されているので、電子部品の実装密度が向上する。
隣接する電子部品のリード端子が取付けられるよう構成
されているので、電子部品の実装密度が向上する。
以下この発明の一実施例を第1図および第2図にもとづ
いて説明する。
いて説明する。
13は半導体素子本体11に設けられリードピッチのh
以下の幅Nおよび長さMを有するリード端子、31〜3
3は基板2上に形成されたマウントパッドである。ここ
で互いに隣接する半導体素子1の各リード端子13は互
いにかみ合う状態になるようマウントパッドが基板2上
に形成されている。なお、その他の構成は、第3図およ
び第4図に示す従来のものと同様であるので、説明は省
略する。
以下の幅Nおよび長さMを有するリード端子、31〜3
3は基板2上に形成されたマウントパッドである。ここ
で互いに隣接する半導体素子1の各リード端子13は互
いにかみ合う状態になるようマウントパッドが基板2上
に形成されている。なお、その他の構成は、第3図およ
び第4図に示す従来のものと同様であるので、説明は省
略する。
このように構成されたものでは、半導体素子1の実装間
隔りは半導体素子1の幅Wに等しくn個の半導体素子1
を実装した場合、従来のものに比べて(n−1)X(M
+α)の実装間隔が圧縮され多数の半導体素子を実装す
る場合は、実装密度が大きくなる。
隔りは半導体素子1の幅Wに等しくn個の半導体素子1
を実装した場合、従来のものに比べて(n−1)X(M
+α)の実装間隔が圧縮され多数の半導体素子を実装す
る場合は、実装密度が大きくなる。
ここで隣り合う半導体素子1の中心間距離りを小さくす
るために隣接する半導体素子のリード端子の列、即ち左
側の半導体素子の右側リード端子の列と右側半導体素子
の左側リード端子の列のマウントパッドの中心を同一線
上に配置することにより半導体素子の左右のリード端子
の列の中心間距離Wと隣り合う半導体素子の実装ピッチ
Lが等しくなるよう実装することができるので、高密度
の実装が可能となる。
るために隣接する半導体素子のリード端子の列、即ち左
側の半導体素子の右側リード端子の列と右側半導体素子
の左側リード端子の列のマウントパッドの中心を同一線
上に配置することにより半導体素子の左右のリード端子
の列の中心間距離Wと隣り合う半導体素子の実装ピッチ
Lが等しくなるよう実装することができるので、高密度
の実装が可能となる。
またこのようにレイアウトされたマウントパッドは同一
番号のリード端子用マウントパッドが同一線上に配置さ
れるのでボード配線設計が容易となる。
番号のリード端子用マウントパッドが同一線上に配置さ
れるのでボード配線設計が容易となる。
なおこの実施例では、3個の半導体素子を実装する場合
について説明したが、さらに多数個になればなるほど、
高密度化の効果がでてくる。
について説明したが、さらに多数個になればなるほど、
高密度化の効果がでてくる。
上記のようにこの発明による電子部品実装用装置は、基
板上に直線状に配置された互に独立した複数個のマウン
トパッドに隣接する電子部品のリード端子が取付けられ
、るよう構成されているので、高密度実装が可能となる
。
板上に直線状に配置された互に独立した複数個のマウン
トパッドに隣接する電子部品のリード端子が取付けられ
、るよう構成されているので、高密度実装が可能となる
。
第1図および第2図はこの発明の一実施例を示す図で、
第1図イ2口は平面図および側面図、第2図は要部平面
図、第3図および第4図は従来のこの種電子部品実装用
装置を示す図で、第3図イ。 口は平面図および側面図、第4図は要部平面図である。 図中、lは半導体素子、11は半導体素子本体、12、
13はリード端子、3,31,32.33はマウントパ
ッドである。 なお、図中同一符号は同−又は相当部分を示す。
第1図イ2口は平面図および側面図、第2図は要部平面
図、第3図および第4図は従来のこの種電子部品実装用
装置を示す図で、第3図イ。 口は平面図および側面図、第4図は要部平面図である。 図中、lは半導体素子、11は半導体素子本体、12、
13はリード端子、3,31,32.33はマウントパ
ッドである。 なお、図中同一符号は同−又は相当部分を示す。
Claims (1)
- 基板上に互に独立して直線状に配置されると共に夫々
隣接する電子部品のリード端子が取付けられる複数個の
マウントパッドを備えた電子部品実装用装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP28597888A JPH02130996A (ja) | 1988-11-11 | 1988-11-11 | 電子部品実装用装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP28597888A JPH02130996A (ja) | 1988-11-11 | 1988-11-11 | 電子部品実装用装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPH02130996A true JPH02130996A (ja) | 1990-05-18 |
Family
ID=17698435
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP28597888A Pending JPH02130996A (ja) | 1988-11-11 | 1988-11-11 | 電子部品実装用装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH02130996A (ja) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6724630B2 (en) | 2002-05-28 | 2004-04-20 | Renesas Technology Corp. | Stacked device assembly |
JP2013115330A (ja) * | 2011-11-30 | 2013-06-10 | Keihin Corp | プリント配線板 |
-
1988
- 1988-11-11 JP JP28597888A patent/JPH02130996A/ja active Pending
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6724630B2 (en) | 2002-05-28 | 2004-04-20 | Renesas Technology Corp. | Stacked device assembly |
JP2013115330A (ja) * | 2011-11-30 | 2013-06-10 | Keihin Corp | プリント配線板 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPH05160290A (ja) | 回路モジュール | |
JP2568748B2 (ja) | 半導体装置 | |
JPS5896756A (ja) | マルチチップパッケージ | |
JPS62136098A (ja) | 高密度配線基板 | |
ATE54776T1 (de) | Halbleiterelement und herstellungsverfahren. | |
US5324985A (en) | Packaged semiconductor device | |
JP3138539B2 (ja) | 半導体装置及びcob基板 | |
JPH02260450A (ja) | 半導体装置およびその実装方法 | |
JPH02130996A (ja) | 電子部品実装用装置 | |
JPS59107551A (ja) | 半導体装置 | |
JPS6013186Y2 (ja) | 電気コネクタ | |
JPH04237154A (ja) | 半導体パッケージ | |
JPS5980957A (ja) | 半導体装置 | |
JPH0232547A (ja) | 半導体実装装置 | |
JP2785475B2 (ja) | 半導体素子搭載用配線装置 | |
JPS629652A (ja) | 半導体装置 | |
JPS6334287Y2 (ja) | ||
JPH04328849A (ja) | 半導体装置用パッケージ | |
JPH10233462A (ja) | 半導体装置および基板ならびに半導体装置の実装構造 | |
JPH04299595A (ja) | 混成集積回路装置 | |
JPH11186430A (ja) | 半導体装置 | |
JPH0250464A (ja) | 格子配列形半導体素子パッケージ | |
JPH02125648A (ja) | 半導体装置パッケージ | |
JPH0730044A (ja) | Lsiパッケージ | |
JPS6094755A (ja) | 半導体装置 |