JPH0191517A - オ−トメモリを備えたラジオ - Google Patents

オ−トメモリを備えたラジオ

Info

Publication number
JPH0191517A
JPH0191517A JP14646387A JP14646387A JPH0191517A JP H0191517 A JPH0191517 A JP H0191517A JP 14646387 A JP14646387 A JP 14646387A JP 14646387 A JP14646387 A JP 14646387A JP H0191517 A JPH0191517 A JP H0191517A
Authority
JP
Japan
Prior art keywords
frequency
memory
channel
auto
reception
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP14646387A
Other languages
English (en)
Inventor
Kengo Ozaki
小崎 建吾
Toshiyuki Nakasaki
中崎 敏之
Tomosue Hashimoto
橋本 知季
Noritsugu Anzai
安斎 則嗣
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Faurecia Clarion Electronics Co Ltd
Original Assignee
Clarion Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Clarion Co Ltd filed Critical Clarion Co Ltd
Priority to JP14646387A priority Critical patent/JPH0191517A/ja
Publication of JPH0191517A publication Critical patent/JPH0191517A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Channel Selection Circuits, Automatic Tuning Circuits (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〈産業上の利用分野〉 この発明はオートメモリを備えたラジオに関する。
〈従来の技術〉 プリセットチャンネル電子同調ラジオにおいて。
プリセットチャンネルに対応する受信周波数を自動的に
チューニングして最適周波数を検出し、これをプリセッ
トチャンネルに対応させてメモリするオートメモリ或は
オートストアと呼ばれる装置を備えたラジオが従来より
知られている。また。
この種のラジオにおいては、通常受信中の放送帰の情報
、即ちその周波数やチャンネルが表示される。
上記したオートメモリ動作中に電源オフ等の割込み操作
があった場合、その処理の仕方には種々の方法があるが
、一般には割込み処理後オートメモリをスタートさせた
時点の周波数の放送受信に戻る構成を採用している。例
えば、いまチャンネル3.98.1MHzを受信してい
る時に、オートメモリをスタートさせ、その途中で電源
をオフし、再度電源をオンしたとすると、上記構成では
元のチャンネル3.98.1MHzが呼びだされること
になる。そして、チャンネル3と98.1MHzが表示
される。
〈従来技術の欠点〉 しかし、上記した従来の構成の場合オートメモリ中に他
の周波数が記憶されていると、同一チャンネルに2つの
周波数が記憶されているような錯覚を操作者に与えるこ
とになる欠点がある。これを、避けるために例えば、チ
ャンネル1がオートメモリされた後は割込み動作後はチ
ャンネル1に戻るように構成する等の対策が考えられる
が、オートメモリ中に割込み操作を行うのは該オートメ
モリ操作に何らかの問題があるからであり、オートメモ
リ操作の直前の状態に戻すのが最も好ましい。
〈発明の概要〉 本発明は上記した従来技術の欠点を改善するためになさ
れたもので、複数のプリセットチャンネルに対して自動
的に最適放送周波数を検出し、これを順次メモリするオ
ートメモリと、受信中の放送の情報を表示する表示装置
とを備え、放送受信中に前記オートメモリによりオート
メモリ動作を行い、このオートメモリ動作中に割込み操
作を実行した場合、割込み操作実行後にオートメモリス
タート時の受信周波数に復帰し、かつ前記表示装置にチ
ャンネル表示を行わせないように構成したことを基本的
な特徴とするもである。
以上の構成において、放送受信中にオートメモリ動作を
行わせ、かつオートメモリ動作中に割込み操作を行った
場合、割込み操作終了後はオートメモリスタート時点の
状態に戻り、オートメモリ動作直前の周波数の受信を行
う。この時、表示装置はチャンネル表示は行わない。こ
れにより、同一チャンネルに2つの周波数が記憶されて
いるような錯覚を与えることを防止できる。
〈実施例〉 以下本発明の一実施例を図面に基づいて説明する。
第1図のブロック図において、アンテナ1.チューナ2
で受信された電波信号はアンプ3を介してスピーカ4か
ら音声として出力される。チューナ2からの出力はアン
プ3の他に受信レベル信号回路11へも導かれる。受信
レベル信号回路11では受信されている放送の受信レベ
ルをその強さに応じてデジタル信号に変換し、マイクロ
コンピュータを主体に構成されている制御装置8へ送信
する。制御装置8ではこの信号レベルが所定値以上であ
るか否か判断し、所定値以上である場合にはこの放送は
十分に良好に受信可能であると判断して、その周波数デ
ータを周波数メモリ部7に格納する。そして、制御装置
8はチューナ制御回路5に対して、所定の周波数上げる
(または下げる)ように信号を送り、チューナ制御回路
5はこれに応じてチューナ2に必要な電圧を加えて受信
周波数を変更する。そして、同様に受信レベル信号回路
11により受信レベルを検出し制御装置8において所定
値と比較する。このレベルが所定値に達しないときは周
波数メモリ部7に記憶せず、次の受信周波数を設定し、
後は所定の下限周波数から上限周波数まで順次受信周波
数を変更し、上記動作を繰り返す。これにより、最終的
に周波数メモリ部7には最も受信の良好な周波数が記憶
される。
周波数メモリ部7には操作部9にあるチャンネル釦(図
示せず)に対応してチャンネル毎のメモリエリアが設定
してあり、各チャンネル毎に上記動作を行わせることに
より、そのエリアに最適の周波数情報が記憶されるよう
になっている。即ち、あるチャンネルの周波数設定が終
了したら、制御装置8は最低局間周波数に相当する分だ
け周波数を上げる(下げる)ようにチューナ制御回路5
に指令を送り、チューナ2に次のチャンネルの受信周波
数を受信させ、所定範囲の上限周波数から下限周波数ま
で順次受信周波数を変更し、当該チャンネルの最適周波
数を周波数メモリ部7に記憶させる。このようにプリセ
ットチャンネルの各チャンネル毎において最適の受信周
波数を周波数メモリ部7に記憶させることが出来る。
上記した構成がオートメモリであり、この実施例では受
信レベル信号回路11、制御装置8、周波数メモリ部7
からオートメモリを構成していることになる。
今操作部9の所定のチャンネル釦を操作すると周波数メ
モリ部7から当該チャンネルに対応する周波数データが
取り出され、−度受信データメモリ部6に送られる。そ
して、該周波数データに基づいてチューナ2の受信周波
数が設定されると同時に表示部10にそのデータが表示
される。受信データメモリ部6には周波数と対応するチ
ャンネルデータが同時に記憶されており、表示部10に
はチャンネルとその周波数が表示される。
上記構成において、今受信データメモリ部6に記憶され
た成るチャンネルを受信していたとする。
この時表示部10には受信データメモリ部6に記憶され
ているチャンネル、及びその周波数が表示されている。
この受信中に制御装置8はオートメモリ動作指令を受は
取ると、受信レベル信号回路11、周波数メモリ部7を
用いて、上記したオートメモリ動作を実行する。そして
同時に受信データメモリ部6のデータからチャンネルデ
ータを消去する。そしてこの動作中に所定の割込み操作
を行うと、制御装置8はオートメモリ動作を中止し。
所定の割込み操作を実行する。この操作実行が終了した
ら、受信データメモリ部6に記憶された周波数データを
呼出し、チューナ2をその周波数に設定させる。これに
より、オートメモリスタート時の状態に復帰する。この
時、受信データメモリ部6の内容は表示部10に表示さ
れるが、既にチャンネルデータは消去されているから、
チャンネルは表示されない、この実施例ではオートメモ
リスタートの信号があったときに受信データメモリ部6
のデータからチャンネルデータを消去することによりチ
ャンネルデータを表示しないようにしているが、これに
限定されるものではなく受信データメモリ部6のデータ
はそのままにしておいて、元の受信周波数に復帰したと
きに周波数データだけ表示させるようにする等種々の態
様を採用することが可能である。
次に第2図のフローチャートに基づいてオートメモリと
割込み操作実行の制御装置8の動作を説明する。
いま、例えばプリセット釦によって3チヤンネルを指定
して受信中である場合、受信データメモリ部6にはチャ
ンネルデータとして3fヤンネル、周波数データとして
98.1MHzが格納されており、これらは表示部10
に表示されている。
この状態でオートメモリ動作が開始されると(ステップ
50)、制御装置8は受信データメモリ部6から受信デ
ータを読みだし、周波数データだけを受信データメモリ
部6に格納し、チャンネルデータを消去する(ステップ
51)。そして。
チャンネルN=1とおきオートメモリのループに入る(
ステップ52)。このとき表示部10には当該チャンネ
ルが表示される。割込み操作があるか否かチエツクしつ
つ、オートチューニングを続け(ステップ54.55)
、受信レベルが所定値より大きい場合にはSD倍信号H
iになり(ステップ56)、チャンネル1に対応する周
波数メモリ部7のメモリエリアに該周波数が格納される
(ステップ57)、この動作がオートメモリの終了が検
出されるまで繰り返される(ステップ58.59)、オ
ートメモリが終了するとチャンネル1が呼び出されて、
これが受信される(ステップ60)。
一方ステップ55で割込み操作1例えば電源スィッチの
オフやAM−FMの切り換え等が行われると、オートメ
モリが停止され(ステップ61)、同時に割込み操作に
基づく指令が実行される(ステップ62)、これが終了
するか、或は元の受信モードに復帰する操作が行われる
と、受信データメモリ部6に格納されていた周波数デー
タが呼び出されて、すなわち98.1MHzが呼び出さ
れ受信される(ステップ63)、そして、この周波数デ
ータは表示部10に表示されるが、ステップ51でチャ
ンネルデータは消去されているのでチャンネルは表示さ
れない(ステップ64)。
以上のように、上記構成では放送受信中にオートメモリ
によりオートメモリ動作を行い、かつこのオートメモリ
動作中になんらかの割込み繰作を実行した場合、受信デ
ータメモリ部6からチャンネルデータが消去されるから
、割込み操作実行後にオートメモリスタート時の受信周
波数に復帰し、かつ前記表示装置に受信データメモリ部
6の記憶内容を表示してもチャンネルは表示されない。
そのため繰作者に誤解を与えることがなく良好な操作を
行わせることが可能である。また、受信データメモリ部
6からチャンネルデータを消去することからメモリスペ
ースに余裕ができる利点もある。
〈発明の効果〉 以上説明したように、本発明は複数のプリセットチャン
ネルに対して自動的に最適放送周波数を検出し、これを
順次メモリするオートメモリと。
受信中の放送の情報を表示する表示装置とを備え、放送
受信中に前記オートメモリによりオートメモリ動作を行
い、このオートメモリ動作中に割込み操作を実行した場
合、割込み操作実行後にオートメモリスタート時の受信
周波数に復帰し、かつ前記表示装置にチャンネル表示を
行わせないように構成したから、同一チャンネルに2つ
の周波数が記憶されているようなε1を党を操作者に与
える欠点がなく、良好な操作を行える効果がある。
【図面の簡単な説明】
第1図は本発明め一実施例を示すブロック図、第2図は
フローチャート図である。 1:アンテナ、2:チューナ、3:アンプ、4:スピー
カ、5:チューナ制御回路、6:受信データメモリ部、
7:周波数メモリ部、8:制御装置。 9:操作部、10:表示部、11:受信レベル信号回路
。 特許出願人   クラリオン株式会社

Claims (1)

  1. 【特許請求の範囲】 1、複数のプリセットチャンネルに対して自動的に最適
    放送周波数を検出し、これを順次メモリするオートメモ
    リと、 受信中の放送の情報を表示する表示装置とを備え; 放送受信中に前記オートメモリによりオートメモリ動作
    を行い、このオートメモリ動作中に割込み操作を実行し
    た場合、割込み操作実行後にオートメモリスタート時の
    受信周波数に復帰し、かつ前記表示装置にチャンネル表
    示を行わせないように構成したことを特徴とするオート
    メモリを備えたラジオ。 2、放送受信中にオートメモリによりオートメモリ動作
    を行い、このオートメモリ動作中に割込み操作を実行し
    た場合、割込み操作実行後にオートメモリスタート時の
    受信周波数に復帰し、かつ前記表示装置に周波数表示は
    行わせるように構成した特許請求の範囲第1項に記載の
    オートメモリを備えたラジオ。
JP14646387A 1987-06-12 1987-06-12 オ−トメモリを備えたラジオ Pending JPH0191517A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP14646387A JPH0191517A (ja) 1987-06-12 1987-06-12 オ−トメモリを備えたラジオ

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP14646387A JPH0191517A (ja) 1987-06-12 1987-06-12 オ−トメモリを備えたラジオ

Publications (1)

Publication Number Publication Date
JPH0191517A true JPH0191517A (ja) 1989-04-11

Family

ID=15408207

Family Applications (1)

Application Number Title Priority Date Filing Date
JP14646387A Pending JPH0191517A (ja) 1987-06-12 1987-06-12 オ−トメモリを備えたラジオ

Country Status (1)

Country Link
JP (1) JPH0191517A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0983306A (ja) * 1995-09-08 1997-03-28 Clarion Co Ltd 受信機の自動メモリ装置

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0983306A (ja) * 1995-09-08 1997-03-28 Clarion Co Ltd 受信機の自動メモリ装置

Similar Documents

Publication Publication Date Title
JPH0323707A (ja) 選局装置
JPH0191517A (ja) オ−トメモリを備えたラジオ
JP3105293B2 (ja) 無線受信機
JP3010470B2 (ja) 受信機の自動メモリ装置
JPH0526836Y2 (ja)
JPH0262060B2 (ja)
JPH0215405Y2 (ja)
JPH0528820Y2 (ja)
JPH0648989Y2 (ja) 選局装置
JPS63312711A (ja) オ−トメモリ−式ラジオ
JP3308661B2 (ja) 自動同調受信機
JP2754557B2 (ja) 受信機
JPH0434577Y2 (ja)
JP2703056B2 (ja) ダブルファンクションスイッチ
JPH02262711A (ja) プリセット式受信機
JPH0525206B2 (ja)
JPH0430811Y2 (ja)
JPS61203714A (ja) 電子選局自動記憶装置
JPS61242106A (ja) 電子同調式ラジオ受信機
JP2589875Y2 (ja) ラジオ受信機
JPH077924B2 (ja) 電子チューナ
JPS5927529B2 (ja) 自動選局方式
JPH0329327B2 (ja)
JPS6162435U (ja)
JPH0142532B2 (ja)