JPH01292829A - 半導体装置の製造方法 - Google Patents

半導体装置の製造方法

Info

Publication number
JPH01292829A
JPH01292829A JP12423088A JP12423088A JPH01292829A JP H01292829 A JPH01292829 A JP H01292829A JP 12423088 A JP12423088 A JP 12423088A JP 12423088 A JP12423088 A JP 12423088A JP H01292829 A JPH01292829 A JP H01292829A
Authority
JP
Japan
Prior art keywords
resist
existing
pattern
patterns
existing pattern
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP12423088A
Other languages
English (en)
Inventor
Mitsunori Nakatani
光徳 中谷
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsubishi Electric Corp
Original Assignee
Mitsubishi Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Electric Corp filed Critical Mitsubishi Electric Corp
Priority to JP12423088A priority Critical patent/JPH01292829A/ja
Publication of JPH01292829A publication Critical patent/JPH01292829A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Drying Of Semiconductors (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 この発明は、半導体装置の製造方法に係り、特にレジス
トが塗布された既存パターンの頭部を安定して露出させ
る方法に関するものである。
〔従来の技術〕
第2図(a)、(b)は従来のこの種の半導体装置の製
造方法の一例を示す工程図であり、1はウェハで、2a
、2bはこのウェハ1上に既に形成されている既存パタ
ーンであり、2aは大面積部の既存パターン、2bは小
面積部の既存パターンである。3は前記ウェハ1上全面
に厚く塗布されたレジストである。
次に工程について説明する。
第2図(a)のように、レジスト3を厚く塗布すること
で既存パターン2a、2bの段差の影響をあまり受けな
いようにしてレジスト3を平坦化する。次いで、浅い露
光後に現像する方法やエッチバック法などにより、第2
図(b)のように既存パターン2a、2bの頭部を露出
させ、かつ既存パターン2a、’2bの間にレジスト3
をすき間なく埋めることができる。
〔発明が解決しようとする課題〕
従来の半導体装置の製造工程は、以上のように既存パタ
ーン2a、2bの頭部露出を安定して行うために、レジ
スト3を平坦に塗布しなければならない。しかし、レジ
スト3を厚く塗布しても、第2図(a)のように、大面
積部の既存パターン2a上ではレジスト3の段差ができ
て小面積部の既存パターン2bの頭部を露出させても、
第2図(b)のように大面積部の既存パターン2a上に
レジスト3が残り、頭部を露出できないなどの問題点が
あった。
この発明は、上記のような問題点を解決するためになさ
れたもので、既存パターンの頭部露出を安定して行うこ
とができ、かつ既存パターン間にすき間なくレジストを
埋め込むことができる半導体装置の製造方法を得ること
を目的とする。
〔課題を解決するための手段〕
この発明に係る半導体装置の製造方法は、所要形状の既
存パターンが形成された半導体基板上全面に、既存パタ
ーンの段差より厚くならない程度の厚さにレジストを塗
布する工程と、レジストを既存パターンのそれぞれより
少し広めに除去して既存パターンとの間に微小な間隔を
設けてパターニングする工程と、パターンニングしたレ
ジストを加熱変形させ、パターニングの際形成された微
小な間隔をレジストで埋め込み、既存パターンのそれぞ
れの頭部を露出せしめる工程とを含むものである。
〔作用〕
この発明においは、既存パターンのそれぞれより少し広
めにレジストを除去して既存パターンとの間に微小な間
隔を設けてレジストをパターニングした後、加熱変形す
ることにより前記微小な間隔がレジストで埋め込まれ、
各既存パターンの頭部が確実に露出される。
(実施例) 以下、この発明の一実施例の頭部露出工程を第1図(a
)〜(C)について説明する。
マス、第1図(a)に示すように、既存パターン2a、
 2bが形成された半導体基板上全面に、既存パターン
2a、2bの段差より厚くならない程度の厚さにレジス
ト3を塗布する。次に、第1図(b)に示すように、レ
ジスト3を露光と現像により除去し、既存パターン2a
、2bより少し広めに除去して微小な間隔4が形成され
るようにパターニングする。次に、第1図(C)に示す
ように、レジスト3を加熱変形させることにより既存パ
ターン2a、2bとレジスト3の間に形成された微小な
間隔4を埋め込み、各既存パターン2a、2bの頭部を
露出する。
なお、上記実施例では既存パターン2a、2bとレジス
ト3がウェハ1上に直接接触しているが、この間に別の
形成パターンや膜等が存在していてもよい。
(発明の効果) 以上説明したようにこの発明は、所要形状の既存パター
ンが形成された半導体基板上全面に、既存パターンの段
差より厚くならない程度の厚さにレジストを塗布する工
程と、レジストを既存パターンのそれぞれより少し広め
に除去して既存パターンとの間に微小な間隔を設けてパ
ターニングする工程と、パターンニングしたレジストを
加熱変形させ、パターニングの際形成された微小な間隔
をレジストで埋め込み、既存パターンのそれぞれの頭部
を露出せしめる工程とを含むので、既存パターンの頭部
露出を安定して、かつ確実に行える効果がある。
【図面の簡単な説明】
第1図はこの発明の一実施例の半導体装置の製造方法を
示す工程断面図、第2図は従来例を示す工程断面図であ
る。 図において、1はウェハ、2a、2bは既存パターン、
3はレジストである。 なお、各図中の同一符号は同一または相当部分を示す。 代理人 大 岩 増 雄    (外2名)第1図 第2図

Claims (1)

    【特許請求の範囲】
  1.  所要形状の既存パターンが形成された半導体基板上全
    面に、前記既存パターンの段差より厚くならない程度の
    厚さにレジストを塗布する工程と、前記レジストを前記
    既存パターンのそれぞれより少し広めに除去して前記既
    存パターンとの間に微小な間隔を設けてパターニングす
    る工程と、前記パターンニングしたレジストを加熱変形
    させ、前記パターニングの際形成された前記微小な間隔
    をレジストで埋め込み、前記既存パターンのそれぞれの
    頭部を露出せしめる工程とを含むことを特徴とする半導
    体装置の製造方法。
JP12423088A 1988-05-19 1988-05-19 半導体装置の製造方法 Pending JPH01292829A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP12423088A JPH01292829A (ja) 1988-05-19 1988-05-19 半導体装置の製造方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP12423088A JPH01292829A (ja) 1988-05-19 1988-05-19 半導体装置の製造方法

Publications (1)

Publication Number Publication Date
JPH01292829A true JPH01292829A (ja) 1989-11-27

Family

ID=14880201

Family Applications (1)

Application Number Title Priority Date Filing Date
JP12423088A Pending JPH01292829A (ja) 1988-05-19 1988-05-19 半導体装置の製造方法

Country Status (1)

Country Link
JP (1) JPH01292829A (ja)

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2012521661A (ja) * 2009-03-23 2012-09-13 マイクロン テクノロジー, インク. 基板上にパターンを形成する方法
US8846517B2 (en) 2012-07-06 2014-09-30 Micron Technology, Inc. Methods of forming a pattern on a substrate
US8901700B2 (en) 2008-05-05 2014-12-02 Micron Technology, Inc. Semiconductor structures
US9153458B2 (en) 2011-05-05 2015-10-06 Micron Technology, Inc. Methods of forming a pattern on a substrate
US9653315B2 (en) 2008-12-04 2017-05-16 Micron Technology, Inc. Methods of fabricating substrates
US9761457B2 (en) 2006-07-10 2017-09-12 Micron Technology, Inc. Pitch reduction technology using alternating spacer depositions during the formation of a semiconductor device and systems including same
US10151981B2 (en) 2008-05-22 2018-12-11 Micron Technology, Inc. Methods of forming structures supported by semiconductor substrates

Cited By (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9761457B2 (en) 2006-07-10 2017-09-12 Micron Technology, Inc. Pitch reduction technology using alternating spacer depositions during the formation of a semiconductor device and systems including same
US10096483B2 (en) 2006-07-10 2018-10-09 Micron Technology, Inc. Pitch reduction technology using alternating spacer depositions during the formation of a semiconductor device and systems including same
US10607844B2 (en) 2006-07-10 2020-03-31 Micron Technology, Inc. Pitch reduction technology using alternating spacer depositions during the formation of a semiconductor device and systems including same
US11335563B2 (en) 2006-07-10 2022-05-17 Micron Technology, Inc. Pitch reduction technology using alternating spacer depositions during the formation of a semiconductor device and systems including same
US11935756B2 (en) 2006-07-10 2024-03-19 Lodestar Licensing Group Llc Pitch reduction technology using alternating spacer depositions during the formation of a semiconductor device and systems including same
US8901700B2 (en) 2008-05-05 2014-12-02 Micron Technology, Inc. Semiconductor structures
US10151981B2 (en) 2008-05-22 2018-12-11 Micron Technology, Inc. Methods of forming structures supported by semiconductor substrates
US9653315B2 (en) 2008-12-04 2017-05-16 Micron Technology, Inc. Methods of fabricating substrates
JP2012521661A (ja) * 2009-03-23 2012-09-13 マイクロン テクノロジー, インク. 基板上にパターンを形成する方法
US9153458B2 (en) 2011-05-05 2015-10-06 Micron Technology, Inc. Methods of forming a pattern on a substrate
US8846517B2 (en) 2012-07-06 2014-09-30 Micron Technology, Inc. Methods of forming a pattern on a substrate

Similar Documents

Publication Publication Date Title
JPH01292829A (ja) 半導体装置の製造方法
JPS5918858B2 (ja) ホトレジスト被膜の埋込方法
JPH06105678B2 (ja) 半導体装置の製造方法
JPH01239928A (ja) パターン形成方法
JPS5916332A (ja) 半導体装置の製造方法
JPS59155930A (ja) 微細パタ−ンの形成方法
JPH02187023A (ja) 電極パターン形成方法
JPH02148721A (ja) レジストパターン形成方法
JPH04168730A (ja) 半導体装置の製造方法
JPH0269934A (ja) 半導体装置の製造方法
JPH03184323A (ja) 高段差基板上の高精度レジストパターン形成方法
JPS60103614A (ja) 半導体装置の製造方法
JPH02183593A (ja) プリント配線板の製造方法
JPS5950235B2 (ja) 半導体装置の製造方法
JPS6232617A (ja) 半導体装置およびその製造方法
JPS61294821A (ja) 微細パタン形成法
JPS6312131A (ja) 半導体装置の製造方法
JPH04180615A (ja) 半導体装置の製造方法
JPS61281528A (ja) フオトレジストのパタ−ン形成方法
JPH01157555A (ja) 層間絶縁膜の形成方法
JPH01123435A (ja) 半導体装置の製造方法
JPS59155934A (ja) 微細パタ−ンの形成方法
JPH02231711A (ja) 半導体装置の製造方法
JPS6232611A (ja) 自己整合型埋込み電極コンタクトの製造方法
JPS60106132A (ja) パタ−ン形成方法