JPH01255260A - リードフレームの構造 - Google Patents
リードフレームの構造Info
- Publication number
- JPH01255260A JPH01255260A JP63083357A JP8335788A JPH01255260A JP H01255260 A JPH01255260 A JP H01255260A JP 63083357 A JP63083357 A JP 63083357A JP 8335788 A JP8335788 A JP 8335788A JP H01255260 A JPH01255260 A JP H01255260A
- Authority
- JP
- Japan
- Prior art keywords
- island
- lead frame
- frame
- bonding
- wire bonding
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000000034 method Methods 0.000 claims abstract description 9
- 238000005530 etching Methods 0.000 claims abstract description 5
- 239000004065 semiconductor Substances 0.000 claims abstract description 4
- 239000000853 adhesive Substances 0.000 abstract description 5
- 230000001070 adhesive effect Effects 0.000 abstract description 5
- 229910001111 Fine metal Inorganic materials 0.000 abstract 1
- 239000002184 metal Substances 0.000 description 4
- 238000003825 pressing Methods 0.000 description 2
- 239000003795 chemical substances by application Substances 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L2224/31—Structure, shape, material or disposition of the layer connectors after the connecting process
- H01L2224/32—Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
- H01L2224/321—Disposition
- H01L2224/32151—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/32221—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/32245—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L2224/31—Structure, shape, material or disposition of the layer connectors after the connecting process
- H01L2224/32—Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
- H01L2224/321—Disposition
- H01L2224/32151—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/32221—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/32245—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
- H01L2224/32257—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic the layer connector connecting to a bonding area disposed in a recess of the surface of the item
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/4805—Shape
- H01L2224/4809—Loop shape
- H01L2224/48091—Arched
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/484—Connecting portions
- H01L2224/48463—Connecting portions the connecting portion on the bonding area of the semiconductor or solid-state body being a ball bond
- H01L2224/48465—Connecting portions the connecting portion on the bonding area of the semiconductor or solid-state body being a ball bond the other connecting portion not on the bonding area being a wedge bond, i.e. ball-to-wedge, regular stitch
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/73—Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
- H01L2224/732—Location after the connecting process
- H01L2224/73251—Location after the connecting process on different surfaces
- H01L2224/73265—Layer and wire connectors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/151—Die mounting substrate
- H01L2924/1515—Shape
- H01L2924/15153—Shape the die mounting substrate comprising a recess for hosting the device
Landscapes
- Lead Frames For Integrated Circuits (AREA)
- Die Bonding (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
〔産業上の利用分野〕
本発明はリードフレームの構造に関するものである。
従来のこの種のリードフレームの構造は第2図又は、第
3図に示すような構造となっていた。第2図はリードフ
レーム6のアイランド部3に接着剤5用いて受動素子、
能動素子1等を接着し、金属細線2を用いてリードフレ
ーム6に接続する。
3図に示すような構造となっていた。第2図はリードフ
レーム6のアイランド部3に接着剤5用いて受動素子、
能動素子1等を接着し、金属細線2を用いてリードフレ
ーム6に接続する。
第3図はプレス法によりアイランドの吊りピンを下方に
折り曲げアイランド全体を任意に下げる構造となってい
る。リードフレーム6のアイランド部3に接着剤5を用
いて受動素子、能動素子1等を接着し、金属細線2を用
いてリードフレーム6に接続する。
折り曲げアイランド全体を任意に下げる構造となってい
る。リードフレーム6のアイランド部3に接着剤5を用
いて受動素子、能動素子1等を接着し、金属細線2を用
いてリードフレーム6に接続する。
上述した従来のリードフレームの構造は、第2図の構造
では受動素子、能動素子が厚くなった場合、ワイヤーボ
ンディング工程が不安定となる。
では受動素子、能動素子が厚くなった場合、ワイヤーボ
ンディング工程が不安定となる。
また、第3図の構造は、プレス法によりアイランド部を
下げているため、下げ寸法(デインプル寸法)のバラツ
キが大きくなり、グイボンディング、ワイヤーボンディ
ング工程に於ける不安定が起り、製品の品質に悪影響を
及す。また高価な金型が必要であるという欠点がある。
下げているため、下げ寸法(デインプル寸法)のバラツ
キが大きくなり、グイボンディング、ワイヤーボンディ
ング工程に於ける不安定が起り、製品の品質に悪影響を
及す。また高価な金型が必要であるという欠点がある。
本発明のリードフレームの構造は、半導体装置を搭載す
るアイランド部及び内部リードが同一平面内に設けられ
ているリードフレーム構造において、ハーフエッチ法に
より、アイランド部の任意の箇所に凹部を設けたことを
特徴とする。
るアイランド部及び内部リードが同一平面内に設けられ
ているリードフレーム構造において、ハーフエッチ法に
より、アイランド部の任意の箇所に凹部を設けたことを
特徴とする。
以上説明したように本発明は、アイランド部の下げが発
生しないために、下げ寸法のバラツキはなくなる。従っ
て、グイボンディング、ワイヤーボンディング工程に於
る不安定がなくなって製品の品質が安定する。プレス金
型も不要となる。且つ、アイランドの任意の箇所に凹部
を設ける事が容易である。
生しないために、下げ寸法のバラツキはなくなる。従っ
て、グイボンディング、ワイヤーボンディング工程に於
る不安定がなくなって製品の品質が安定する。プレス金
型も不要となる。且つ、アイランドの任意の箇所に凹部
を設ける事が容易である。
次に、本発明について図面を参照して説明する。
第1図は本発明の一実施例の断面図である。アイランド
部と内部リードとが同一平面内に設けられているリード
フレーム6のアイランド部3にハーフエッチ法を用いて
任意の凹部4を設ける。このようなリードフレームに接
着剤5を用いて受動素子、能動素子1等を接着し、金属
細線2を用いてリードフレーム6の内部リードに接続す
る。このような構造は、リードフレーム6とアイランド
部3の底面が同一面であるため、ダイボンディング、ワ
イヤーホンディング等の工程が安定する。また、受動素
子、能動素子等の高さも下げられるため、ワイヤーボン
ディングの安定性、高速性が得られる。
部と内部リードとが同一平面内に設けられているリード
フレーム6のアイランド部3にハーフエッチ法を用いて
任意の凹部4を設ける。このようなリードフレームに接
着剤5を用いて受動素子、能動素子1等を接着し、金属
細線2を用いてリードフレーム6の内部リードに接続す
る。このような構造は、リードフレーム6とアイランド
部3の底面が同一面であるため、ダイボンディング、ワ
イヤーホンディング等の工程が安定する。また、受動素
子、能動素子等の高さも下げられるため、ワイヤーボン
ディングの安定性、高速性が得られる。
第1図は本発明の一実施例の断面図、第2図及び第3図
は従来構造の断面図である。 l・・・・半導体素子、2・・・・・・金属細線、3・
・・・アイランド部、4・・・・・・凹部、5・・・・
・・接着剤、6・・・・・・リードフレーム、7・・・
・・・アイランド下げ寸法。 代理人 弁理士 内 原 晋
は従来構造の断面図である。 l・・・・半導体素子、2・・・・・・金属細線、3・
・・・アイランド部、4・・・・・・凹部、5・・・・
・・接着剤、6・・・・・・リードフレーム、7・・・
・・・アイランド下げ寸法。 代理人 弁理士 内 原 晋
Claims (1)
- 半導体素子を搭載するアイランド部及び内部リードが
同一平面内に設けられているリードフレーム構造におい
て、ハーフエッチ法を用いて、アイランド部に任意の凹
部を設けた事を特徴とするリードフレームの構造。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP63083357A JPH01255260A (ja) | 1988-04-04 | 1988-04-04 | リードフレームの構造 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP63083357A JPH01255260A (ja) | 1988-04-04 | 1988-04-04 | リードフレームの構造 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPH01255260A true JPH01255260A (ja) | 1989-10-12 |
Family
ID=13800183
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP63083357A Pending JPH01255260A (ja) | 1988-04-04 | 1988-04-04 | リードフレームの構造 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH01255260A (ja) |
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5635756A (en) * | 1990-04-06 | 1997-06-03 | Hitachi, Ltd. | Semiconductor device, lead frame therefor and memory card to provide a thin structure |
JP2002184911A (ja) * | 2000-12-15 | 2002-06-28 | Nippon Inter Electronics Corp | 樹脂封止型電子部品 |
JP2003031752A (ja) * | 2001-07-11 | 2003-01-31 | Sony Corp | リードフレーム、半導体装置、およびその製造方法 |
JP2015185619A (ja) * | 2014-03-20 | 2015-10-22 | 日立マクセル株式会社 | 半導体装置用基板、当該基板の製造方法、半導体装置、及び半導体装置の製造方法 |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS55127047A (en) * | 1979-03-26 | 1980-10-01 | Hitachi Ltd | Resin-sealed semiconductor device |
-
1988
- 1988-04-04 JP JP63083357A patent/JPH01255260A/ja active Pending
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS55127047A (en) * | 1979-03-26 | 1980-10-01 | Hitachi Ltd | Resin-sealed semiconductor device |
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5635756A (en) * | 1990-04-06 | 1997-06-03 | Hitachi, Ltd. | Semiconductor device, lead frame therefor and memory card to provide a thin structure |
JP2002184911A (ja) * | 2000-12-15 | 2002-06-28 | Nippon Inter Electronics Corp | 樹脂封止型電子部品 |
JP2003031752A (ja) * | 2001-07-11 | 2003-01-31 | Sony Corp | リードフレーム、半導体装置、およびその製造方法 |
JP2015185619A (ja) * | 2014-03-20 | 2015-10-22 | 日立マクセル株式会社 | 半導体装置用基板、当該基板の製造方法、半導体装置、及び半導体装置の製造方法 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPH01255260A (ja) | リードフレームの構造 | |
JP2001345412A (ja) | 半導体装置および半導体装置の製造方法 | |
JPH03248454A (ja) | 混成集積回路装置 | |
JPH0322467A (ja) | Icのリード成形金型 | |
JP2861350B2 (ja) | 半導体装置の製造方法 | |
JP2797732B2 (ja) | Icパッケージ | |
JPS61174659A (ja) | 半導体装置 | |
JPS63255954A (ja) | 混成集積回路装置 | |
JPH05243317A (ja) | 半導体装置 | |
JPH0236557A (ja) | リードフレームおよびそれを用いた半導体装置 | |
JPH0471288A (ja) | 半導体実装基板 | |
JPH04188660A (ja) | リードフレーム | |
JP2776697B2 (ja) | 半導体装置 | |
JP2550725Y2 (ja) | 半導体装置の成形加工装置 | |
JPH0294464A (ja) | 半導体装置用リードフレーム | |
JPH05326576A (ja) | ダイボンディング装置 | |
JP2582534B2 (ja) | 半導体装置の製造方法 | |
JPH1012802A (ja) | リードフレーム及びそれを用いた半導体装置 | |
JPH07176667A (ja) | 表面実装型半導体装置 | |
JPH033354A (ja) | 半導体装置 | |
JP3069622B2 (ja) | リードフレームおよびその製造方法 | |
JPH02859B2 (ja) | ||
JPH0730049A (ja) | リードフレーム | |
JPH0296357A (ja) | 半導体装置 | |
JPH02240955A (ja) | 半導体装置用リードフレーム |