JPH01250132A - 画像メモリ情報処理装置 - Google Patents

画像メモリ情報処理装置

Info

Publication number
JPH01250132A
JPH01250132A JP63077302A JP7730288A JPH01250132A JP H01250132 A JPH01250132 A JP H01250132A JP 63077302 A JP63077302 A JP 63077302A JP 7730288 A JP7730288 A JP 7730288A JP H01250132 A JPH01250132 A JP H01250132A
Authority
JP
Japan
Prior art keywords
image
counter
information
display
picture
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP63077302A
Other languages
English (en)
Inventor
Tetsuo Hashimoto
橋本 哲雄
Koji Yoshimura
吉村 剛治
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Proterial Ltd
Original Assignee
Hitachi Metals Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Metals Ltd filed Critical Hitachi Metals Ltd
Priority to JP63077302A priority Critical patent/JPH01250132A/ja
Publication of JPH01250132A publication Critical patent/JPH01250132A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Color Television Systems (AREA)
  • Image Input (AREA)
  • Digital Computer Display Output (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分計〕 本発明は画像メモリに記憶した画像情報をCRT等の表
示装置に表示するための画像メモリ情報処理装置に関す
るものである。
〔従来の技術〕
画像処理装置においては、撮像装置で得られた画像情報
を画像メモリに記憶させたり、この画像メモリの内弁を
表示させたシする。このとき表示装置の横分解能と異な
る横分解能を有する撮像装置、例えはラインセンナで得
られた画像情報を記−憶した画像メモリに対し、そのま
′1画像情報を読出して映像、を出力する。そのように
すると、例えは赤示装置の横分解能を512.撮像装置
の横分解能を1024ドツトとしたとき表示装置に祷ら
れる映像は、横部−ラインの延長上に位置すべき後半の
512ドツト分の映像が、前半の512ドツト分の映像
の真下に来ることになり、画像−情報の前半と後半の5
12ドツト分の映像が交互に重なったものとなる。
〔発明が解決しようとする問題点〕
従来、この様な画像情報を正常に表示させるためには表
示に先立ち、画像メモリ内の画像情報をソフトウェアに
て並べ換え編集するか或いは、アドレス変換機構を設け
て画像メモリ内の必要な画像情報のみを読出す必要があ
った0 しかしながら、一般にアドレス変換機構として用いられ
るマツピングテーブル方式では構成が複雑であり、また
マツピングレジスタ及びこの制御回路は高速動作が要求
されるため、高価なものとなる。爽に、便用に先たちア
ドレス変換するページ毎の物理アドレス値(マツピング
情報)を全てマツピングレジスタに登録する必要がある
。画像メモリ表示において、例えVi表示分解能をタテ
512×ヨコ512画素、記憶単位を1バイト当り8画
素とした場合、アドレス変換単位(ページ)は64アド
レス毎に512組必喪であυ、複数枚の画像メモリを有
する場合は特にこの登録は非常に煩雑なものとなるので
、リアルタイム性を要求される画像処理装置の表示機構
には不向きである0マツピング情報を主記憶装置に設け
た簡便な例として特開昭61−283938があるがマ
ツピング情報の登録が必要な点は、前述の例と同様であ
る。
又、アドレス変換機構を用いない前記のソフトウェアに
依る画像情報の並べ換えを行った場合、画像メモリ内の
データtはぼう大であるため、このンフトウェア処理は
他の論理処理に比べても多くの時間を要すると共に、こ
のための作業メモリの増大、入力時の画像情報の保存等
に問題があった。
マイクロコンピエタを用いた画像処理装置を高速性が要
求される外観検査に応用する場合には、画像情報の入換
え編集吟の時間を要する処理を極力排除しなけれはリア
ルタイムの検査が難しかった0 この発明の目的は、簡単な構成のアドレス変換機構を設
けることで、画像メモリ内の画像情報を表示装置の横分
解能に適合させるための前記入換え編集処理を不要にす
ることに依り、マイクロコンビエータのCPU占有時間
を軽減し、外観検査に応用できる高速な画像メモリ情報
処理装置を提供することにある。
〔問題点を解決するための手段〕
本発明は、ラインセンサ等の撮像素子から入力された画
像情報を記憶する画像メモリに、前記画像メモリに記憶
された画像情報を読出すためのアドレス指定信号を供給
する初期値設定可能な第1カウンタを接続し、前記第1
カウンタには前記画像メモリの横1ライン表示情報量を
設定する第2カランタからの信号が入力されたとき、前
記第1カウンタのデータを取込み、予め設定した定数値
を加算し、その値を第1カウンタに栴設定する加算器を
接続した画像メモリ情報処理装置である。
上記手段に依り、本発明は表示に不要な画像情報が格納
された、画像メモリのアドレスをノ・−ド的に除外し、
画像情報を表示するときの処理速度を向上させようとす
るものである。
〔実施例〕
この発明を第1図に基づき説明する。画像メモリ1はア
ドレスバス2.データノ(ス3を介してマイクロコンビ
エータ4に接続する。画俸入出力用のインターフェース
5は■β用のデータノくス6を介して画像メモリ1に接
続する。インターフェース5には画像情報入力のための
撮像装置7(例えはラインセンサ)及び画像メモリ1内
の画像情報を表示するための表示装置8(例えばCRT
)を接続する。第1カウンタ9は初期値設定可能な構造
で画像メモリ1に読出しのアドレスを供給するものであ
り、そのカウント値信号は画像メモリ1のアドレス信号
Iv!!10に接続されている。
第2カウンタ11は表示装置8の横1ライン分の表示情
報量を設定するカウンタであり、画像入出力のインター
フェイス5よシ出力されるメモリの読出信号11aをカ
ウントし、予め設定された値になると、1ライン表示完
了信号11bを第一カウンタ9.加算器12.ラッチ1
3に出力する。
定数設定器14は次の一ライン分の画像情報のアドレス
を演算するためのアドレスオフセット値ヲ設定するため
の装置である。
又、定数設定器14に設定されたデータは加算器12の
演算データとして使用される様に接続されている。初期
アドレス設定器15は画像メモリ1の読出し開始アドレ
スを設定するものであシ、切換ゲート16を介し第1カ
ウンタ9の初期値設定データ線17に接続されている。
ORゲート18は画像入出力のインターフェイス5から
出力される表示開始信号11c又は、1ライン表示完了
信号11bが出力されたとき、初期値設定データ線17
上のデータを第1カウンタ9に堆シ込む指示信号を発生
する。
次に上記構成の画像メモリ情報処理装置の動作について
説明する。
撮像装g1..7から入力された映像信号は画像入出力
のインターフェイス5に依りデジタル化された画像情報
として画像メモリ1に記憶される。このとき、撮像装置
1l17の横分解能と表示装置8の横分解能が異なる場
合、例えば撮像装置の分解能が1024、ff示装置の
分解能が512ドツトとしたとき、表示装置に得られる
映像は、横開−ラインの延長上に位置すべき後半の51
2ドツト分の映像が、前半の512ドッ゛ト分の映像の
真下に来るため、正しい映像にならない。
これを避ける丸めの動作を以下に説明する。
1償メモリ1の表示開始アドレスは、初期アドレス設定
器15に保持され、切換ゲート16に入力されている。
更にゲート16には加算器4よシの加算結果が入力され
ているが、ゲート6が初期値設定データ線に出力する値
は、表示開始信号11Cが入力された場合を除き加算器
12の加算結果が出力される。
ゲート16の出力信号は、第一カウンタ9に設定される
初期値であり、この値は第一カウンタ9より出力されて
画像メモリ1に与える画像情報横12イン分の読出し先
頭アドレスとして出力される0 加S器12には、2ツテ16を弁して、前記先頭アドレ
スと、定数設定器14より次の1ライン分の先頭アドレ
スを演算するためのオフセット値が加算値、被加算値と
して、それぞれ入力される。
画像入出力のインターフェイス5よシ表示開始信号11
cが出力されるとゲート16はこれを入力として初期ア
ドレス設定器15の値を初期値設定データ線に出力する
0又、表示開始信号11cFiORゲート18を介して
ta1カウンタ9の初期値取込信号線に入力されカウン
タ9に取り込まれる。破り込まれたデータはそのままカ
ウンタ9よシアドレス信号線10に出力され画像メモリ
1に供給される。
これに続いて画像入出力のインターフェイス5からは、
表示のタイミングに従ってメモリの続出(IK411a
が一定周期で出力される。この読出し信号11aは、第
1カクンタ9.及び第2カウンタ11のカウント信号に
接続されているので、それぞれのカウンタはカウントを
開始する。
第1カウンタ9のカウント値のWITに伴い、そのカウ
ント値をアドレスとするijkIglメモリ1内のデー
タが順次読出されI/F用のデータバス6を介して画像
入出力のインターフェイス5に取シ込まれ映像信号に変
換され、表示装置8に出力される。
カウントが進行し第2カウンタ11に設定した横1ライ
ン分の表示情報量に達すると、第2カウンタ11よシ1
ライン表示完了信号11bが出力される。
ラッチ13は、この1ライン表示完了信号11bの入力
で現在のアドレス信号線10上のデータを保持し加算器
12に出力する。又、1ライン表示完了信号11 bF
i加算器12の加算指令に接続されており、これにより
加算器12はラッチ13と定数設定器14から入力され
たデータの加算を行ない、その結果をゲート16に出方
する。
表示装置8の1画面分の表示回数(タテ分解能)が終了
するまで表示開始信号11cは出されないのでゲート1
6から初期値設定データ線17に出力されるデータは、
この加算値が出方される。
更に1ライン表示開始信号はORゲート18を介してm
1カウンタ9の初期値取込信号線に接続しているのでカ
ウンタ9はこの加算値、すなわち次に表示すべき横1ラ
イン分のiiilIgI情報の先頭アドレスを取り込み
、画像メモリ1に供給する。
上記動作を表示装置9のタテ分解能の1画面分として繰
り返すと1Tii像入出力のインターフェイス5から再
び表示開始信号11cが発生して、最初からの動作を行
なう。
〔発明の効果〕
以上の様(、この発明の画像メモリ情報処理装置は、初
期アドレス、加算定数、1ライン分データ量を設定する
ことにより、表示装置の横分解能と異なる分解能を有す
るラインセンサー等の撮偉装置で入力された画像データ
を、ソフトウェアによるデータの並べ換え、或いは表示
回路の変更を伴なわずに表示できるため、これに要する
時間を本来の画像データ処理に宿用して高速処理が可能
である。
又、構成要素はマツピンクテーブルによるアドレス変換
方式に較べ、(ロ)路的に簡単であるため、操作が容易
であう1経済的には安価である。
【図面の簡単な説明】
第1図は本発明を示すブロック図である。 1:1iki像メモリ    9:第1カウンタ11:
第2カウンタ  12:加 算 器14 :定数設定器
     15 :初期アドレス設定器16:切換ゲー
ト    18:ORゲート埠 1 図

Claims (1)

    【特許請求の範囲】
  1.  画像情報をデジタル化して画像メモリに蓄えこの情報
    の表示及びデータ処理を行う装置において、ラインセン
    サ等の撮像素子から入力された画像情報を記憶する画像
    メモリに、記憶された画像情報を読出すためのアドレス
    指定信号を供給する初期値設定可能な第1カウンタを接
    続し、前記第1カウンタには前記画像メモリの横1ライ
    ン表示情報量を設定する第2カウンタからの信号が入力
    されたとき、前記第1カウンタのデータを取込み、予め
    設定した定数値を加算し、その値を第1カウンタに再設
    定する加算器を接続したことを特徴とする画像メモリ情
    報処理装置。
JP63077302A 1988-03-30 1988-03-30 画像メモリ情報処理装置 Pending JPH01250132A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP63077302A JPH01250132A (ja) 1988-03-30 1988-03-30 画像メモリ情報処理装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP63077302A JPH01250132A (ja) 1988-03-30 1988-03-30 画像メモリ情報処理装置

Publications (1)

Publication Number Publication Date
JPH01250132A true JPH01250132A (ja) 1989-10-05

Family

ID=13630110

Family Applications (1)

Application Number Title Priority Date Filing Date
JP63077302A Pending JPH01250132A (ja) 1988-03-30 1988-03-30 画像メモリ情報処理装置

Country Status (1)

Country Link
JP (1) JPH01250132A (ja)

Similar Documents

Publication Publication Date Title
KR100196686B1 (ko) 이중버퍼출력 디스플레이 시스템에서 프레임 버퍼간에 카피를 고속으로 하기 위한 장치
US4647971A (en) Moving video special effects system
JPH01250132A (ja) 画像メモリ情報処理装置
JP3307736B2 (ja) 画像データ転送装置
JPH0720833A (ja) グラフィックスコンピュータ
JPS58136093A (ja) 表示制御装置
JP2002258827A (ja) 画像表示装置
JPS60217387A (ja) Crt表示装置
JPH0863136A (ja) 画像データ転送制御装置
JP2897820B2 (ja) 拡大補助表示装置
JP2537851B2 (ja) 画像変倍処理装置
JPS63671A (ja) 画像処理装置
JP2820068B2 (ja) 画像データ合成表示装置
JP2806376B2 (ja) 画像処理装置および画像処理方法
JP3431925B2 (ja) 画像表示制御装置及びその方法
JP2861159B2 (ja) ウィンドウ表示制御装置
JPH0432894A (ja) 画像表示装置
JPH0210975B2 (ja)
JPS61212892A (ja) 文字表示装置の制御方法
JPS58107589A (ja) 表示装置における画面クリア方式
JPH03105386A (ja) 表示器用コントローラ
JPS5897086A (ja) 画像メモリ用デ−タ転送回路
JPS6248427B2 (ja)
JPH0318895A (ja) デイスプレイ装置
JPS60254184A (ja) デ−タのスキヤン方向変換出力装置