JPH01171335A - ステレオ復調回路の分離度調整装置 - Google Patents

ステレオ復調回路の分離度調整装置

Info

Publication number
JPH01171335A
JPH01171335A JP62331178A JP33117887A JPH01171335A JP H01171335 A JPH01171335 A JP H01171335A JP 62331178 A JP62331178 A JP 62331178A JP 33117887 A JP33117887 A JP 33117887A JP H01171335 A JPH01171335 A JP H01171335A
Authority
JP
Japan
Prior art keywords
stereo
circuit
separation
signal
level control
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP62331178A
Other languages
English (en)
Other versions
JPH0549135B2 (ja
Inventor
Kazuhisa Ishiguro
和久 石黒
Mikio Yamagishi
山岸 幹夫
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sanyo Electric Co Ltd
Original Assignee
Sanyo Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sanyo Electric Co Ltd filed Critical Sanyo Electric Co Ltd
Priority to JP62331178A priority Critical patent/JPH01171335A/ja
Priority to US07/244,074 priority patent/US4972482A/en
Priority to DE88115018T priority patent/DE3887049T2/de
Priority to EP88115018A priority patent/EP0307887B1/en
Priority to KR1019880011988A priority patent/KR970000160B1/ko
Publication of JPH01171335A publication Critical patent/JPH01171335A/ja
Publication of JPH0549135B2 publication Critical patent/JPH0549135B2/ja
Granted legal-status Critical Current

Links

Landscapes

  • Stereo-Broadcasting Methods (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 (イ)産業上の利用分野 本発明は、ステレオ復調回路の分離度を常に最大に保つ
ことが出来るステレオ復調回路の分離度調整装置に関す
るもので、特に経年変化等により分離度が低下しない分
離度調整装置を提供せん七するものである。
(ロ)従来の技術 特公昭59−15580号公報に示される如く、可変抵
抗器を用いて分離度の調整を行なう分離度調整回路が従
来から知られている。第2図は、前記分離度調整回路を
示すもので、入力端子(1)には、FM検波されたステ
レオコンポジット信号が印加移れる。前記ステレオコン
ポジット信号中のステレオ和信号(L+R)は、バッフ
ァアンプ(2)及び調整用抵抗(3)を介してマトリク
ス回路(4)に印加される。また、前記ステレオコンポ
ジット信号中のステレオ差信号(L−R)は、差信号復
調回路(5)で復調され、互いに逆相のステレオ差信号
(L−R)及び−(L−R)がマトリクス回路(4)に
印加される。マトリクス回路(4)においては、ステレ
オ和信号(L+R)とステレオ差信号(L−R)及び−
(L−R)とがマトリクスされ、左右出力端子(6)及
び(7)に左右ステレオ信号り及びRが発生する。その
際、可変抵抗(8)と抵抗(9)との直列回路が調整用
抵抗(3)に並列接続されているので、前記可変抵抗(
8)の値を調整することにより、分離度の調整を行なう
ことが出来る。
(ハ)発明が解決しようとする問題点 しかしながら、第2図の分離度調整回路は、可変抵抗(
8)を用いて分離度の調整を行なう為に、可変抵抗(8
)の初期設定値がずれると、分離度が低下するという問
題を有する。また、可変抵抗(8)の抵抗値が環境変化
や経年変化によりずれ、やはり分離度が悪化するという
問題を有する。
(ニ)問題点を解決するための手段 本発明は、上述の点に鑑み成されたもので、ステレオ和
信号又は差信号のレベル制御を行なうレベル制御回路と
、左右ステレオ信号の分離度が最大となる様にレベル制
御回路を駆動する分離度調整回路と、該分離度調整回路
の出力駆動信号を記憶するメモリとを備える点を特徴と
する。
(ホ)作用 本発明に依れば、分離度調整回路の出力駆動信号を用い
て、レベル制御回路を駆動しているので、ステレオ和信
号のレベルとステレオ差信号のレベルとを正確に一致さ
せることが出来、最大のステレオ分離度を確保すること
が出来る。また、最大のステレオ分離度が得られるとき
の前記分離度調整回路の出力信号を、メモリに記憶させ
、ステレオ復調回路の作動時に前記メモリから得られる
信号によりレベル制御回路を駆動しているので、常に最
大の分離度が得られる状態に、ステレオ復調回路を保持
出来る。
(へ)実施例 第1図は、本発明の一実施例を示す回路図で、(10)
は第1ステレオ差信号(L−R)のレベル制御を行なう
第ルベル制御回路、(11)は第2ステレオ差信号−(
L−R)のレベル制御を行なう第2レベル制御回路、(
12)は左右出力端子(6)及び(7)に得られる左右
ステレオ信号り及びRを切換出力する第1スイツチ、(
シ)は該第1スイツチ(12)の出力信号を通過させる
ローパスフィルタ(14)と、該ローパスフィルタ(1
4)の出力信号を検波する検波回路(15)と、該検波
回路(15〉の出力信号を基準電圧と比較する比較回路
(16)とから成る分離度調整回路、(17〉及び(1
8)は前記比較回路(16)の出力信号をそれぞれ前記
第1及び第2レベル制御回路(10)及び(11)に印
加する第2及び第3スイツチ、(19)は前記比較回路
(16)の出力信号を通過させる第4スイツヂ、(20
)は該第4スイツチ(19)の出力信号を保持する保持
回路、(21)は該保持回路(20)の出力信号をAD
(アナログ・デジタル)変換するAD変換器、(22)
及び(23)は該AD変換器(21)の出力信号を通過
きせる第5及び第6スイツチ、(24)は該第5スイツ
チ(22)を通過した信号を記憶する第1メモリ、(2
5)は該第1メモリ(24)の出力信号をDACデジタ
ル・アナログ)変換するDA変換器、(26)は前記第
6スイツチ(23)を通過した信号を記憶する第2メモ
リ、及び(27)は該第2メモリ(26)の出力信号を
DA変換する第2DA変換器である。
次に動作を説明する。ステレオ分離度の調整を行なう場
合、まず第1スイツチ(12)をL側に切換え、第2ス
イツチ(17〉をオン、第3乃至第6スイツチ(18)
乃至(23)をオフにし、入力端子(1〉に右ステレオ
信号成分のみを含むステレオコンポジット信号を印加す
る。そうすると、ローパスフィルタ(14)、検波回路
(15)及び比較回路(16)から成る分離度調整回路
(す)が作動し、左出力端子(6)から第1スイツチ(
12)を介してローパスフィルタ(14)に印加される
右ステレオ信号の漏れ分が零となる様に、第ルベル制御
回路(10)を駆動する。その後、第4及び第5スイツ
チ(19)及び(23)をオン、第2スイツチ(17)
をオフにすると、比較回路(16)の出力信号が第4ス
イツチ(19)を介して保持回路(20)に印加され、
AD変換器(21)でAD変換される。そして、AD変
換器(21)の出力信号は第1メモリ(24)に記憶さ
れる。
次に、第1スイツチ(12)をR側に切換え、第3スイ
ッチ(18)をオン、イ也のスイッチをオフにし、入力
端子(1)に左ステレオ信号成分のみを含むステレオコ
ンポジット信号を印加する。そうすると、分離度調整回
路(シ〉が作動し、右出力端子(7)における左ステレ
オ信号の漏れ分が零となる様に、第2レベル制御回路(
11)を駆動する。その後、第4及び第6スイツチ(1
9)及び(23)をオン、第3スイツチ(18)をオフ
にすると、比較回路(16)の出力信号が第4スイツチ
(19)を介して保持回路(20)に印加され、AD変
換器(21)でAD変換され、第2メモリ(26)に記
憶される。
従って、第1乃至第6スイツチ(12)乃至(23)を
適切に切換制御することにより、第1及び第2メモリ(
24)及び(26)に、分離度が最大となる様に第1及
び第2レベル制御回路(10)及び(11)を制御する
為のデータが記憶される。
第1及び第2メモリ(24)及び(26)にデータを記
憶させる動作期間中、DA変換器(25)及び(27)
はリセット状態に維持され、前記記憶きせる動作が終了
すると、前記DA変換器(25)及び(27)のリセッ
トが解除される。しかして、前記第1及び第2メモリ(
24)及び(26)としては、不揮発性メモリやバック
アップ′tr!、rt付のメモリが使用され、ラジオ受
信機の電源が遮断されてもその記憶データが消滅しない
様に構成されている。
第1乃至第6スイツチ(12)乃至(23)を用いた調
整動作が終了すると、第2乃至第6スイツチ(17)乃
至(32)がすべてオフ状態になり、第1及び第2レベ
ル制御回路(10)及び(11)の制御は、第1及び第
2メモリ(24)及び(26)に記憶されたデータに応
じて行なわれる。すなわち、第1及び第2メモリ(24
)及び(26)に記憶されたデータが、第1及び第2D
A変換器(25)及び(27)にDA変換され、第1及
びvg2レベル制御回路(10)及び(11)に印加さ
れるので、前記第1及び第2レベル制御回路(10)及
び(11)の出力信号レベルは、調整により定められた
値となり、マトリクス回路(14)の出力端に得られる
左右ステレオ信号の分離度が最大になる。
ところで、最近のラジオ受信機においては、同調回路部
分やファンクション切換回路部分等、様々な部分にマイ
コン(マイクロコンピュータ)が使用きれている。その
為、第1乃至第6スイツチ(12)乃至(23)の切換
制御を、前記マイフンを用いて行なう様にすれば、分離
度の調整を自動的に行なうことが出来る。また、第1乃
至第6スイツチ(12)乃至(23)と、分離度調整回
路(す)と、保持回路<20)及びAD変換器(21)
とを工場内の調整基板に配置し、第1及び第2メモリ(
24)及び(26)と第1及び第2DA変換器(25)
及び(27)とをラジオ受信機内に配置し、分離度調整
作業を工場内で行なう様にすれば、ラジオ受信機に付加
きれる回路を少なくすることが出来、前記ラジオ受信機
のコスト低減に寄与する。
尚、実施例においては、ステレオ差信号の経路にレベル
調整回路を挿入しているが、レベル調整回路をステレオ
和信号の経路に挿入する様にしてもよい。
(ト)発明の効果 以上述べた如く、本発明に依れば、ステレオ復調回路の
ステレオ分離度を最大の状態に調整し得る分離度調整装
置を提供し得る。また、本発明に依れば、メモリを用い
て調整データを記憶させているので、前記メモリに記憶
されたデータを用いて、常にステレオ復調回路のステレ
オ分離度を最大の状態に保つことが出来る。更に、メモ
リを用いてステレオ分離度の調整を行なっているので、
環境変化や経年変化に強い分離度調整装置を提供出来る
【図面の簡単な説明】
第1図は、本発明の一実施例を示す回路図、及び第2図
は従来のステレオ分離度調整回路を示す回路図である。 (10) 、 (11)・・・レベル制御回路、 (1
2) 、 (17) 。 (18) 、 (19) 、 (22) 、 (23)
・・・スイッチ、  (す)・・・分離度調整回路、 
(21)・・・AD変換器、 (24) 、 (26)
・・・メモリ、 (25) 、 (27)・・・DA変
換器。

Claims (1)

    【特許請求の範囲】
  1. (1)FM検波されたステレオコンポジット信号中に含
    まれるステレオ差信号を復調する差信号復調回路と、前
    記ステレオコンポジット信号中に含まれるステレオ和信
    号と前記復調されたステレオ差信号とをマトリクスして
    左右ステレオ信号を発生するマトリクス回路とを備える
    ステレオ復調回路において、ステレオ和信号又は差信号
    のレベルを制御するレベル制御回路と、左右ステレオ信
    号の分離度が最大となる様に前記レベル制御回路を駆動
    する分離度調整回路と、該分離度調整回路から得られる
    駆動信号を記憶するメモリとを備え、前記レベル制御回
    路に前記メモリの出力信号を印加することにより分離度
    の調整を行なう様にしたことを特徴とするステレオ復調
    回路の分離度調整装置。
JP62331178A 1987-09-18 1987-12-25 ステレオ復調回路の分離度調整装置 Granted JPH01171335A (ja)

Priority Applications (5)

Application Number Priority Date Filing Date Title
JP62331178A JPH01171335A (ja) 1987-12-25 1987-12-25 ステレオ復調回路の分離度調整装置
US07/244,074 US4972482A (en) 1987-09-18 1988-09-13 Fm stereo demodulator
DE88115018T DE3887049T2 (de) 1987-09-18 1988-09-14 FM-Stereodemodulatoren.
EP88115018A EP0307887B1 (en) 1987-09-18 1988-09-14 FM stereo demodulator
KR1019880011988A KR970000160B1 (ko) 1987-09-18 1988-09-16 Fm 스테레오 복조기

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP62331178A JPH01171335A (ja) 1987-12-25 1987-12-25 ステレオ復調回路の分離度調整装置

Publications (2)

Publication Number Publication Date
JPH01171335A true JPH01171335A (ja) 1989-07-06
JPH0549135B2 JPH0549135B2 (ja) 1993-07-23

Family

ID=18240759

Family Applications (1)

Application Number Title Priority Date Filing Date
JP62331178A Granted JPH01171335A (ja) 1987-09-18 1987-12-25 ステレオ復調回路の分離度調整装置

Country Status (1)

Country Link
JP (1) JPH01171335A (ja)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6260749U (ja) * 1985-10-04 1987-04-15

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS4948205A (ja) * 1972-09-13 1974-05-10
JPS5066202A (ja) * 1973-10-12 1975-06-04

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS4948205A (ja) * 1972-09-13 1974-05-10
JPS5066202A (ja) * 1973-10-12 1975-06-04

Also Published As

Publication number Publication date
JPH0549135B2 (ja) 1993-07-23

Similar Documents

Publication Publication Date Title
JPH0224043B2 (ja)
JPH01171335A (ja) ステレオ復調回路の分離度調整装置
JP2720358B2 (ja) サラウンド制御回路
JP2536150B2 (ja) フェ―ダ―電圧発生装置
JP3557574B2 (ja) カメラのフォーカス操作装置
JPS6158047B2 (ja)
JPH0134421Y2 (ja)
JPS6031321Y2 (ja) 制御装置
JPH01186026A (ja) ステレオ復調回路
JP2596226Y2 (ja) 自動入/出力端子可変回路
JP3099481B2 (ja) 自動選局afc回路
JP3225729B2 (ja) D/a変換器のゲイン調整回路
JPH0416553Y2 (ja)
JPH0119177Y2 (ja)
JP3180431B2 (ja) リモートコントロールシステム
JPS635303Y2 (ja)
JPH069267U (ja) 信号セレクタ装置
JPH087708Y2 (ja) 音声切換増幅器
JPS6115668Y2 (ja)
JPH0224260Y2 (ja)
JPS6317069Y2 (ja)
JPH02294106A (ja) 信号選択装置
JPS5922411A (ja) 増幅回路
JPS5857934B2 (ja) 車両用音響装置の電源装置
JPH0427260Y2 (ja)

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees