JPH01137295A - 楽音発生装置 - Google Patents

楽音発生装置

Info

Publication number
JPH01137295A
JPH01137295A JP62297156A JP29715687A JPH01137295A JP H01137295 A JPH01137295 A JP H01137295A JP 62297156 A JP62297156 A JP 62297156A JP 29715687 A JP29715687 A JP 29715687A JP H01137295 A JPH01137295 A JP H01137295A
Authority
JP
Japan
Prior art keywords
sampling data
waveform
circuit
musical
circuits
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP62297156A
Other languages
English (en)
Other versions
JPH0670744B2 (ja
Inventor
Toshifumi Kunimoto
利文 国本
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Yamaha Corp
Original Assignee
Yamaha Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Yamaha Corp filed Critical Yamaha Corp
Priority to JP62297156A priority Critical patent/JPH0670744B2/ja
Publication of JPH01137295A publication Critical patent/JPH01137295A/ja
Publication of JPH0670744B2 publication Critical patent/JPH0670744B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Electrophonic Musical Instruments (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 [産業上の利用分野] 本発明は電子楽器、ゲーム機器等に利用される楽音発生
装置に係り、特に非調和楽音(倍音成分が非整数倍関係
にある楽音)を発生する楽音発生装置に関する。
[従来技術] 従来、この種の楽音発生装置は、例えば特公昭53−4
4813号公報に示されるように、次の手順で非調和楽
音波形を形成出力するようにしている。
a0発生すべき楽音の音高に比例した周波数ナンバRを
周波数ナンバメモリから読出し、該読出した周波数ナン
バRを所定の周期で累算することにより時間経過に従っ
て増加しかつ楽音波形の各サンプル点の位相を順次表す
位相情報qRを形成する。
b、前記周波数ナンバRの各累算タイミングの間に高速
で前記位相情報qRを累算して1サンプル点に対する第
1倍音、第2倍音・・・等の各倍音の位相を表す倍音位
相情報nqRを形成する。
C1該倍音位相情報nqRに基づき正弦波テーブルを参
照することにより同テーブルから値5in(π/W(n
qR)lを読出すとともに、前記倍音位相情報nqRに
微小値n q R/ Kを加算した非調和倍音位相情報
nqr+nqR/Kに基づき正弦波テーブルを参照する
ことにより同テーブルから値s i n l、yr/W
(nqR+nqR/K))を読出す。
d、前記読出しな両値を加算した加算結果に倍音係数0
1を乗算することにより、1サンプル点に対する第1倍
音、第2倍音・・・等の各倍音毎の瞬時値C,・[:s
 i n (π/W (nqR) ) +s in (
r/W (nqR+nqR/K) )コを算出する。
e、前記各倍音毎の瞬時値を累算することにより、楽音
波形の1サンプル点のサンプリングデータを形成して出
力する。
f、かかるb〜eの手順を前記aの位相情報qR毎に実
行して連続した楽音波形を出力する。
[発明が解決しようとする問題点] しかるに、上記従来の装置にあっては、楽音波形の1サ
ンプリング値を計算するために、倍音成分毎の演算を必
要とするとともに豊かな楽音を得るためには多くの倍音
成分を必要とするので、該装置が複雑化するとともに高
速演算を必要とするという問題があった。
本発明は上記問題に鑑み案出されたもので、その目的は
簡単な構成でかつそれ程高速な演算を必要としないで非
調和楽音を発生する楽音発生装置を提供することにある
[問題点を解決するための手段] 上記問題を解決して本発明の目的を達成するために、第
1の発明の構成上の特徴は、発生すべき楽音の音高周期
にほぼ等しい第1及び第2の遅延時間をもって楽音波形
を表すサンプリングデータをそれぞれ循環記憶する第1
及び第2の循環記憶手段を並列に設けるとともに該第1
及び第2の遅延時間を僅かに異ならせ、かつ第1及び第
2の循環記憶手段に記憶されている各サンプリングデー
タにデータ発生手段から発生されほぼ連続スペクトルを
有する波形を表すサンプリングデータを加味して第1及
び第2の循環記憶手段に記憶されている各サンプリング
データを更新する第1及び第2の更新手段を設けて、出
力手段により第1及び第2の循環記憶手段からのサンプ
リングデータを混合して出力するようにしたことにある
また、第2の発明の構成上の特徴は、上記第1及び第2
の循環記憶手段を直列に設け、上記第1の更新手段が該
第1の循環記憶手段に記憶されているサンプリングデー
タに上記データ発生手段からのサンプリングデータを加
味して該第1の循環記憶手段に記憶されているサンプリ
ングデータを更新し、かつ上記第2の更新手段が上記第
2の循環記憶手段に記憶されているサンプリングデータ
に前記第1の循環記憶手段からのサンプリングデータを
加味して該第2の循環記憶手段に記憶されているサンプ
リングデータを更新するようにするとともに、出力手段
が前記第2の循環記憶手段からのサンプリングデータを
出力するようにしたことにある。
[発明の作用及び効果コ 上記のように構成した第1の発明においては、データ発
生手段から発生されたほぼ連続スペクトルを有する波形
を表すサンプリングデータは、第1及び第2の更新手段
を介して並列に設けた第1及び第2の循環記憶手段に供
給される。第1及び第2の更新手段は第1及び第2の循
環記憶手段に記憶されているサンプリングデータにデー
タ発生手段からの前記サンプリングデータを加味して該
各循環記憶手段に記憶されているサンプリングデータを
更新するように作用し、第1及び第2の循環記憶手段は
記憶データを前述の第1及び第2の更新手段の作用によ
り修正しながら第1及び第2の遅延時間をもって循環記
憶する。かかる場合、第1及び第2の遅延時間は発生す
べき楽音の音高周期にほぼ等しくかつ僅かに異なる値に
設定されているので、第1及び第2の循環記憶手段に記
憶されているサンプリングデータにより表される楽音波
形信号は前記各遅延時間に対応した周期性を帯び、前記
各楽音波形信号は発生すべき楽音の音高周波数と整数倍
関係にありかつ僅かに異なる倍音成分をそれぞれ有する
ことになる。そして、これらの楽音波形信号を表すサン
プリングデータが出力手段にて混合されて楽音波形デー
タとして出力されるので、出力楽音は非調和楽音となる
これにより、上記第1の発明によれば、並列に接続した
第1及び第2の循環記憶手段と第1及び第2の更新手段
等からなる簡単な構成により、高速演算を必要としない
で非調和楽音を発生することが可能となって当該楽音発
生装置の製造コストを低減できる。
一方、上記のように構成した第2の発明においても、第
1の循環記憶手段及び第1の更新手段は上記第1の発明
と同様に作用するので、第1の循環記憶手段に循環記憶
されているサンプリングデータにより表される楽音波形
信号は、第1の遅延時間に対応した周期性を帯びる。そ
の結果、第1の循環記憶手段から出力されるサンプリン
グにより表された楽音波形信号には前記第1の遅延時間
に対応した倍音成分が含まれる。そして、この楽音波形
信号を表すサンプリングデータは第2の更新手段を介し
て第2の循環記憶手段に供給され、第2の循環記憶手段
は、第2の更新手段による上記作用により、記憶データ
を修正しながら第2の遅延時間をもって循環記憶する。
かかる場合、第1の循環記憶手段に記憶されているサン
プリングデータは第2の循環記憶手段に継続的に供給さ
れるので、第2の循環記憶手段に記憶されるサンプリン
グデータには第1の循環記憶手段からのサンプリングデ
ータの影響が残るとともに、第2の循環記憶手段に循環
記憶されるサンプリングデータにより表される楽音波形
信号は第2の遅延時間に対応した周期性を帯びる。これ
により、第2の循環記憶手段に記憶されているサンプリ
ングデータにより表された楽音波形信号には前記第1及
び第2の遅延時間に対応した倍音成分すなわち儀かに異
なる倍音成分が含まれることになり、この楽音波形信号
が出力手段を介して出力されるこれにより、第2の発明
においても、非調和楽音が得られることになり、かかる
場合、上記第1の発明とは第1及び第2の循環記憶手段
の接続状態が異なるだけであるので、上記第1の発明と
同様、当該楽音発生装置の構成が簡単になるとともに高
速演算を必要としないので、同装置の製造コストを低減
できる。
[実施例] a、第1実施例 まず、本願の第1の発明に係る一実施例を図面を用いて
説明すると、第1図はこの第1の発明に係る楽音信号発
生装置の適用された電子楽器をブロック図にて示してい
る。
この電子楽器は鍵スィッチ回路11及び音色選択スイッ
チ回路12を有する。鍵スィッチ回路11は鍵盤の各鍵
に各々対応した複数の鍵スィッチにより構成されており
、同スイッチは各鍵の押離鍵に応じて各々開閉成する。
鍵スィッチ回路11には押鍵検出回路13が接続されて
おり、同検出回路13は鍵スイツチ回路11内の各鍵ス
ィッチの開閉成を検出することにより鍵盤の各鍵の押離
鍵を検出して、鍵盤にて押されている鍵を表すキーコー
ドKC及び鍵が押されるとハイレベル“1”(以下単に
°゛1”という)となり、かつ鍵が離されるとローレベ
ル“”O”(以下単に“0″という)となるキーオン信
号KONを出力する。このキーオン信号KONは微分回
路14に供給されるようになっており、同微分回路14
は前記キーオン信号KONを立ち上がり微分して、押鍵
時にのみ′。
1″となるキーオンパルス信号KONPを出力する。音
色選択スイッチ回路12は電子楽器の前面パネル上に設
けられた音色選択操作子群の各操作子に各々対応した複
数の音色選択スイッチにより構成されており、同スイッ
チは各操作子の操作に応じて各々開閉成する。音色選択
スイッチ回路12には音色選択検出回路15が接続され
ており、同検出回路15は音色選択スイッチ回路12内
の各音色選択スイッチの開閉成を検出することにより音
色選択操作子群の操作を検出して、同操作千群により選
択された音色を表す音色選択信号TSを出力する。
押鍵検出回路13及び微分回路14にはアドレス発生回
路20が接続されている。アドレス発生回路20は波形
メモリ30に記憶されている波形データの読出しアドレ
スを指定するもので、第2図に示すように、マスタクロ
ック発生器21を有する。マスタクロック発生器21は
高い周波数のマスタクロック信号φ、を発生するもので
、このマスタクロック発生器21には固定分周器22が
接続されている。固定分周器22は前記マスタクロック
信号φ、を所定の分周比で分周して、該分周した信号を
アンド回路ANDの一方の入力を介してアドレスカウン
タ23のクロック入力端子CKに供給する。アドレスカ
ウンタ23は該供給クロック信号をカウントし該カウン
ト値をアドレス信号ADとして出力するとともに、リセ
ット端子Rに供給されるキーオンパルス信号KONPの
到来によりリセットされるようになっている。アドレス
信号ADは波形メモリ30に供給されるとともにエンド
検出器24にも供給されるようになっており、同検出器
24は波形メモリ30に記憶されているデータの最終ア
ドレスを検知して”1パを表すエンド検知信号を出力す
る。このエンド検知信号はインバータ回路INVを介し
てアンド回路ANDの他方の入力に供給されるようにな
っており、アンド回路ANDはこのエンド検知信号の発
生により固定分周器22からアドレスカウンタ23への
クロック信号の供給を禁止する。
また、マスタクロック発生器21には可変分周器25,
26が接続されている。これらの可変分周器25.26
にはキーコードKCに応じて読出された分周比データが
分周比メモリ27.28から供給されるようになってお
り、同分周器25゜26は該分周比データにより決定さ
れる分周比に応じてマスタクロック信号φ、を分周して
、押された鍵の音高周波数の約n(nは一周期分の楽音
波形のサンプリングデータ数に等しい)倍の周波数を有
する第1及び第2ノートクロツク信号φ。1゜φfi2
を出力する。ただし、これらのノートクロック信号φ。
hφ1の周波数は僅かに異なるように設定されている。
波形メモリ30はm個の音色に対応しかつ音色選択検出
回路15からの音色選択信号TSにより指定される記憶
エリア30−1.30−2・・・30−mを有する。各
記憶エリア30−1.30−2・・・30−mはインパ
ルス応答波形、ノイズ波形等のほぼ連続スペクトルを有
しかつ振幅エンベロープが徐々に減衰する複数の異なる
波形を表すサンプリングデータをそれぞれ記憶するもの
で、各サンプリングデータはアドレス発生回路20から
のアドレス信号ADにより指定されて読出される。
波形メモリ30には、更新回路41及び循環記憶回路4
2からなる第1の楽音形成回路と、更新回路43及び循
環記憶回路44からなる第2の楽音形成回路とが並列に
接続されている。
更新回路41は減算器41a、乗算器41b及び加算器
41cからなり、減算器4Laは波形メモリ30からの
サンプリングデータから循環記憶回路42からのサンプ
リングデータを減算して乗算器41bに供給する。乗算
器41bは減算器41aからの前記サンプリングデータ
に予め決められた利得係数gを乗算して加算器41cの
一方の入力に供給する。加算器41cの他の入力には循
環記憶回路42からのサンプリングデータが供給されて
おり、同加算器41cは前記再入力に供給されるサンプ
リングデータを加算して循環記憶回路42に供給する。
循環記憶回路42はシフトレジスタ42aにより機成さ
れている。このシフトレジスタ42aは楽音波形の一周
期分の波形データを構成するn個のサンプリングデータ
に対応したnステージを有し、更新回路41から第1ス
テージに供給されかつ各ステージに記憶されているサン
プリングデータが第1ノートクロツク信号φf11によ
り順次シフトされるとともに、最終ステージから更新回
路41に帰還されるようになっている。また、各ステー
ジに記憶されているサンプリングデータはキーオンパル
ス信号KONPの到来によりクリアされるようになって
いる。
更新回路43も減算器43a、乗算器43b及び加算器
43cからなり、前記更新回路41と同様に構成されて
いる。循環記憶回路44も前記と同様にシフトレジスタ
44aにより構成されている。
これらの循環記憶回路42.44内のシフトレジスタ4
2a、44aの各入力には加算器51が接続されており
、同加算器51は循環記憶回路42.44に循環記憶さ
れているサンプリングデータを加算して乗算器52に供
給する。乗算器52は加算器51からのサンプリングデ
ータとエンベロー1波形データを乗算して出力する。こ
のエンベロープ波形データはエンベロープ発生器53か
ら供給されるもので、同発生器53は押鍵検出回路13
からのキーオン信号KOHに応じて楽音のエンベロープ
波形を表すエンベロープ波形データを形成して出力する
。また、このエンベロープ波形は音色選択検出回路15
からの音色選択信号TSにより制御され、各楽音の音色
に適した形状に形成される。
乗算器52にはディジタルアナログ変換器54が接続さ
れており、同変換器54は乗算器52からのディジタル
信号をアナログ信号に変換してサウンドシステム55に
出力する。サウンドシステム55はアンプ、スピーカ等
により構成されており、ディジタルアナログ変換器54
から供給されるアナログ信号に応じた楽音を発音する。
上記のように構成した第1実施例の動作を説明する。f
n盤にていずれかの鍵が押下されて、鍵スイツチ回路1
1内における前記押下鍵に対応した鍵スィッチが閉成す
ると、押鍵検出回路13はこの押鍵を検出して、押され
た鍵を表すキーコードKC及びキーオン信号KONを出
力する。この、キーコードKCはアドレス発生回路20
の分周比メモリ27.28に供給されて同メモリ27.
28の読出しを制御するので、可変分周器25,26に
は分周比メモリ27.28から前記キーコードKCに対
応するとともに僅かに異なる分周比データが供給され、
同分周器25.26は押鍵された鍵音高に対応するとと
もに僅かに異なる周波数の第1及び第2ノートクロツク
信号φnl+ φ。2を出力するようになる。また、キ
ーオン信号KONはエンベロープ発生器53に供給され
てエンベロープ波形データの発生を制御するとともに、
微分回路14にも供給される。微分回路14は該キーオ
ン信号KONを立ち上がり微分することによりキーオン
パルス信号KONPを形成し、該信号KONPをアドレ
ス発生回路20のアドレスカウンタ23に供給して同カ
ウンタ23をリセットするとともに、同信号KONPを
循環記憶回路42,44のシフトレジスタ42a、44
aに供給して同レジスタ42a、44aの各レジスタ内
に記憶中のサンプリングデータをクリアする。
かかるアドレスカウンタ23のリセット後、同カウンタ
23はマスタクロック発生器21から固定分周器22及
びアンド回路ANDを介して供給されるクロック信号を
カウントして「0」から順次歩進するアドレス信号AD
を波形メモリ30に供給し始める。このとき、波形メモ
リ30には音色選択検出回路15からの音色選択信号T
Sも供給されており、同信号TSが波形メモリ30内の
記憶エリア30−1.30−2・・・30−mのいずれ
かを指定しているので、音色選択信号TSにより指定さ
れる前記記憶エリア内のサンプリングデータが前記アド
レス信号ADにより順次読出し出力される。そして、ア
ドレス信号ADが前記記憶エリアの最終アドレスを示す
値になると、エンド検出器24が該最終アドレスを検知
して、インバータ回路INVとアンド回路ANDとの協
働によりアドレスカウンタ23へのクロック信号の供給
を禁止することによって、アドレスカウンタ23の歩進
を停止させるので、波形メモリ30からのサンプリング
データの読出しも終了する。この場合、音色選択信号T
Sにより指定される記憶エリア内に波形Woを表すサン
プリングデータが記憶されていたとすると、波形Woを
表すサンプリングデータが予め決められた一定のレート
で更新回路41.43に同時に供給されることになる。
更新回路41.43においては、減算器41a。
43aが前記波形Woを表すサンプリングデータからシ
フトレジスタ42a、44aの最終ステージからのサン
プリングデータを減算し、乗算器41b、43bが該減
算結果に利得係数gを乗算し、加算器41c、43cが
該乗算結果にシフトレジスタ42a、4.4aの最終ス
テージからのサンプリングデータを加算してシフトレジ
スタ42a。
44aの第1ステージに供給する。これにより、シフト
レジスタ42a、44aの各ステージに楽音波形Wl、
W2を表すサンプリングデータが記憶されていたとする
と、シフトレジスタ42a。
44aの第1ステージに供給されるサンプリングデータ
により表される楽音波形は(1g)W++gWo 、(
1g)W2 +gWoとなる。かかる楽音波形を表すサ
ンプリングデータはシフトレジスタ42a、44aに再
記憶されるが、シフトレジスタ42a、44aの各ステ
ージ内のサンプリングデータは押鍵時にクリアされてお
り、かつ波形メモリ30から供給される初期の波形Wo
の振幅は大きいので、押鍵直後にはシフトレジスタ42
a、44aに循環記憶されるサンプリングデータは前記
楽音波形Woに近ずくように急激に変化する。また、シ
フトレジスタ42a、44aの各レジスタ内のサンプリ
ングデータはアドレス発生回路20から供給される第1
及び第2ノートクロツク信号φ、1.φf12に同期し
てシフト制御され、シフトレジスタ42a、44aには
以前記憶されていた前記楽音波形W1.W2を表すサン
プリングデータが第1及び第2ノートクロツク信号φf
litφ12の周波数(周期)とシフトレジスタ42a
44aの段数nにより決定される周期すなわち押鍵され
た鍵の音高周期にほぼ等しい時間で循環記憶されるので
、同レジスタ42a、44a内に記憶されるサンプリン
グデータは押鍵から時間が経過するに従って前記押鍵さ
れた鍵の音高にほぼ対応した周期性をもつようになる。
そして、かかる状態では、波形メモリ30から供給され
る波形WOの振幅は徐々に小さくなるので、シフトレジ
スタ42a、44aに循環記憶されるサンプリングデー
タにより表される楽音波形信号は波形メモリ30からの
波形Woに含まれる信号成分を徐々に減少させていく。
このように、シフトレジスタ42a、44aから出力さ
れるサンプリングデータにより表される楽音波形信号に
は波形メモリ30からの波形Woに関する周波数成分と
発生すべき楽音の音高周波数の整数倍の倍音成分とが含
まれるが、その発生直後には前記波形W。に関する周波
数成分が多く含まれかつその後前記音高周波数の整数倍
の倍音成分が多く含まれるようになる。
ただし、この場合、第1及び第2ノートクロツク信号φ
。1.φ。2の周波数(周期)は僅かに異なるので、各
シフトレジスタ42a、42bに関する前記音高周波数
の整数倍の倍音成分の周波数は僅かにずれたものとなる
一方、シフトレジスタ42 a + 44 aに循環記
憶されている各サンプリングデータは加算器51に供給
され、同加算器51にて加算されて乗算器52に供給さ
れる。乗算器52にはエンベロープ発生器53から音色
選択信号TS及びキーオン信号KONに応じて形成され
たエンベロープ波形データが供給されており、同乗算器
52は、加算器51からの前記サンプリングデータと前
記エンベロープ波形データとを乗算することにより、同
サンプリングデータにより表された楽音波形信号にエン
ベロープを付して出力する。このエンベロープが付され
た楽音波形信号を表すディジタル形式のサンプリングデ
ータはディジタルアナログ変換器54にてアナログ信号
に変換され、このアナログ信号がサウンドシステム55
に供給されて同システム55から前記アナログ信号に対
応した楽音が発音される。その結果、循環記憶手段42
,44にて形成された僅かに周波数の異なる倍音成分を
有する楽音すなわち非調相楽音が発音される。
上記説明からも理解できるように、上記第1実施例によ
れば、更新回路41及び循環記憶回路42からなる第1
の楽音形成回路と、更新回路43及び循環記憶回路44
からなる第2の楽音形成回路とを単に波形メモリ30に
並列に接続した筒車な回路構成により、高速演算を必要
としないで非調和楽音を発生できる。
b、第2実施例 次に、本願の第2の発明に係る一実施例を図面を用いて
説明すると、第3図はこの第2の発明に係る楽音信号発
生装置の適用された電子楽器をブロック図にて示してい
る。
この電子楽器は上記第1実施例とほぼ同様に構成されて
いるが、更新回路61及び循環記憶回路62からなる第
1の楽音形成回路と、更新回路63及び循環記憶回路6
4からなる第2の楽音形成回路とを直列接続した点が上
記第1実聰例とは異なる。更新回路61.63はそれぞ
れ減算器61a、63a、乗算器61b、63b及び加
算器61 c* 63 cにより上記第1実施例の場合
と同様に構成されているが、この場合、減算器63aに
は加算器61cの出力(環境記憶回路62の出力)が接
続され、加算器63cの出力(環境記憶回路64の出力
)は直接乗算器52に接続されている。
循環記憶回路62.64はシフトレジスタ62a。
64aにより上記第1実施例の場合と同様に構成されか
つ同様に動作する。
上記のように構成した第2実施例おいては、シフトレジ
スタ62a、64aは楽音波形信号を表すサンプリング
データを上記第1実施例の場合と同様に第1及び第2ノ
ートクロツク信号φfil+φn2にそれぞれ対応した
周期で循環記憶するが、更新回路61は波形メモリ3o
からのサンプリングデータに基づきシフトレジスタ62
a内のサンプリングデータを修正し、かつ更新回路63
はシフトレジスタ62a内に記憶中のサンプリングデー
タに基づきシフトレジスタ64a内のサンプリングデー
タを修正する。かかる場合、シフトレジスタ62a内に
記憶中のサンプリングデータは更新回路63を介してシ
フトレジスタ64aに継続して供給されるので、更新回
路61及び循環記憶回路62からなる第1の楽音形成回
路にて形成された第1ノートクロツク信号φn1の周波
数(周期)とシフトレジスタ62aの段数nにより決定
される周期に対応した倍音成分の影響はシフトレジスタ
64aに記憶されているサンプリングデータに残る。一
方、更新回路63及び循環記憶回路64からなる第2の
楽音形成回路においても、上記第1実施例の場合と同様
に、第2ノートクロツク信号φ。2の周波数(周期)と
シフトレジスタ64aの段数nにより決定される周期に
対応した倍音成分が形成されるので、同レジスタ64a
からは第1及び第2ノートクロツク信号φfll+φ。
2に応じて僅かに周波数のずれた倍音成分を含む楽音波
形信号が乗算器52に供給され、ディジタルアナログ変
換器54及びサウンドシステム55を介して楽音セして
出力される。
上記説明からも理解できるように、上記第2実施例にお
いても、更新回路61及び循環記憶回路62からなる第
1の楽音形成回路と、更新回路63及び循環記憶回路6
4からなる第2の楽音形成回路とを単に波形メモリ30
に直列に接続した簡単な回路構成により、高速演算を必
要としないで非調和楽音を発生できる。
C1他の実施例 さらに、上記第1及び第2実施例を次のように変更して
も本発明は実施できるものである。
(1)上記第1及び第2実施例においては、更新回路及
び循環記憶回路からなる楽音形成回路を2組用いて非調
和楽音波形を得るようにしたが、3組の楽音形成回路を
利用するようにしてもよい。
例えば、第4図に示すように、更新回路71゜72.7
3及び循環記憶回路74.75.76からそれぞれなる
第1乃至第3の楽音形成回路を波形メモリ30に並列に
接続するとともに、各循環記憶回路74,75.76の
出力を加算器77にて加算して乗算器52に出力するよ
うにする。この場合、各更新回路71,72.73及び
循環記憶回路74.75.76を上記第1及び第2実施
例と同様に構成するとともに、循環記憶回路74゜75
.76内のシフトレジスタを第1乃至第3ノートクロツ
ク信号φfil+ φ。2.φ0でシフト制御し、かつ
キーオンパルス信号KONPでクリアするようにする。
この場合、第1及び第2ノートクロツク信号φ111+
φfi2としては上記第1及び第2実施例と同様の信号
を利用すればよいが、第3ノートクロツク信号φfi3
としては第1及び第2ノートクロツク信号φnl+φ。
2の周波数と僅かに異なる周波数のクロック信号を利用
するようにするとよい。これにより、更新回路73及び
循環記憶回路76からなる第3の楽音形成回路が構成さ
れ、更新回路71.72及び循環記憶回路74.75か
らなる第1及び第2の楽音形成回路によるものとは僅か
に周波数の異なる倍音成分が形成され、発生楽音の非調
和倍音成分が上記第1及び第2実施例の場合より豊かに
なって豊かな非調和楽音を得ることができるようになる
また、第5図に示すように、更新回路81,82.83
及び循環記憶回路84,85.86がらそれぞれなる第
1乃至第3の楽音形成回路を波形メモリ30に直列に接
続するようにしてもよい。
この場合、各更新回路81,82.83及び循環記憶回
路84,85.86を上記第1及び第2実施例の場合と
同様に構成するようにするとよい。
かかる場合にも、上記第2実施例の場合と同様に、循環
記憶回路84の出力は更新回路82を介して循環記憶回
路85に継続して供給されるとともに、該循環記憶回路
85の出力は更新回路83を介して循環記憶回路86に
継続して供給され、これらの循環記憶回路84,85.
86はそれぞれ第1乃至第3ノートクロツク信号φ。1
.φ1□、φfi3に応じて楽音波形を表すサンプリン
グデータを循環記憶するので、循環記憶回路86から出
力される楽音波形信号には第1乃至第3ノートクロツク
信号φal+φ。2.φ。3に対応した倍音が含まれる
ことになる。これにより、この場合も、発生楽音の非調
和倍音成分が上記第1及び第2実施例の場合より豊かに
なって豊かな非調和楽音を得ることができるようになる
さらに、第6図に示すように、更新回路91゜92及び
循環記憶回路94.95がらそれぞれなる第1及び第2
の楽音形成回路を波形メモリ3゜に並列に接続するとと
もに、更新回路93及び循環記憶回路96からなる第3
の楽音形成回路を前記第1及び第2の楽音形成回路に直
列に接続するようにしてもよい。この場合、各更新回路
91゜92.93及び循環記憶回路94,95.96を
上記第4図及び第5図のものと同様に構成するようにす
るととともに、循環記憶回路94.95の出力を加算器
97にて加算して更新回路93に供給するようにする。
かがる場合にも、上述したような各楽音形成回路の並列
及び直列接続により、循環記憶回路96から出力される
楽音波形信号には第1乃至第3ノートクロツク信号φf
il+ φn2+φ、、3に対応した倍音が含まれるこ
とになり、発生楽音の非調和倍音成分が上記第1及び第
2実施例の場合より豊かになって豊がな非調相楽音を得
ることができるようになる。
さらに、本発明によれば、更新回路及び環境回路からな
る3組を越える楽音形成回路を直列又は並列に接続する
ようにしてもよい。
(2)上記各実施例においては、波形データを発生する
手段として波形メモリ30を用いるようにしたが、この
波形データを発生する手段として、演算、発振等の方法
により波形データを発生する回路を用いてもよい。
〈3)上記各実施例においては、乗算器41b、43b
、61b、63bにて一定の利得係数gをサンプリング
データに乗算するようにしたが、この利得係数gを押鍵
からの時間経過に従って変化させるようにしてもよい、
この場合、利得係数gを押鍵直後には大きな値に設定し
、その後徐々に小さくなるようにすれば、循環記憶回路
42,44゜62.64に記憶されているサンプリング
データが長時間車さな値になることはない。
(4)上記各実施例においては、シフトレジスタ42a
、44a、62a、64aのシフトクロックの周波数を
異ならせて同レジスタ42a、44a。
62a、64aに循環記憶されたサンプリングデータの
遅延時間を異ならせるようにしたが、同レジスタ42a
、44a、62a、64aの段数が多い場合には前記段
数をそれぞれ異ならせるようにしてもよい。
(5)上記各実施例においては、発生すべき楽音波形信
号を表すサンプリングデータを記憶する手段としてシフ
トレジスタ42a、44a、62a。
64aを利用するようにしたが、このサンプリングデー
タを記憶する手段として、アドレス信号によりデータの
記憶位置が指定されてデータの書込み及び読出しが制御
される書込み可能メモリ(RAM)を用いるようにして
もよい、この場合、アドレスを歩進させるクロック信号
の周波数をRAM毎に僅かにずらせるようにすればよい
【図面の簡単な説明】
第1図は本発明の一実施例に係る楽音信号発生装置の適
用された電子楽器の全体ブロック図、第2図は第1図の
アドレス発生回路の詳細例を示すブロック図、第3図乃
至第6図は本発明に係る楽音信号発生装置の他の実施例
を示すブロック図である。 符  号  の  説  明 11・・・鍵スィッチ回路、20・・・アドレス発生回
路、30・・・波形メモリ、41,43゜61.63,
71,72,73,81,82,83.91,92.9
3・・・更新回路、42.44.62,64.74,7
5,76.84,85゜86.94,95.96・・・
循環記憶回路、51.77.97・・・加算器、55・
・・サウンドシステム。 出願人  ヤ マ ハ 株 式 会 社代理人  弁理
士 長谷照−(外1名)G 第2図

Claims (2)

    【特許請求の範囲】
  1. (1)ほぼ連続スペクトルを有する波形を表すサンプリ
    ングデータを発生するデータ発生手段と、発生すべき楽
    音の音高周期にほぼ等しい第1の遅延時間をもって楽音
    波形を表すサンプリングデータを循環記憶する第1の循
    環記憶手段と、前記第1の循環記憶手段に記憶されてい
    るサンプリングデータに前記データ発生手段からのサン
    プリングデータを加味して前記第1の循環記憶手段に記
    憶されているサンプリングデータを更新する第1の更新
    手段と、 前記第1の循環記憶手段に並列に接続され前記第1の遅
    延時間と僅かに異なる第2の遅延時間をもって楽音波形
    を表すサンプリングデータを循環記憶する第2の循環記
    憶手段と、 前記第2の循環記憶手段に記憶されているサンプリング
    データに前記データ発生手段からのサンプリングデータ
    を加味して前記第2の循環記憶手段に記憶されているサ
    ンプリングデータを更新する第2の更新手段と、 前記第1及び第2の循環記憶手段からのサンプリングデ
    ータを混合して出力する出力手段とを備えた楽音発生装
    置。
  2. (2)ほぼ連続スペクトルを有する波形を表すサンプリ
    ングデータを発生するデータ発生手段と、発生すべき楽
    音の音高周期にほぼ等しい第1の遅延時間をもって楽音
    波形を表すサンプリングデータを循環記憶する第1の循
    環記憶手段と、前記第1の循環記憶手段に記憶されてい
    るサンプリングデータに前記データ発生手段からのサン
    プリングデータを加味して前記第1の循環記憶手段に記
    憶されているサンプリングデータを更新する第1の更新
    手段と、 前記第1の循環記憶手段に直列に接続され前記第1の遅
    延時間と僅かに異なる第2の遅延時間をもって楽音波形
    を表すサンプリングデータを循環記憶する第2の循環記
    憶手段と、 前記第2の循環記憶手段に記憶されているサンプリング
    データに前記第1の循環記憶手段からのサンプリングデ
    ータを加味して前記第2の循環記憶手段に記憶されてい
    るサンプリングデータを更新する第2の更新手段と、 前記第2の循環記憶手段からのサンプリングデータを出
    力する出力手段と を備えた楽音発生装置。
JP62297156A 1987-11-25 1987-11-25 楽音発生装置 Expired - Fee Related JPH0670744B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP62297156A JPH0670744B2 (ja) 1987-11-25 1987-11-25 楽音発生装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP62297156A JPH0670744B2 (ja) 1987-11-25 1987-11-25 楽音発生装置

Publications (2)

Publication Number Publication Date
JPH01137295A true JPH01137295A (ja) 1989-05-30
JPH0670744B2 JPH0670744B2 (ja) 1994-09-07

Family

ID=17842919

Family Applications (1)

Application Number Title Priority Date Filing Date
JP62297156A Expired - Fee Related JPH0670744B2 (ja) 1987-11-25 1987-11-25 楽音発生装置

Country Status (1)

Country Link
JP (1) JPH0670744B2 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5382751A (en) * 1991-12-27 1995-01-17 Yamaha Corporation Electronic musical instrument including a configurable tone synthesizing system

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5382751A (en) * 1991-12-27 1995-01-17 Yamaha Corporation Electronic musical instrument including a configurable tone synthesizing system

Also Published As

Publication number Publication date
JPH0670744B2 (ja) 1994-09-07

Similar Documents

Publication Publication Date Title
JPH0631968B2 (ja) 楽音信号発生装置
JPS5917838B2 (ja) 電子楽器の波形発生装置
US4114498A (en) Electronic musical instrument having an electronic filter with time variant slope
USRE31653E (en) Electronic musical instrument of the harmonic synthesis type
JPH0315758B2 (ja)
JPH0782340B2 (ja) 楽音波形信号発生装置
US4215614A (en) Electronic musical instruments of harmonic wave synthesizing type
JPS6233599B2 (ja)
JPS6140119B2 (ja)
US4231277A (en) Process for forming musical tones
JPS5855518B2 (ja) 電子楽器
JPH01137295A (ja) 楽音発生装置
JPS6115438B2 (ja)
JP2537340B2 (ja) 楽音発生装置
JPS6024960B2 (ja) 楽音合成方法
JP2861007B2 (ja) 電子楽器
JP2560428B2 (ja) 効果装置
JP2778233B2 (ja) 楽音波形信号形成装置
JPS5855516B2 (ja) 電子楽器
JPS583238B2 (ja) 電子楽器
JPS6140112B2 (ja)
JP3094402B2 (ja) 楽音波形信号形成装置
JP2522651B2 (ja) 電子楽器
JPS607800B2 (ja) 電子楽器
JPH033237B2 (ja)

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees