JPH01101710A - オーデイオ信号のレベル調整用の回路装置 - Google Patents
オーデイオ信号のレベル調整用の回路装置Info
- Publication number
- JPH01101710A JPH01101710A JP63232762A JP23276288A JPH01101710A JP H01101710 A JPH01101710 A JP H01101710A JP 63232762 A JP63232762 A JP 63232762A JP 23276288 A JP23276288 A JP 23276288A JP H01101710 A JPH01101710 A JP H01101710A
- Authority
- JP
- Japan
- Prior art keywords
- output
- mos switch
- mos
- circuit
- input side
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 230000005236 sound signal Effects 0.000 title claims abstract description 6
- 239000000284 extract Substances 0.000 claims 1
- 230000008878 coupling Effects 0.000 abstract description 10
- 238000010168 coupling process Methods 0.000 abstract description 10
- 238000005859 coupling reaction Methods 0.000 abstract description 10
- 239000003990 capacitor Substances 0.000 abstract description 6
- 208000037516 chromosome inversion disease Diseases 0.000 abstract description 6
- 238000010586 diagram Methods 0.000 description 3
- 230000000295 complement effect Effects 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 230000005669 field effect Effects 0.000 description 1
- 230000002452 interceptive effect Effects 0.000 description 1
- 238000000034 method Methods 0.000 description 1
- 230000001105 regulatory effect Effects 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03H—IMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
- H03H11/00—Networks using active elements
- H03H11/02—Multiple-port networks
- H03H11/24—Frequency-independent attenuators
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03G—CONTROL OF AMPLIFICATION
- H03G3/00—Gain control in amplifiers or frequency changers without distortion of the input signal
- H03G3/02—Manually-operated control
- H03G3/04—Manually-operated control in untuned amplifiers
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03G—CONTROL OF AMPLIFICATION
- H03G3/00—Gain control in amplifiers or frequency changers without distortion of the input signal
- H03G3/001—Digital control of analog signals
Landscapes
- Amplifiers (AREA)
- Control Of Amplification And Gain Control (AREA)
- Networks Using Active Elements (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
産業上の利用分野
本発明は、オーディオ増幅器へ導びかれる入力電圧を分
割するための抵抗チェーンと、該抵抗チェーンのタップ
をC−MOSスイッチの出力側へ段階的に導通接続する
ためにディジタル形式で制御される入力側とを有するC
−MOSスイッチを用いてオーディオ信号のレベル調整
を行なうための回路装置に関する。
割するための抵抗チェーンと、該抵抗チェーンのタップ
をC−MOSスイッチの出力側へ段階的に導通接続する
ためにディジタル形式で制御される入力側とを有するC
−MOSスイッチを用いてオーディオ信号のレベル調整
を行なうための回路装置に関する。
従来の技術
この種の、MO3−FET回路またはC−MO8−FE
’r回路により構成された装置は公知であり、例えばオ
ーディオ増幅器において音量の調整のために用いられる
。この種の装置のカスケード形式の直列接続により粗調
整および微調整を、任意の幅の例えば2 dbのステッ
プで行なわれるO〜−110dbのレベル調整を行なう
ことができる。しかし使用されるC−MOSスイッチが
、レベル変化中に明瞭に聴きを 取れるクリック雑音(生ずるという欠点を有する。この
種の雑音の発生は種々の原因を有する。
’r回路により構成された装置は公知であり、例えばオ
ーディオ増幅器において音量の調整のために用いられる
。この種の装置のカスケード形式の直列接続により粗調
整および微調整を、任意の幅の例えば2 dbのステッ
プで行なわれるO〜−110dbのレベル調整を行なう
ことができる。しかし使用されるC−MOSスイッチが
、レベル変化中に明瞭に聴きを 取れるクリック雑音(生ずるという欠点を有する。この
種の雑音の発生は種々の原因を有する。
集積回路技枝術で構成されるC−MOSスイツ−f ハ
例、tばBCD−コードにおいて制御される電界効果ト
ランジスタ(FET )から形成されるが、このFET
は制御されるデートとソース−ドレイン区間との間に、
回避できない容量結合を有する。このスイッチは、制御
コードを10進コードヘデコーデイングする論理回路間
の容量も有する。6つの入力の場合は例えば1アウト
オプ 8論理(ワン アウト オプ エイ)r−ド)が
用いられ、2つの入力の場合は1アウト オプ4論理(
ワン アウト オプフオア コード)が用いられる。作
動電圧線路とアースとの間の不所望の容量により信号路
への結合も生ずる。ステップ形式でのレベル調整の場合
にその都度にニードルパルスがスイッチの作動電圧の大
きさで現われる。このニードルパルスの持続時間がわず
かミリセカンド範囲にある時でも、このニードルパルス
はオーディオ増幅器の低域通過作用によりならびに聴覚
ひ心理により、変化の各ステップの場合の明瞭なりリッ
クに形成されて聞えてしまう。
例、tばBCD−コードにおいて制御される電界効果ト
ランジスタ(FET )から形成されるが、このFET
は制御されるデートとソース−ドレイン区間との間に、
回避できない容量結合を有する。このスイッチは、制御
コードを10進コードヘデコーデイングする論理回路間
の容量も有する。6つの入力の場合は例えば1アウト
オプ 8論理(ワン アウト オプ エイ)r−ド)が
用いられ、2つの入力の場合は1アウト オプ4論理(
ワン アウト オプフオア コード)が用いられる。作
動電圧線路とアースとの間の不所望の容量により信号路
への結合も生ずる。ステップ形式でのレベル調整の場合
にその都度にニードルパルスがスイッチの作動電圧の大
きさで現われる。このニードルパルスの持続時間がわず
かミリセカンド範囲にある時でも、このニードルパルス
はオーディオ増幅器の低域通過作用によりならびに聴覚
ひ心理により、変化の各ステップの場合の明瞭なりリッ
クに形成されて聞えてしまう。
発明の解決すべき問題点
本発明の課題は、明細書導入部で述べた回路からこの妨
害となるクリック雑音を除去することである。
害となるクリック雑音を除去することである。
問題点を解決するための手段
この課題は請求項1に示された本発明の構成により解決
されている。
されている。
実施例の説明
次に本発明の実施例を図面を用いて説明する。
増幅されるべきかつ調整されるべき入力信号Ueは演算
増幅器OP1の入力側へ導びかれる。
増幅器OP1の入力側へ導びかれる。
このOPlの出力側01から結合コンデンサCK1を介
して抵抗チェーンRK1がアースへ接続されている。こ
の抵抗チェーンRK1はC−MOS回路工C1の入力側
e1,1〜e1゜8へ導びかれている。このICIは例
えば6つの制御入力側A、BおよびCを有しており、こ
れらのA、B、CはBCD符号で入力側e1゜1〜e1
,8を順次に出力側a1へ接続する。
して抵抗チェーンRK1がアースへ接続されている。こ
の抵抗チェーンRK1はC−MOS回路工C1の入力側
e1,1〜e1゜8へ導びかれている。このICIは例
えば6つの制御入力側A、BおよびCを有しており、こ
れらのA、B、CはBCD符号で入力側e1゜1〜e1
,8を順次に出力側a1へ接続する。
結合コンデンサCK2を介して、出力側a1から取り出
された信号が演算増幅器op2を介してそれの/出力側
02へ達する。この前述の回路は公知である。上述の容
量結合に起因して演算増幅器OP2の出力側02に、有
効信号のほかに障害ニードルパルスも送出される。
された信号が演算増幅器op2を介してそれの/出力側
02へ達する。この前述の回路は公知である。上述の容
量結合に起因して演算増幅器OP2の出力側02に、有
効信号のほかに障害ニードルパルスも送出される。
次に本発明の課題を解決するための回路補完部を示す。
C−MO8回路IC’1に並列に第2のC−MO8回路
工C2が接続されている。このIC2はその入力側e2
,1〜e2,8が抵抗チェーンRK2と接続されている
。演算増幅器op1の出力側o1から取り出された出力
信号は、反転段INVおよび結合コンデンサCK3を介
して、C−MOSスイッチIC2の入力側e2゜1へ達
する。出力側a2から信号が結合コンデンサCK4を介
して演算増幅器OP3の入力側へ達する。C−MOSス
イッチIC2の制御入力側はC−MOSスイッチICI
の制御入力側A、B、Cへ並列に接続されている。演算
増幅 −器OP2の出力OFおよび演算増幅器OP3の
出力側06が、差動増幅器OP4の各入力側へ接続され
ており、それの出力側04から障害の除去された有効信
号Uaが取り出される。
工C2が接続されている。このIC2はその入力側e2
,1〜e2,8が抵抗チェーンRK2と接続されている
。演算増幅器op1の出力側o1から取り出された出力
信号は、反転段INVおよび結合コンデンサCK3を介
して、C−MOSスイッチIC2の入力側e2゜1へ達
する。出力側a2から信号が結合コンデンサCK4を介
して演算増幅器OP3の入力側へ達する。C−MOSス
イッチIC2の制御入力側はC−MOSスイッチICI
の制御入力側A、B、Cへ並列に接続されている。演算
増幅 −器OP2の出力OFおよび演算増幅器OP3の
出力側06が、差動増幅器OP4の各入力側へ接続され
ており、それの出力側04から障害の除去された有効信
号Uaが取り出される。
次にこの回路の動作を説明する。回路工CiおよびIC
2からの障害パルスをキ、入力側A。
2からの障害パルスをキ、入力側A。
BおよびCにおける同時のかつ同じディジタル制御によ
り、同期してかつ同位相で生ずる。これらの障害パルス
は差動増幅器OP4により補影響を与えない、何故なら
ば有効信号は逆位相で入力側へ達するからである。2つ
の増幅器の並列接続によりさらにS/N比が少くとも3
dbは改善される。
り、同期してかつ同位相で生ずる。これらの障害パルス
は差動増幅器OP4により補影響を与えない、何故なら
ば有効信号は逆位相で入力側へ達するからである。2つ
の増幅器の並列接続によりさらにS/N比が少くとも3
dbは改善される。
障害の補償は、回路IC1およびIC2が正確に同じ障
害景を生ぜさせる時にだけ最適である。しかしこのこと
は、この回路が例えば著しく異なる費用からまたは異な
るメーカにより製作される時は、必ずしも保証されない
。そのため本発明の改善された構成は、両方の回路IC
1およびIC2が同じチップ上に設けられている時に得
られる。この回路を第2図が示されており、この場合、
第1図と同じ記号が用いられている。この実施例にお℃
・て回路工C3は2つの制御入力側AおよびBを有し、
入力側e1,1〜e1,4と入力側e2,1〜e2,4
との間の抵抗チェーンRKiおよびRK2が、各4つの
抵抗から形成されている。この種の回路のカスケード形
式の直列接続によりレベル調整の同じ量を得ることがで
きる。
害景を生ぜさせる時にだけ最適である。しかしこのこと
は、この回路が例えば著しく異なる費用からまたは異な
るメーカにより製作される時は、必ずしも保証されない
。そのため本発明の改善された構成は、両方の回路IC
1およびIC2が同じチップ上に設けられている時に得
られる。この回路を第2図が示されており、この場合、
第1図と同じ記号が用いられている。この実施例にお℃
・て回路工C3は2つの制御入力側AおよびBを有し、
入力側e1,1〜e1,4と入力側e2,1〜e2,4
との間の抵抗チェーンRKiおよびRK2が、各4つの
抵抗から形成されている。この種の回路のカスケード形
式の直列接続によりレベル調整の同じ量を得ることがで
きる。
第6図は前述の障害パルスを除去するための別の構成を
示す。第6図の上半部は前述の第2図に相応するが、下
半部において入力側e2゜1〜e2,4が演算増幅器o
p4の出力側04を、a2を介してその反転入力側へ接
続する。
示す。第6図の上半部は前述の第2図に相応するが、下
半部において入力側e2゜1〜e2,4が演算増幅器o
p4の出力側04を、a2を介してその反転入力側へ接
続する。
この場合、有効信号は、演算増幅器OP2゜OF2およ
び反転段INVを節約したため良好なS/N比は無視さ
れて差動増幅器OP4の一方の入力側へだけ達する。
び反転段INVを節約したため良好なS/N比は無視さ
れて差動増幅器OP4の一方の入力側へだけ達する。
4051.4052および14097型とされる。
発明の効果
本発明により、C−MOSスイッチ(マルチプレクサ)
を用いたオーディオ信号のレベル調整において調整過程
中の、ディジタル制御信号の有効信号路への侵入により
生ずる容量結合に起因するクリック雑音を回避できる構
成が提供される。
を用いたオーディオ信号のレベル調整において調整過程
中の、ディジタル制御信号の有効信号路への侵入により
生ずる容量結合に起因するクリック雑音を回避できる構
成が提供される。
第1図は本発明の第1実施例の回路図、第2図は第2実
施例の回路図、第3図は第3実施例の回路図をそれぞれ
示す。 op1、op2.op3.op4・・演算増幅器、IC
1,IC2,IC3・・C−MO8回路、INV・・反
転段
施例の回路図、第3図は第3実施例の回路図をそれぞれ
示す。 op1、op2.op3.op4・・演算増幅器、IC
1,IC2,IC3・・C−MO8回路、INV・・反
転段
Claims (1)
- 【特許請求の範囲】 1、オーディオ増幅器へ導びかれる入力電圧を分割する
ための抵抗チェーンと、該抵抗チェーンのタップをC−
MOSスイッチの出力側へ段階的に導通接続するために
ディジタル形式で制御される入力側とを有するC−MO
Sスイッチを用いてオーディオ信号のレベル調整を行な
うための回路装置において、第2のC−MOSスイッチ
(IC2)を設け、該第2C−MOSスイッチの制御入
力側(A、B、C)ならびに入力側(e2、1)を、第
1C−MOSスイッチ(IC1)に対して並列に接続し
、さらに両方のC−MOSスイッチ (IC1、IC2)の出力側(a1、a2)を差動増幅
器(OP4)の各入力側と接続し、該差動増幅器の出力
側(O4)から有効信号を取り出すようにしたことを特
徴とするオーディオ信号のレベル調整用の回路装置。 2、第2のC−MOSスイッチ(IC2)がその入力側
(e2、1−e2、8)に同様に抵抗チェーン(RK2
)を有するようにし、該抵抗チェーンに第1のC−MO
Sスイッチ (IC1)の入力信号が反転段(INV)を介して導び
かれるようにした請求項1記載の回路装置。 3、両方のC−MOSスイッチ(IC1、IC2)が唯
一つの集積回路においてまとめられている請求項1又は
2記載の回路装置。 4、第2のC−MOSスイッチ(IC2)が差動増幅器
(OP4)の出力側(O4)をそれの反転入力側と接続
するようにした請求項1記載の回路装置。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
DE3731643.5 | 1987-09-19 | ||
DE19873731643 DE3731643A1 (de) | 1987-09-19 | 1987-09-19 | Schaltungsanordnung zur pegeleinstellung von audiosignalen |
Publications (2)
Publication Number | Publication Date |
---|---|
JPH01101710A true JPH01101710A (ja) | 1989-04-19 |
JP2960422B2 JP2960422B2 (ja) | 1999-10-06 |
Family
ID=6336449
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP63232762A Expired - Fee Related JP2960422B2 (ja) | 1987-09-19 | 1988-09-19 | オーデイオ信号のレベル調整用の回路装置 |
Country Status (6)
Country | Link |
---|---|
US (1) | US4888496A (ja) |
EP (1) | EP0308628A3 (ja) |
JP (1) | JP2960422B2 (ja) |
KR (1) | KR0133868B1 (ja) |
DE (1) | DE3731643A1 (ja) |
DK (1) | DK518388A (ja) |
Families Citing this family (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE3929890A1 (de) * | 1989-09-08 | 1991-03-14 | Telefunken Electronic Gmbh | Schaltung zur signalverarbeitung symmetrischer signale |
DE3930068A1 (de) * | 1989-09-09 | 1991-03-21 | Rheydt Kabelwerk Ag | Informationsuebertragungssystem |
IT1249299B (it) * | 1991-04-30 | 1995-02-22 | Sgs Thomson Microelectronics | Circuito integrato con componenti passivi trimmabili |
US5233309A (en) * | 1992-01-09 | 1993-08-03 | Analog Devices, Inc. | Programmable gain amplifier |
JPH05315868A (ja) * | 1992-05-14 | 1993-11-26 | Pioneer Electron Corp | ボリューム装置 |
US5742204A (en) * | 1996-02-29 | 1998-04-21 | Harris Corporation | Digitally programmable differential attenuator with tracking common mode reference |
DE19639216A1 (de) * | 1996-09-25 | 1998-03-26 | Thomson Brandt Gmbh | Wiedergabe- oder Aufzeichnungsgerät zum Lesen oder Bespielen eines optischen Aufzeichnungsträgers mit einer Schaltung zum Unterdrücken von Jaulgeräuschen sowie Verfahren dazu |
ID19364A (id) * | 1996-09-25 | 1998-07-02 | Thomson Brandt Gmbh | Mereproduksi atau alat perekaman untuk mereproduksi, atau perekam, suatu medium perekam optikal |
KR100807007B1 (ko) * | 2001-04-06 | 2008-02-25 | 소니 가부시끼 가이샤 | 촬상 장치 |
JP4851792B2 (ja) * | 2003-08-04 | 2012-01-11 | インディアン・スペース・リサーチ・オーガニゼイション | ダイオードベースのrf回路のための制御回路 |
US7519190B2 (en) * | 2005-04-18 | 2009-04-14 | Princeton Technology Corporation | Circuit for reducing pulse noise caused at switching of an analog audio processing circuit |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5711511A (en) * | 1980-06-25 | 1982-01-21 | Pioneer Electronic Corp | Digital control type variable attenuator |
JPS6268311A (ja) * | 1985-09-20 | 1987-03-28 | Matsushita Electric Ind Co Ltd | 電子ボリユ−ム回路 |
Family Cites Families (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
GB1385410A (en) * | 1972-08-10 | 1975-02-26 | Micro Consultants Ltd | Signal sampling |
US3819953A (en) * | 1972-11-22 | 1974-06-25 | Gen Electric | Differential bucket-brigade circuit |
NL8100033A (nl) * | 1981-01-07 | 1982-08-02 | Philips Nv | Signaaloverdrachtsinrichting met een in stappen instelbare overdrachtskarakteristiek. |
JPS6028310A (ja) * | 1983-07-26 | 1985-02-13 | Nec Corp | 電子ボリユ−ム |
IT1215237B (it) * | 1985-02-20 | 1990-01-31 | Ates Componenti Elettron | Attenuatore a basso rumore ed elevata stabilita'termica,di tipo integrabile |
-
1987
- 1987-09-19 DE DE19873731643 patent/DE3731643A1/de not_active Withdrawn
-
1988
- 1988-08-01 EP EP19880112427 patent/EP0308628A3/de not_active Withdrawn
- 1988-09-07 US US07/240,910 patent/US4888496A/en not_active Expired - Lifetime
- 1988-09-16 DK DK518388A patent/DK518388A/da not_active Application Discontinuation
- 1988-09-19 JP JP63232762A patent/JP2960422B2/ja not_active Expired - Fee Related
- 1988-09-19 KR KR1019880012085A patent/KR0133868B1/ko not_active IP Right Cessation
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5711511A (en) * | 1980-06-25 | 1982-01-21 | Pioneer Electronic Corp | Digital control type variable attenuator |
JPS6268311A (ja) * | 1985-09-20 | 1987-03-28 | Matsushita Electric Ind Co Ltd | 電子ボリユ−ム回路 |
Also Published As
Publication number | Publication date |
---|---|
JP2960422B2 (ja) | 1999-10-06 |
KR890005981A (ko) | 1989-05-18 |
EP0308628A2 (de) | 1989-03-29 |
DK518388D0 (da) | 1988-09-16 |
EP0308628A3 (de) | 1991-01-09 |
DE3731643A1 (de) | 1989-03-30 |
KR0133868B1 (ko) | 1998-04-23 |
US4888496A (en) | 1989-12-19 |
DK518388A (da) | 1989-03-20 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4507619A (en) | Amplifier with signal-dependent voltage supply source | |
JPH01101710A (ja) | オーデイオ信号のレベル調整用の回路装置 | |
KR930005338A (ko) | 모놀리식 집적 차동 증폭기 | |
JPS58111416A (ja) | 利得制御増幅器 | |
JPH02262714A (ja) | デューティ制御回路装置 | |
GB1325264A (en) | Amplifier having a very high input impedance | |
GB1467297A (en) | Complementary field-effect transistor differential amplifier | |
CA1301860C (en) | Circuits with multiple controlled gain elements | |
KR970077955A (ko) | 모놀리식 집적 발진 회로를 구비한 디지탈 방식으로 조절가능한 수정 발진기 | |
Maheshwari | A new current-mode current-controlled all-pass section | |
US5028893A (en) | Switched capacitor filters with continuous time control | |
JPS5728411A (en) | Voltage controlled type variable gain circuit | |
JPH02244842A (ja) | 位相可変回路 | |
CA1146236A (en) | Universal clock recovery network for qpsk modems | |
JPH0413305A (ja) | 遅延回路 | |
JPS5967704A (ja) | Mosfet演算増幅器 | |
KR910007232A (ko) | 진폭이 안정화된 반전증폭기 | |
JP3060496B2 (ja) | スイツチ回路 | |
US3819957A (en) | Two channel balance control device | |
US20230196064A1 (en) | Analog Neuron With S-Domain Characteristic | |
JPH0512884B2 (ja) | ||
JP3858281B2 (ja) | サンプル/ホールド回路及びこれを用いた電荷転送装置、並びに電荷転送装置の駆動方法 | |
JPH0946175A (ja) | 可変抵抗回路、可変アッテネータ回路、利得可変回路及びトランジスタ回路 | |
US6188272B1 (en) | Filter circuit | |
KR100200771B1 (ko) | 저역필터 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
LAPS | Cancellation because of no payment of annual fees |