JP7294004B2 - 半導体装置 - Google Patents
半導体装置 Download PDFInfo
- Publication number
- JP7294004B2 JP7294004B2 JP2019161391A JP2019161391A JP7294004B2 JP 7294004 B2 JP7294004 B2 JP 7294004B2 JP 2019161391 A JP2019161391 A JP 2019161391A JP 2019161391 A JP2019161391 A JP 2019161391A JP 7294004 B2 JP7294004 B2 JP 7294004B2
- Authority
- JP
- Japan
- Prior art keywords
- region
- layer
- electrode
- fwd
- base layer
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Landscapes
- Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
Description
第1実施形態について、図面を参照しつつ説明する。なお、本実施形態の半導体装置は、例えば、インバータ、DC/DCコンバータ等の電源回路に使用されるパワースイッチング素子として利用されると好適である。
第2実施形態について説明する。本実施形態は、第1実施形態に対し、IGBT領域11を備えない半導体装置としたものである。その他に関しては、第1実施形態と同様であるため、ここでは説明を省略する。
第3実施形態について説明する。実施形態は、第1実施形態に対し、FWD領域12の構成を変更したものである。その他に関しては、第1実施形態と同様であるため、ここでは説明を省略する。
本発明は上記した実施形態に限定されるものではなく、特許請求の範囲に記載した範囲内において適宜変更が可能である。
12a 第1領域
12b 第2領域
32 ベース層
38 バリア領域
39 ピラー領域
41 上部電極(第1電極)
44 カソード層
45 下部電極(第2電極)
Claims (5)
- IGBT素子として機能するIGBT領域(11)と、FWD素子として機能するFWD領域(12)とを有する半導体装置であって、
第1導電型のドリフト層(31)と、前記ドリフト層の表層部に形成された第2導電型のベース層(32)と、前記IGBT領域において、前記ベース層の表層部に前記ドリフト層から離間して形成され、前記ドリフト層よりも高不純物濃度とされた第1導電型のエミッタ領域(36)と、前記IGBT領域において、前記ドリフト層のうちの前記ベース層側と反対側に形成された第2導電型のコレクタ層(43)と、前記FWD領域において、前記ドリフト層のうちの前記ベース層側と反対側に形成された第1導電型のカソード層(44)と、を有する半導体基板(30)と、
前記エミッタ領域と前記ドリフト層との間に位置する前記ベース層の表面に配置されたゲート絶縁膜(34)と、
前記ゲート絶縁膜上に配置されたゲート電極(35)と、
前記ベース層および前記エミッタ領域と電気的に接続される第1電極(41)と、
前記コレクタ層および前記カソード層と電気的に接続される第2電極(45)と、を備え、
前記FWD領域は、第1領域(12a)と、前記第1領域と異なる第2領域(12b)とを有し、
前記IGBT領域および前記FWD領域の第1領域には、前記第1電極と前記第2電極との間に前記FWD素子をダイオード動作させる順バイアスが印加された際、前記第2領域よりも、前記第2電極から注入されるキャリアが抜け易くなるキャリア引抜部(32a、38、39)が形成されている半導体装置。 - 前記IGBT領域と前記FWD領域は、前記半導体基板の面方向における一方向に沿って配置されており、
前記第2領域は、前記IGBT領域と前記FWD領域との配列方向における前記FWD領域の中心を含んで配置されている請求項1に記載の半導体装置。 - 前記IGBT領域と前記FWD領域との配列方向を幅方向とすると、前記FWD領域の幅に対する前記第2領域の幅の割合は、2~42%とされている請求項2に記載の半導体装置。
- 前記ベース層と前記カソード層との間、または前記ベース層内に形成され、第1導電型とされたバリア領域(38)と、
前記ベース層に形成され、前記バリア領域と接続されると共に前記第1電極と接続される第1導電型のピラー領域(39)と、を有する前記キャリア引抜部が形成された請求項1ないし3のいずれか1つに記載の半導体装置。 - ダイオード素子が形成された半導体装置であって、
第1導電型のカソード層(44)と、前記カソード層上に配置され、第2導電型のアノード層として機能するベース層(32)と、を有する前記ダイオード素子が形成された半導体基板(30)と、
前記ベース層と電気的に接続される第1電極(41)と、
前記カソード層と電気的に接続される第2電極(45)と、を備え、
前記ダイオード素子は、前記半導体基板の面方向に沿って隣接する第1領域(12a)と第2領域(12b)とを有し、
前記第1領域には、前記第1電極と前記第2電極との間に前記ダイオード素子をダイオード動作させる順バイアスが印加された際、前記第2領域よりも、前記第2電極から注入されるキャリアが抜け易くなるキャリア引抜部(32a、38、39)が形成されており、
前記ベース層と前記カソード層との間、または前記ベース層内に形成され、第1導電型とされたバリア領域(38)と、
前記ベース層に形成され、前記バリア領域と接続されると共に前記第1電極と接続される第1導電型のピラー領域(39)と、を有する前記キャリア引抜部が形成された半導体装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2019161391A JP7294004B2 (ja) | 2019-09-04 | 2019-09-04 | 半導体装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2019161391A JP7294004B2 (ja) | 2019-09-04 | 2019-09-04 | 半導体装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2021040070A JP2021040070A (ja) | 2021-03-11 |
JP7294004B2 true JP7294004B2 (ja) | 2023-06-20 |
Family
ID=74847395
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2019161391A Active JP7294004B2 (ja) | 2019-09-04 | 2019-09-04 | 半導体装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP7294004B2 (ja) |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2009071217A (ja) | 2007-09-18 | 2009-04-02 | Denso Corp | 半導体装置 |
JP2014075582A (ja) | 2012-09-12 | 2014-04-24 | Fuji Electric Co Ltd | 半導体装置および半導体装置の製造方法 |
JP5919121B2 (ja) | 2011-07-27 | 2016-05-18 | 株式会社豊田中央研究所 | ダイオードおよび半導体装置 |
Family Cites Families (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4351745B2 (ja) * | 1997-09-19 | 2009-10-28 | 株式会社東芝 | 半導体装置 |
-
2019
- 2019-09-04 JP JP2019161391A patent/JP7294004B2/ja active Active
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2009071217A (ja) | 2007-09-18 | 2009-04-02 | Denso Corp | 半導体装置 |
JP5919121B2 (ja) | 2011-07-27 | 2016-05-18 | 株式会社豊田中央研究所 | ダイオードおよび半導体装置 |
JP2014075582A (ja) | 2012-09-12 | 2014-04-24 | Fuji Electric Co Ltd | 半導体装置および半導体装置の製造方法 |
Also Published As
Publication number | Publication date |
---|---|
JP2021040070A (ja) | 2021-03-11 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN106206698B (zh) | 反向导通绝缘栅双极性晶体管 | |
CN109964317B (zh) | 半导体装置 | |
CN107148675B (zh) | 半导体装置 | |
WO2017155122A1 (ja) | 半導体装置 | |
US11217580B2 (en) | Semiconductor device including insulated gate bipolar transistor element and freewheeling diode element | |
US20150206960A1 (en) | Semiconductor device | |
JPWO2018220879A1 (ja) | 半導体装置 | |
US20160111529A1 (en) | Semiconductor device | |
JP6736531B2 (ja) | 半導体装置 | |
JP2009071217A (ja) | 半導体装置 | |
JP6721648B2 (ja) | 半導体装置 | |
JP5537359B2 (ja) | 半導体装置 | |
US20160079369A1 (en) | Semiconductor device | |
US11476355B2 (en) | Semiconductor device | |
CN105900245A (zh) | 半导体装置 | |
JP2017195224A (ja) | スイッチング素子 | |
TW201810386A (zh) | 半導體裝置 | |
US20220181471A1 (en) | Semiconductor device | |
US10553710B2 (en) | Semiconductor device | |
WO2019098122A1 (ja) | 半導体装置 | |
JP6089733B2 (ja) | 半導体装置 | |
JP7294004B2 (ja) | 半導体装置 | |
JP7517218B2 (ja) | 半導体装置 | |
JP2018182216A (ja) | 半導体装置 | |
JP2022181457A (ja) | 半導体装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A711 | Notification of change in applicant |
Free format text: JAPANESE INTERMEDIATE CODE: A711 Effective date: 20201030 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A821 Effective date: 20201030 |
|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20220119 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20221222 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20230110 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20230307 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20230509 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20230522 |
|
R151 | Written notification of patent or utility model registration |
Ref document number: 7294004 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R151 |