JP7267837B2 - 表示装置 - Google Patents
表示装置 Download PDFInfo
- Publication number
- JP7267837B2 JP7267837B2 JP2019094378A JP2019094378A JP7267837B2 JP 7267837 B2 JP7267837 B2 JP 7267837B2 JP 2019094378 A JP2019094378 A JP 2019094378A JP 2019094378 A JP2019094378 A JP 2019094378A JP 7267837 B2 JP7267837 B2 JP 7267837B2
- Authority
- JP
- Japan
- Prior art keywords
- terminal
- dummy
- terminals
- direction parallel
- pitch
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/15—Structure, shape, material or disposition of the bump connectors after the connecting process
- H01L2224/16—Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
- H01L2224/161—Disposition
- H01L2224/16151—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/16221—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/16225—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L2224/31—Structure, shape, material or disposition of the layer connectors after the connecting process
- H01L2224/32—Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
- H01L2224/321—Disposition
- H01L2224/32151—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/32221—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/32225—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/73—Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
- H01L2224/732—Location after the connecting process
- H01L2224/73201—Location after the connecting process on the same surface
- H01L2224/73203—Bump and layer connectors
- H01L2224/73204—Bump and layer connectors the bump connector being embedded into the layer connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/30—Technical effects
- H01L2924/35—Mechanical effects
- H01L2924/351—Thermal stress
- H01L2924/3511—Warping
Landscapes
- Devices For Indicating Variable Information By Combining Individual Elements (AREA)
- Liquid Crystal (AREA)
- Wire Bonding (AREA)
Description
Claims (18)
- 湾曲された表示領域と、前記表示領域の湾曲形状に伴って湾曲した端子領域を有し、前記端子領域にドライバICが搭載される表示装置であって、
前記ドライバICは、第1の長辺、第2の長辺、第1の短辺及び第2の短辺を有し、
前記第1の長辺に沿って第1の出力バンプが配置し、前記第2の長辺に沿って入力バンプが配置し、前記第1の短辺に沿って第2の出力バンプが配置し、前記第2の短辺に沿って第3の出力バンプが配置し、
前記端子領域には、前記第1の出力バンプに対応して第1の出力端子が形成され、前記入力バンプに対応して入力端子が形成され、前記第2の出力バンプに対応して第2の出力端子が形成され、前記第3の出力バンプに対応して第3の出力端子が形成され、
前記第2の出力端子の外側に、前記ドライバICの、前記第1の短辺と平行方向に複数の第1のダミー端子が形成され、前記第3の出力端子の外側に、前記ドライバICの、前記第2の短辺と平行方向に複数の第2のダミー端子が形成され、
前記第1のダミー端子は、前記ドライバICに形成された第1のダミーバンプと重畳し、前記第2のダミー端子は、前記ドライバICに形成された第2のダミーバンプと重畳し、
前記第1のダミー端子と前記第2のダミー端子の前記ドライバICの前記第1の長辺と平行な方向の長さは、前記第1の長辺と直角な方向の長さ以上であることを特徴とする表示装置。 - 前記第1のダミー端子の数は、前記第2の出力端子の数よりも多く、前記第2のダミー端子の数は、前記第3の出力端子の数よりも多いことを特徴とする請求項1に記載の表示装置。
- 前記第1のダミー端子の前記第1の短辺と平行方向のピッチは、前記第2の出力端子の前記第1の短辺と平行方向のピッチと同じであり、前記第2のダミー端子の前記第2の短辺と平行方向のピッチは、前記第3の出力端子の前記第2の短辺と平行方向のピッチと同じであることを特徴とする請求項1に記載の表示装置。
- 前記第1のダミー端子の前記第1の短辺と平行方向のピッチは、前記第2の出力端子の前記第1の短辺と平行方向のピッチよりも小さく、前記第2のダミー端子の前記第2の短辺と平行方向のピッチは、前記第3の出力端子の前記第2の短辺と平行方向のピッチよりも小さいことを特徴とする請求項1に記載の表示装置。
- 前記第1のダミー端子の前記第1の長辺と平行方向の長さは、前記第2の出力端子の前記第1の長辺と平行方向の長さよりも小さく、前記第1のダミー端子の前記第1の短辺と平行方向のピッチは、前記第2の出力端子の前記第1の短辺と平行方向のピッチよりも小さく、
前記第2のダミー端子の前記第1の長辺と平行方向の長さは、前記第3の出力端子の前記第1の長辺と平行方向の長さよりも小さく、前記第2のダミー端子の前記第2の短辺と平行方向のピッチは、前記第3の出力端子の前記第2の短辺と平行方向のピッチよりも小さいことを特徴とする請求項1に記載の表示装置。 - 前記第1のダミー端子と前記第1の出力端子の間隔は、前記第1の出力端子の端子間距離以上であって、前記入力端子の端子間距離以下であり、前記第2のダミー端子と前記第1の出力端子の間隔は、前記第1の出力端子の端子間距離以上であって、前記入力端子の端子間距離以下であることを特徴とする請求項1に記載の表示装置。
- 前記第1のダミー端子と前記第2のダミー端子の表面には、絶縁膜が形成され、前記第1のダミー端子は前記第1のダミーバンプから前記絶縁膜により絶縁されており、前記第2のダミー端子は前記第2のダミーバンプから前記絶縁膜により絶縁されていることを特徴とする請求項1に記載の表示装置。
- 前記絶縁膜は窒化シリコン膜であることを特徴とする請求項7に記載の表示装置。
- 湾曲された表示領域と、前記表示領域の湾曲形状に伴って湾曲した端子領域を有し、前記端子領域にドライバICが搭載される表示装置であって、
前記ドライバICは、第1の長辺、第2の長辺、第1の短辺及び第2の短辺を有し、
前記第1の長辺に沿って出力バンプが配置し、前記第2の長辺に沿って入力バンプが配置し、
前記端子領域には、前記出力バンプに対応して出力端子が形成され、前記入力バンプに対応して入力端子が形成され、
前記出力端子の外側であって、前記ドライバICの前記第1の短辺に対応する辺と平行方向に複数の第1のダミー端子が形成され、
前記出力端子の外側であって、前記ドライバICの前記第2の短辺に対応する辺と平行方向に複数の第2のダミー端子が形成され、
前記第1のダミー端子は、前記ドライバICに形成された第1のダミーバンプと重畳し、前記第2のダミー端子は、前記ドライバICに形成された第2のダミーバンプと重畳し、
前記第1のダミー端子と前記第2のダミー端子の前記ドライバICの前記第1の長辺と平行な方向の長さは、前記第1の長辺と直角な方向の長さ以上であることを特徴とする表示装置。 - 前記第1のダミー端子の前記第1の短辺と平行方向のピッチは、前記出力端子の前記第1の長辺と平行方向のピッチと同じであり、前記第2のダミー端子の前記第2の短辺と平行方向のピッチは、前記出力端子の前記第1の長辺と平行方向のピッチと同じであることを特徴とする請求項9に記載の表示装置。
- 前記第1のダミー端子の前記第1の短辺と平行方向のピッチは、前記出力端子の前記第1の長辺と平行方向のピッチよりも小さく、前記第2のダミー端子の前記第2の短辺と平行方向のピッチは、前記出力端子の前記第1の長辺と平行方向のピッチよりも小さいことを特徴とする請求項9に記載の表示装置。
- 前記第1のダミー端子の面積及び前記第2のダミー端子の面積は前記出力端子の面積よりも小さく、
前記第1のダミー端子の前記第1の短辺に対応する辺と平行方向のピッチは、前記出力端子の前記第1の短辺に対応する辺と平行方向のピッチよりも小さく、
前記第2のダミー端子の前記第2の短辺に対応する辺と平行方向のピッチは、前記出力端子の前記第2の短辺に対応する辺と平行方向のピッチよりも小さいことを特徴とする請求項9に記載の表示装置。 - 前記第1のダミー端子及び前記第2のダミー端子の前記第1の長辺と平行方向の長さは、前記出力端子の前記第1の長辺と直角方向の長さよりも小さいことを特徴とする請求項9に記載の表示装置。
- 前記第1のダミー端子の外側に前記第1の短辺と平行方向に複数の第3のダミー端子が形成され、
前記第2のダミー端子の外側に前記第2の短辺と平行方向に複数の第4のダミー端子が形成されていることを特徴とする請求項9に記載の表示装置。 - 前記第1のダミー端子の前記第1の短辺と平行方向のピッチと前記第3のダミー端子の前記第1の短辺と平行方向のピッチは同じであり、
前記第2のダミー端子の前記第2の短辺と平行方向のピッチと前記第4のダミー端子の前記第2の短辺と平行方向のピッチは同じであることを特徴とする請求項14に記載の表示装置。 - 前記第1のダミー端子と前記出力端子の間隔は、前記出力端子の端子間距離以上であって、前記入力端子の端子間距離以下であることを特徴とする請求項9に記載の表示装置。
- 前記第1のダミー端子と前記第2のダミー端子の表面には、絶縁膜が形成され、前記第1のダミー端子と前記第1のダミーバンプは前記絶縁膜により絶縁されており、前記第2のダミー端子と前記第2のダミーバンプは前記絶縁膜により絶縁されていることを特徴とする請求項9に記載の表示装置。
- 前記絶縁膜は窒化シリコン膜であることを特徴とする請求項17に記載の表示装置。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2019094378A JP7267837B2 (ja) | 2019-05-20 | 2019-05-20 | 表示装置 |
CN202020831324.0U CN211956078U (zh) | 2019-05-20 | 2020-05-18 | 显示装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2019094378A JP7267837B2 (ja) | 2019-05-20 | 2019-05-20 | 表示装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2020190588A JP2020190588A (ja) | 2020-11-26 |
JP7267837B2 true JP7267837B2 (ja) | 2023-05-02 |
Family
ID=73170758
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2019094378A Active JP7267837B2 (ja) | 2019-05-20 | 2019-05-20 | 表示装置 |
Country Status (2)
Country | Link |
---|---|
JP (1) | JP7267837B2 (ja) |
CN (1) | CN211956078U (ja) |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN113823183B (zh) * | 2021-09-30 | 2022-09-09 | 武汉华星光电技术有限公司 | 显示面板及显示装置 |
JP7324984B2 (ja) * | 2021-12-12 | 2023-08-14 | 株式会社医療情報技術研究所 | 組織間文書情報共有システム |
CN114255658B (zh) * | 2021-12-16 | 2023-03-17 | 武汉华星光电技术有限公司 | 显示面板及显示装置 |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2005026682A (ja) | 2003-06-30 | 2005-01-27 | Innolux Display Corp | Cog実装方式の構造 |
JP2005182012A (ja) | 2003-12-15 | 2005-07-07 | Samsung Electronics Co Ltd | 駆動チップ及びこれを有する表示装置 |
WO2008013014A1 (fr) | 2006-07-27 | 2008-01-31 | Sharp Kabushiki Kaisha | Dispositif d'affichage |
JP2009180904A (ja) | 2008-01-30 | 2009-08-13 | Sharp Corp | 表示装置、及びそれに用いられるドライバic |
WO2012117960A1 (ja) | 2011-03-02 | 2012-09-07 | シャープ株式会社 | 半導体素子および表示パネル |
Family Cites Families (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0968715A (ja) * | 1995-09-01 | 1997-03-11 | Hitachi Ltd | 液晶表示装置 |
-
2019
- 2019-05-20 JP JP2019094378A patent/JP7267837B2/ja active Active
-
2020
- 2020-05-18 CN CN202020831324.0U patent/CN211956078U/zh active Active
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2005026682A (ja) | 2003-06-30 | 2005-01-27 | Innolux Display Corp | Cog実装方式の構造 |
JP2005182012A (ja) | 2003-12-15 | 2005-07-07 | Samsung Electronics Co Ltd | 駆動チップ及びこれを有する表示装置 |
WO2008013014A1 (fr) | 2006-07-27 | 2008-01-31 | Sharp Kabushiki Kaisha | Dispositif d'affichage |
JP2009180904A (ja) | 2008-01-30 | 2009-08-13 | Sharp Corp | 表示装置、及びそれに用いられるドライバic |
WO2012117960A1 (ja) | 2011-03-02 | 2012-09-07 | シャープ株式会社 | 半導体素子および表示パネル |
Also Published As
Publication number | Publication date |
---|---|
JP2020190588A (ja) | 2020-11-26 |
CN211956078U (zh) | 2020-11-17 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US11300835B2 (en) | Liquid crystal display device | |
JP7267837B2 (ja) | 表示装置 | |
KR102547266B1 (ko) | 액정 표시장치 | |
CN108388054B (zh) | 显示面板与显示装置 | |
TWI400509B (zh) | 可撓性顯示模組及其製作方法 | |
KR100707550B1 (ko) | 액티브 매트릭스 기판과 이 기판을 구비하는 액정디스플레이 장치 | |
JP4952425B2 (ja) | 液晶装置および電子機器 | |
CN104730780B (zh) | 液晶显示设备 | |
JP2001154178A (ja) | 積層型表示装置 | |
WO2007063667A1 (ja) | 回路部材、電極接続構造及びそれを備えた表示装置 | |
KR102413480B1 (ko) | 표시 장치 및 이의 제조 방법 | |
CN113193017B (zh) | 显示面板和显示装置 | |
JP4851255B2 (ja) | 表示装置 | |
WO2011161857A1 (ja) | 表示装置 | |
US8248569B2 (en) | Display device | |
CN111584518B (zh) | 阵列基板和其制作方法,显示面板 | |
WO2018003795A1 (ja) | 表示装置 | |
JP6291215B2 (ja) | 表示装置 | |
TWI439778B (zh) | 畫素陣列基板及顯示面板 | |
JP7274627B2 (ja) | 表示装置 | |
JP2008203484A (ja) | 電気光学装置、フレキシブル回路基板の実装構造体及び電子機器 | |
JP2001242480A (ja) | 液晶表示装置及びその製造方法並びに電子機器 | |
JP2004118089A (ja) | 液晶表示装置 | |
US11513402B2 (en) | Auxiliary coupling layer between display panel and circuit member and display device having the same | |
JP2011233624A (ja) | 半導体素子及び該半導体素子を備える電子機器 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20220509 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20221228 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20230110 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20230309 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20230322 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20230420 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 7267837 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |