JP6662947B2 - ディスプレイ駆動方法 - Google Patents

ディスプレイ駆動方法 Download PDF

Info

Publication number
JP6662947B2
JP6662947B2 JP2018089535A JP2018089535A JP6662947B2 JP 6662947 B2 JP6662947 B2 JP 6662947B2 JP 2018089535 A JP2018089535 A JP 2018089535A JP 2018089535 A JP2018089535 A JP 2018089535A JP 6662947 B2 JP6662947 B2 JP 6662947B2
Authority
JP
Japan
Prior art keywords
voltage signal
applying
row
gate line
switching voltage
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
JP2018089535A
Other languages
English (en)
Other versions
JP2018151654A (ja
Inventor
ルイ・リウ
ハオ・ザン
シュエ・ドン
ヒュンキュ・キム
シャオボ・シエ
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Beijing BOE Optoelectronics Technology Co Ltd
Original Assignee
Beijing BOE Optoelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Beijing BOE Optoelectronics Technology Co Ltd filed Critical Beijing BOE Optoelectronics Technology Co Ltd
Publication of JP2018151654A publication Critical patent/JP2018151654A/ja
Application granted granted Critical
Publication of JP6662947B2 publication Critical patent/JP6662947B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3677Details of drivers for scan electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0202Addressing of scan or signal lines
    • G09G2310/0205Simultaneous scanning of several lines in flat panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0224Details of interlacing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0219Reducing feedthrough effects in active matrix panels, i.e. voltage changes on the scan electrode influencing the pixel voltage due to capacitive coupling

Description

本発明は、ディスプレイの分野に関し、詳細には、ディスプレイ駆動方法に関する。
エレクトロニクス技術の継続的な発展によって、LCDディスプレイが様々な分野において幅広く使用されてきた。薄膜トランジスタ(TFT)アレイ基板は、液晶ディスプレイの重要な部品である。大多数のTFTアレイ基板は、ベース、共通電極線、ゲート線およびデータ線、ならびに他の構造を含み、ゲート線はサブ画素の2つの行の間に配設され、データ線はサブ画素の2つの列の間に配設され、ゲート線およびデータ線の交差領域が画素ユニットを形成し、共通電極線もまたサブ画素の2つの行の間に配設される。
図1に示す駆動方法では、オーバーラップスキャン駆動モードを使用し、すなわち、ゲートパルス信号がそれらの間でオーバーラップする。図1は、データ線上のデータ電圧信号、ならびに4つのゲート線G1、G2、G3、およびG4上のスイッチング電圧信号を示し、スイッチング電圧信号はパルス信号であり得る。ゲート線G2上のスイッチング電圧信号に関しては、スイッチング電圧信号の前半において、すぐ前のゲート線に対応するデータ電圧信号が書き込まれ、スイッチング電圧信号の後半において、現在のゲート線に対応するデータ電圧信号が書き込まれる。実際の駆動の際には、4つのゲート線G1、G2、G3、およびG4上のスイッチング電圧信号が、順番にターンオンされるように薄膜トランジスタを制御する場合、まず第1に薄膜トランジスタがターンオンされ、データ電圧信号が画素ユニットに付与される。ゲート電圧の変化の際には、2つの近接するゲート線上のスイッチング電圧信号が両方とも高いレベルにある(すなわちTFTがターンオンされている)ある決まった期間が存在し、したがって2つのゲート線上の変化する電圧により生成される磁場が重畳され、そのことが強いカップリング効果を招く。加えて、ゲート線上の電圧の急速な変化に起因して、ゲート線に平行な共通電極線上の電圧は通常一定であるが、高められたカップリング効果がさらに、共通電極電圧VCOMの不安定性を招き、スクリーンのディスプレイ品質に影響を与えることになる。
米国特許出願公開第2009/0262058号明細書
本発明の実施形態は、ゲート線上の電圧の急速な変化に起因するカップリング効果を低減し、ディスプレイの安定性を向上させることが可能であるディスプレイ駆動方法を提供する。
本出願は、オーバーラップスキャンモードを使用するディスプレイ駆動方法を提供し、画素ユニットの2つの行ごとに、それぞれ画素ユニットの2つの行を制御するための2つのゲート線を有し、2つのゲート線は、それぞれゲート線に接続される画素ユニットを駆動し、各々のゲート線群は、近接する2つのゲート線のN個の対を含み、Nは自然数であり、前記駆動方法は、
ゲート線群内の奇数のゲート線にスイッチング電圧信号を順次付与するステップ、および、
ゲート線群内の偶数のゲート線にスイッチング電圧信号を順次付与するステップ
を含み、
奇数のゲート線上のスイッチング電圧信号が立ち下がりエッジにあるとき、偶数のゲート線上のスイッチング電圧信号は立ち上がりエッジにある。
さらに、N=2であるとき、各々のゲート線群は4つのゲート線を含む。
ゲート線群は、第1のゲート線、第2のゲート線、第3のゲート線、および第4のゲート線を備え、ディスプレイ駆動方法は、
第1のゲート線にスイッチング電圧信号を付与し、画素ユニットの対応する第1の行に第1のデータ電圧信号を付与するステップ、
第3のゲート線にスイッチング電圧信号を付与し、画素ユニットの対応する第3の行に第3のデータ電圧信号を付与するステップ、
第2のゲート線にスイッチング電圧信号を付与し、画素ユニットの対応する第2の行に第2のデータ電圧信号を付与するステップ、
第4のゲート線にスイッチング電圧信号を付与し、画素ユニットの対応する第4の行に第4のデータ電圧信号を付与するステップ
を含む。
さらに、画素ユニットの対応する第1の行にデータ電圧信号を付与するステップは、スイッチング電圧信号の後半において、画素ユニットの対応する第1の行に第1のデータ電圧信号を付与するステップを含み、
画素ユニットの対応する第3の行にデータ電圧信号を付与するステップは、スイッチング電圧信号の前半において、画素ユニットの対応する第3の行に、画素ユニットの第1の行の第1のデータ電圧信号を送信し、スイッチング電圧信号の後半において、画素ユニットの第3の行に第3のデータ電圧信号を送信するステップを含み、
画素ユニットの第2の行にデータ電圧信号を付与するステップは、スイッチング電圧信号の前半において、画素ユニットの対応する第2の行に、画素ユニットの第3の行の第3のデータ電圧信号を送信し、スイッチング電圧信号の後半において、画素ユニットの第2の行に第2のデータ電圧信号を送信するステップを含み、
画素ユニットの第4の行にデータ電圧信号を付与するステップは、スイッチング電圧信号の前半において、画素ユニットの対応する第4の行に、画素ユニットの第2の行の第2のデータ電圧信号を送信し、スイッチング電圧信号の後半において、画素ユニットの第4の行に第4のデータ電圧信号を送信するステップを含む。
さらに、N=4であるとき、ゲート線群の各々は8つのゲート線を含む。
さらに、ゲート線群は、第1のゲート線、第2のゲート線、第3のゲート線、第4のゲート線、第5のゲート線、第6のゲート線、第7のゲート線、および第8のゲート線を備え、駆動方法は、
第1のゲート線にスイッチング電圧信号を付与し、画素ユニットの対応する第1の行にデータ電圧信号を付与するステップ、
第3のゲート線にスイッチング電圧信号を付与し、画素ユニットの対応する第3の行にデータ電圧信号を付与するステップ、
第5のゲート線にスイッチング電圧信号を付与し、画素ユニットの対応する第5の行にデータ電圧信号を付与するステップ、
第7のゲート線にスイッチング電圧信号を付与し、画素ユニットの対応する第7の行にデータ電圧信号を付与するステップ、
第2のゲート線にスイッチング電圧信号を付与し、画素ユニットの対応する第2の行にデータ電圧信号を付与するステップ、
第4のゲート線にスイッチング電圧信号を付与し、画素ユニットの対応する第4の行にデータ電圧信号を付与するステップ、
第6のゲート線にスイッチング電圧信号を付与し、画素ユニットの対応する第6の行にデータ電圧信号を付与するステップ、
第8のゲート線にスイッチング電圧信号を付与し、画素ユニットの対応する第8の行にデータ電圧信号を付与するステップ
を含む。
さらに、画素ユニットの対応する第1の行にデータ電圧信号を付与するステップは、スイッチング電圧信号の最後の四半分において、画素ユニットの対応する第1の行に第1のデータ電圧信号を付与するステップを含み、
画素ユニットの対応する第3の行にデータ電圧信号を付与するステップは、スイッチング電圧信号の第3の四半分において、画素ユニットの対応する第3の行に第1のデータ電圧信号を付与し、スイッチング電圧信号の最後の四半分において、画素ユニットの対応する第3の行に第3のデータ電圧信号を付与するステップを含み、
画素ユニットの対応する第5の行にデータ電圧信号を付与するステップは、スイッチング電圧信号の第2の四半分において、画素ユニットの対応する第5の行に第1のデータ電圧信号を付与し、スイッチング電圧信号の第3の四半分において、画素ユニットの対応する第5の行に第3のデータ電圧信号を付与し、スイッチング電圧信号の最後の四半分において、画素ユニットの対応する第5の行に第5のデータ電圧信号を付与するステップを含み、 画素ユニットの対応する第7の行にデータ電圧信号を付与するステップは、スイッチング電圧信号の第1の四半分において、画素ユニットの対応する第7の行に第1のデータ電圧信号を付与し、スイッチング電圧信号の第2の四半分において、画素ユニットの対応する第7の行に第3のデータ電圧信号を付与し、スイッチング電圧信号の第3の四半分において、画素ユニットの対応する第7の行に第5のデータ電圧信号を付与し、スイッチング電圧信号の最後の四半分において、画素ユニットの対応する第7の行に第7のデータ電圧信号を付与するステップを含み、
画素ユニットの対応する第2の行にデータ電圧信号を付与するステップは、スイッチング電圧信号の第1の四半分において、画素ユニットの対応する第2の行に第3のデータ電圧信号を付与し、スイッチング電圧信号の第2の四半分において、画素ユニットの対応する第2の行に第5のデータ電圧信号を付与し、スイッチング電圧信号の第3の四半分において、画素ユニットの対応する第2の行に第7のデータ電圧信号を付与し、スイッチング電圧信号の最後の四半分において、画素ユニットの対応する第2の行に第2のデータ電圧信号を付与するステップを含み、
画素ユニットの対応する第4の行にデータ電圧信号を付与するステップは、スイッチング電圧信号の第1の四半分において、画素ユニットの対応する第4の行に第5のデータ電圧信号を付与し、スイッチング電圧信号の第2の四半分において、画素ユニットの対応する第4の行に第7のデータ電圧信号を付与し、スイッチング電圧信号の第3の四半分において、画素ユニットの対応する第4の行に第2のデータ電圧信号を付与し、スイッチング電圧信号の最後の四半分において、画素ユニットの対応する第4の行に第4のデータ電圧信号を付与するステップを含み、
画素ユニットの対応する第6の行にデータ電圧信号を付与するステップは、スイッチング電圧信号の第1の四半分において、画素ユニットの対応する第6の行に第7のデータ電圧信号を付与し、スイッチング電圧信号の第2の四半分において、画素ユニットの対応する第6の行に第2のデータ電圧信号を付与し、スイッチング電圧信号の第3の四半分において、画素ユニットの対応する第6の行に第4のデータ電圧信号を付与し、スイッチング電圧信号の最後の四半分において、画素ユニットの対応する第6の行に第6のデータ電圧信号を付与するステップを含み、
画素ユニットの対応する第8の行にデータ電圧信号を付与するステップは、スイッチング電圧信号の第1の四半分において、画素ユニットの対応する第8の行に第2のデータ電圧信号を付与し、スイッチング電圧信号の第2の四半分において、画素ユニットの対応する第8の行に第4のデータ電圧信号を付与し、スイッチング電圧信号の第3の四半分において、画素ユニットの対応する第8の行に第6のデータ電圧信号を付与し、スイッチング電圧信号の最後の四半分において、画素ユニットの対応する第8の行に第8のデータ電圧信号を付与するステップを含む。
さらに、ゲート線群内の奇数のゲート線にスイッチング電圧信号を順次付与するステップの間に、方法は、
タイミングコントローラのランダムアクセスメモリに偶数のゲート線のスイッチング電圧信号を記憶するステップ
をさらに含み、
ゲート線群内の偶数のゲート線にスイッチング電圧信号を順次付与するステップの前に、方法は、
偶数のゲート線のスイッチング電圧信号をタイミングコントローラのランダムアクセスメモリから読み出すステップ
をさらに含む。
本発明の実施形態のディスプレイ駆動方法によれば、すべてのゲート線がいくつかの群に分けられ、ディスプレイをスキャンするとき、まず第1に第1のゲート線群内の奇数のゲート線にスイッチング電圧信号が順次付与され、次いで第1のゲート線群内の偶数のゲート線にスイッチング電圧信号が順次付与される。このようにして、近接する2つのゲート線上のスイッチング電圧信号は、一方が、他方が立ち下がりエッジにある間、立ち上がりエッジにあるように設定され、2つの近接するゲート線の電圧変化により生成される磁場が相互に相殺され、そのことによってディスプレイの安定性が向上する。
より明確に本発明または従来技術の実施形態を例証するために、実施形態を説明する際に参照することになる図面を手短に説明する。言うまでもなく、以降で説明することになる図面は、単に本発明の一部の実施形態であり、当業者にとっては、創造的努力の前提なしに、他の図面をこれらの図によって得ることが可能である。
従来技術における駆動方法のタイミング図である。 本発明の実施形態によるディスプレイ駆動方法の概略フローチャートである。 本発明の実施形態によるアレイ基板の概略構造図である。 本発明の実施形態による駆動方法のタイミングチャートである。 本発明の実施形態によるディスプレイ駆動方法の別の概略フローチャートである。 本発明の実施形態による駆動方法の別のタイミングチャートである。 本発明の実施形態によるディスプレイ駆動方法のさらに別の概略フローチャートである。
本発明の実施形態は、ゲート線上の電圧の急速な変化に起因するカップリング現象を低減し、ディスプレイの安定性を向上させることが可能であるディスプレイ駆動方法を提供する。
以下の説明では、限定ではなく例証のために、システム構造、インターフェース、技法などの具体的な詳細を、本発明の徹底した理解のために提案する。しかしながら、これらの具体的な詳細を伴わない本発明の他の実施形態が当業者には明白である。他の事例では、よく知られているデバイス、回路、および方法に対する詳細な説明を、本発明を不明瞭にしないように不必要な詳細説明を回避するために省略する。
本発明によるディスプレイ駆動方法を、ディスプレイデバイスを駆動するために使用することが可能であり、ディスプレイデバイスは、液晶ディスプレイまたは有機発光ダイオード(OLED)パネルを含み得る。本発明の様々な実施形態を、例としてLCDを使用して説明する。
本実施形態は、オーバーラップスキャンモード(すなわち、スイッチング電圧信号がそれらの間でオーバーラップする)を使用するディスプレイ駆動方法を提供し、LCDの画素ユニットの2つの近接する行ごとに2つのゲート線を有し、2つのゲート線は、それぞれゲート線に接続される画素ユニットを駆動し、各々のゲート線群は、近接する2つのゲート線のN個の対を含み、Nは自然数である。本実施形態では、第1のゲート線群および第2のゲート線群を備える2つのゲート線群が例示される。図2に示すように方法は、
ステップ101、第1のゲート線群内の奇数のゲート線にスイッチング電圧信号を順次付与するステップを含む。
本実施形態によるLCDでは、画素ユニットの2つの行ごとに、それぞれ画素ユニットの2つの行を制御するための2つのゲート線を有し、2つのゲート線は、それぞれゲート線に接続される画素ユニットを駆動し、各々のゲート線群は、近接する2つのゲート線のN個の対を含み、Nは自然数である。具体的には本実施形態のアレイ基板の構造が図3に示され、第2i-1および第2iのゲート線が、画素ユニットの2つの近接する行の間に配置され、iは自然数であり、2つの近接するゲート線(1つの奇数のゲート線および1つの偶数のゲート線)が、画素ユニットの2つの行の間の間隙に配置される。すなわち、第1のゲート線10および第2のゲート線20が両方とも、画素ユニットの第1の行と画素ユニットの第2の行との間に配置され、第3のゲート線30および第4のゲート線40が、画素ユニットの第3の行と第4の行との間に配置される。本実施形態では、2つの近接するゲート線(1つの奇数のゲート線および1つの偶数のゲート線)のスイッチング電圧信号のオーバーラップする領域は、スイッチング電圧信号の半分を占める。第2i-1および第2iのゲート線のスイッチング電圧信号に関して、一方のゲート線のスイッチング電圧信号が立ち上がりエッジにあるとき、他方のゲート線のスイッチング電圧信号は立ち下がりエッジにある。すなわち、同じ間隙内の2つの近接するゲート線のうちの一方のゲート線のスイッチング電圧信号は、他方のゲート線のスイッチング電圧信号が立ち下がりエッジにある間、立ち上がりエッジにある。2つのゲート線が極近傍であることに起因して、2つのゲート線上の変化する電圧により生成される磁場は著しく相殺される。
本実施形態では、すべてのゲート線がいくつかの群に分けられ、群の各々は少なくとも4つのゲート線を有し、各々の群内のゲート線の数は同じである。LCDの表示の際には、まず第1に第1のゲート線群内の奇数のゲート線にスイッチング電圧信号が順次付与される。これ以降、本ステップの駆動方法を、例えば各々のゲート線群内の4つのゲート線によって詳細に説明する。
図4に示すように、第1のゲート線群は、第1のゲート線G1、第2のゲート線G2、第3のゲート線G3、および第4のゲート線G4を備え、ゲート線の各々にスイッチング電圧信号が付与される。
まず第1に、第1のゲート線G1にスイッチング電圧信号を付与し、画素ユニットの対応する第1の行にデータ電圧信号を付与する。具体的には、スイッチング電圧信号の後半において、画素ユニットの対応する第1の行に第1のデータ電圧信号1を付与する。
次いで、第3のゲート線G3にスイッチング電圧信号を付与し、画素ユニットの対応する第3の行にデータ電圧信号を付与する。具体的には、データ信号駆動ユニットが画素ユニットの第1の行に第1のデータ電圧信号1を付与しているときに第3のゲート線G3がターンオンされるので、そのことによって、スイッチング電圧信号の前半において、画素ユニットの対応する第3の行に、画素ユニットの第1の行の第1のデータ電圧信号1が書き込まれ、スイッチング電圧信号の後半において、画素ユニットの第3の行に第3のデータ電圧信号3が書き込まれる。
さらにまた、ゲート線が群化され、6つまたは8つのゲート線を1つの群に分けることが可能であり、他の偶数のゲート線を所望に応じて使用することが可能である。本発明はそれらのことに限定されない。
ステップ102、第1のゲート線群内の偶数のゲート線にスイッチング電圧信号を順次付与するステップ。
第1のゲート線群内の奇数のゲート線にスイッチング電圧信号を順次付与するステップが完了された後、第1のゲート線群内の偶数のゲート線に、スイッチング電圧信号が順次付与される。
まず第1に、第2のゲート線G2にスイッチング電圧信号を付与し、画素ユニットの第2の行にデータ電圧信号を付与する。具体的には、データ信号駆動ユニットが画素ユニットの第3の行に第3のデータ電圧信号3を付与しているときに第2のゲート線G2がターンオンされるので、そのことによって、スイッチング電圧信号の前半において、画素ユニットの対応する第2の行に、画素ユニットの第3の行の第3のデータ電圧信号3が書き込まれ、スイッチング電圧信号の後半において、画素ユニットの第2の行に第2のデータ電圧信号2が書き込まれる。
次いで、第4のゲート線G4にスイッチング電圧信号を付与し、画素ユニットの対応する第4の行にデータ電圧信号を付与する。具体的には、データ信号駆動ユニットが画素ユニットの第2の行に第2のデータ電圧信号2を付与しているときに第4のゲート線G4がターンオンされるので、そのことによって、スイッチング電圧信号の前半において、画素ユニットの対応する第4の行に、画素ユニットの第2の行の第2のデータ電圧信号2が書き込まれ、スイッチング電圧信号の後半において、画素ユニットの第4の行に第4のデータ電圧信号4が書き込まれる。
図4に示すように、同じ間隙内の近接する2つのゲート線上のスイッチング電圧信号は、第1のゲート線G1のスイッチング電圧信号が、第2のゲート線G2のスイッチング電圧信号が立ち上がりエッジにある間、立ち下がりエッジにあるように設定され、そのことによって、2つのゲート線の電圧変化により生成される磁場が相互に相殺され、カップリング効果が低減され、ゲート線上の電圧の変化は、共通電極線およびデータ線などの他の金属線に影響を与えない。
さらに図5に示すように、第1のゲート線群の駆動が完了した後、第2の、第3の…ゲート線群が順次駆動されることになり、ついにはスクリーン全体のゲート線がスキャンされる。具体的には、第1のゲート線群内の偶数のゲート線にスイッチング電圧信号を順次付与するステップの後、方法は、
ステップ103、第2のゲート線群内の奇数のゲート線にスイッチング電圧信号を順次付与するステップ、および、
ステップ104、第2のゲート線群内の偶数のゲート線にスイッチング電圧信号を順次付与するステップをさらに含む。
第2のゲート線群は、第5のゲート線G5、第6のゲート線G6、第7のゲート線G7、および第8のゲート線G8を備え、ゲート線の各々にスイッチング電圧信号が付与される。上記で述べたステップは、具体的には、
第5のゲート線G5にスイッチング電圧信号を付与し、画素ユニットの第5の行にデータ電圧信号を付与するステップであり、具体的には、スイッチング電圧信号の前半において、画素ユニットの対応する第5の行に、G4の第4のデータ電圧信号4が書き込まれ、スイッチング電圧信号の後半において、画素ユニットの第5の行に第5のデータ電圧信号5が書き込まれるステップ、
第7のゲート線G7にスイッチング電圧信号を付与し、画素ユニットの第7の行にデータ電圧信号を付与するステップであり、具体的には、スイッチング電圧信号の前半において、画素ユニットの対応する第7の行に、G5の第5のデータ電圧信号5が書き込まれ、スイッチング電圧信号の後半において、画素ユニットの第7の行に第7のデータ電圧信号7が書き込まれるステップ、
第6のゲート線G6にスイッチング電圧信号を付与し、画素ユニットの第6の行にデータ電圧信号を付与するステップであり、具体的には、スイッチング電圧信号の前半において、画素ユニットの対応する第6の行に、G7の第7のデータ電圧信号7が書き込まれ、スイッチング電圧信号の後半において、画素ユニットの第6の行に第6のデータ電圧信号6が書き込まれるステップ、 第8のゲート線G8にスイッチング電圧信号を付与し、画素ユニットの第8の行にデータ電圧信号を付与するステップであり、具体的には、スイッチング電圧信号の前半において、画素ユニットの対応する第8の行に、G6の第6のデータ電圧信号6が書き込まれ、スイッチング電圧信号の後半において、画素ユニットの第8の行に第8のデータ電圧信号8が書き込まれるステップ
を含む。
さらに、ゲート線群内の奇数のゲート線にスイッチング電圧信号を順次付与するステップの間に、方法は、
タイミングコントローラのRAM(ランダムアクセスメモリ)に偶数のゲート線のスイッチング電圧信号を記憶するステップ
をさらに含み、
ゲート線群内の偶数のゲート線にスイッチング電圧信号を順次付与するステップの前に、方法は、
偶数のゲート線のスイッチング電圧信号をタイミングコントローラのRAMから読み出すステップ
をさらに含む。
本実施形態では、第1のゲート線にスイッチング電圧信号を付与した後、第2のゲート線ではなく第3のゲート線にスイッチング電圧信号が付与され、したがって第2のゲート線のスイッチング電圧信号は一時的に記憶されることになる。具体的には本実施形態によれば、偶数のゲート線のスイッチング電圧信号がタイミングコントローラのRAMに記憶され、スイッチング電圧信号が偶数のゲート線に付与されることになるとき、偶数のゲート線のスイッチング電圧信号をタイミングコントローラのRAMから読み出すことが可能である。
図6および図7に示すように、N=4であるとき、本発明のさらなる実施形態として、ゲート線群の各々は8つのゲート線、すなわち、第1のゲート線G10、第2のゲート線G20、第3のゲート線G30、第4のゲート線G40、第5のゲート線G50、第6のゲート線G60、第7のゲート線G70、および第8のゲート線G80を含む。上記の実施形態との違いは、本実施形態によれば、各々のゲート線群内の2つの近接する奇数のゲート線のスイッチング電圧信号のオーバーラップする領域が、スイッチング電圧信号の4分の3を占め、そのことが、各々のゲート線群内のゲート線の数が少なくとも8であることを意味するということである。以下のステップのシーケンスは、正確には実際的なシーケンスではないことに留意されたい。図7に示すように、本発明の駆動方法は以下のステップを含む。
ステップ201、第1のゲート線にスイッチング電圧信号を付与し、画素ユニットの対応する第1の行にデータ電圧信号を付与するステップである。
具体的には、まず第1に第1のゲート線G10にスイッチング電圧信号を付与し、次いで、スイッチング電圧信号の最後の四半分において、画素ユニットの対応する第1の行に第1のデータ電圧信号1を付与するステップ。
ステップ202、第3のゲート線にスイッチング電圧信号を付与し、画素ユニットの対応する第3の行にデータ電圧信号を付与するステップである。
具体的には、第3のゲート線G30にスイッチング電圧信号を付与した後、データ信号駆動ユニットが、スイッチング電圧信号の第3の四半分において第1のデータ電圧信号1を付与しており、TFTがこの期間にターンオンされ、したがってデータ信号駆動ユニットが、スイッチング電圧信号の第3の四半分において、画素ユニットの対応する第3の行に第1のデータ電圧信号を付与し、スイッチング電圧信号の最後の四半分において第3のデータ電圧信号3を付与し、このことによって、スイッチング電圧信号の最後の四半分において、画素ユニットの対応する第3の行に第3のデータ電圧信号3を付与するステップ。
ステップ203、第5のゲート線にスイッチング電圧信号を付与し、画素ユニットの対応する第5の行にデータ電圧信号を付与するステップである。
具体的には、スイッチング電圧信号の第2の四半分において、第5のゲート線G50によって、画素ユニットの対応する第5の行に第1のデータ電圧信号1を付与し、スイッチング電圧信号の第3の四半分において、画素ユニットの対応する第5の行に第3のデータ電圧信号3を付与し、スイッチング電圧信号の最後の四半分において、画素ユニットの対応する第5の行に第5のデータ電圧信号5を付与するステップ。
ステップ204、第7のゲート線にスイッチング電圧信号を付与し、画素ユニットの対応する第7の行にデータ電圧信号を付与するステップである。
具体的には、スイッチング電圧信号の第1の四半分において、第7のゲート線G70によって、画素ユニットの対応する第7の行に第1のデータ電圧信号1を付与し、スイッチング電圧信号の第2の四半分において、画素ユニットの対応する第7の行に第3のデータ電圧信号3を付与し、スイッチング電圧信号の第3の四半分において、画素ユニットの対応する第7の行に第5のデータ電圧信号5を付与し、スイッチング電圧信号の最後の四半分において、画素ユニットの対応する第7の行に第7のデータ電圧信号7を付与するステップ。
ステップ205、第2のゲート線にスイッチング電圧信号を付与し、画素ユニットの対応する第2の行にデータ電圧信号を付与するステップである。
具体的には、スイッチング電圧信号の第1の四半分において、第2のゲート線G20によって、画素ユニットの対応する第2の行に第3のデータ電圧信号3を付与し、スイッチング電圧信号の第2の四半分において、画素ユニットの対応する第2の行に第5のデータ電圧信号5を付与し、スイッチング電圧信号の第3の四半分において、画素ユニットの対応する第2の行に第7のデータ電圧信号7を付与し、スイッチング電圧信号の最後の四半分において、画素ユニットの対応する第2の行に第2のデータ電圧信号2を付与するステップ。
ステップ206、第4のゲート線にスイッチング電圧信号を付与し、画素ユニットの対応する第4の行にデータ電圧信号を付与するステップである。
具体的には、スイッチング電圧信号の第1の四半分において、第4のゲート線G40によって、画素ユニットの対応する第4の行に第5のデータ電圧信号5を付与し、スイッチング電圧信号の第2の四半分において、画素ユニットの対応する第4の行に第7のデータ電圧信号7を付与し、スイッチング電圧信号の第3の四半分において、画素ユニットの対応する第4の行に第2のデータ電圧信号2を付与し、スイッチング電圧信号の最後の四半分において、画素ユニットの対応する第4の行に第4のデータ電圧信号4を付与するステップ。
ステップ207、第6のゲート線にスイッチング電圧信号を付与し、画素ユニットの対応する第6の行にデータ電圧信号を付与するステップである。
具体的には、スイッチング電圧信号の第1の四半分において、第6のゲート線G60によって、画素ユニットの対応する第6の行に第7のデータ電圧信号7を付与し、スイッチング電圧信号の第2の四半分において、画素ユニットの対応する第6の行に第2のデータ電圧信号2を付与し、スイッチング電圧信号の第3の四半分において、画素ユニットの対応する第6の行に第4のデータ電圧信号4を付与し、スイッチング電圧信号の最後の四半分において、画素ユニットの対応する第6の行に第6のデータ電圧信号6を付与するステップ。
ステップ208、第8のゲート線にスイッチング電圧信号を付与し、画素ユニットの対応する第8の行にデータ電圧信号を付与するステップである。
具体的には、スイッチング電圧信号の第1の四半分において、第8のゲート線G80によって、画素ユニットの対応する第8の行に第2のデータ電圧信号2を付与し、スイッチング電圧信号の第2の四半分において、画素ユニットの対応する第8の行に第4のデータ電圧信号4を付与し、スイッチング電圧信号の第3の四半分において、画素ユニットの対応する第8の行に第6のデータ電圧信号6を付与し、スイッチング電圧信号の最後の四半分において、画素ユニットの対応する第8の行に第8のデータ電圧信号8を付与するステップ。
本発明の実施形態のディスプレイ駆動方法によれば、すべてのゲート線がいくつかの群に分けられ、ディスプレイをスキャンするとき、まず第1に第1のゲート線群内の奇数のゲート線にスイッチング電圧信号が順次付与され、次いで第1のゲート線群内の偶数のゲート線にスイッチング電圧信号が順次付与される。このようにして、近接する2つのゲート線上のスイッチング電圧信号は、一方が、他方が立ち下がりエッジにある間、立ち上がりエッジにあるように設定され、2つの近接するゲート線の電圧変化により生成される磁場が相互に相殺され、その結果、カップリング効果が著しく低減され、ディスプレイの安定性が向上する。
上記は本発明の具体的な実施形態であるが、本発明の範囲はそれらに限定されず、本発明の技術的範囲内での変形または置換は、当業者であれば明白であり、本発明の保護範囲内に含まれるべきである。そのことに応じて、本発明の保護範囲は添付の特許請求の範囲により定義されるべきである。
10 第1のゲート線
20 第2のゲート線
30 第3のゲート線
40 第4のゲート線
G1 第1のゲート線
G2 第2のゲート線
G3 第3のゲート線
G4 第4のゲート線
G5 第5のゲート線
G6 第6のゲート線
G7 第7のゲート線
G8 第8のゲート線
G10 第1のゲート線
G20 第2のゲート線
G30 第3のゲート線
G40 第4のゲート線
G50 第5のゲート線
G60 第6のゲート線
G70 第7のゲート線
G80 第8のゲート線

Claims (5)

  1. ディスプレイパネルを駆動するディスプレイ駆動方法であって、隣接する2の画素ユニットをそれぞれ駆動するように、ディスプレイパネルの前記隣接する2の画素ユニットの間に2本の隣接するゲート線が配置され、隣接する前記2本のゲート線の各々は、それぞれ2の前記画素ユニットのうちの1つを駆動し、前記画素ユニットの各は1本のゲート線のみで駆動され、N対の隣接する前記2本のゲート線によってゲート線群を構成し、Nが2よりも大きい自然数である、ディスプレイ駆動方法であって、
    前記ゲート線群内の奇数番のゲート線にスイッチング電圧信号を順次付与するステップ、と、
    その後、前記ゲート線群内の偶数番のゲート線にスイッチング電圧信号を順次付与するステップを含み、
    隣接する2本のゲート線のペア毎に、前記奇数番のゲート線上の前記スイッチング電圧信号が立ち下がりエッジを有する場合に、隣接する前記偶数番のゲート線上の前記スイッチング電圧信号が立ち上がりエッジを有する、
    ことを特徴とするディスプレイ駆動方法。
  2. N=4であり、前記ゲート線群が8つのゲート線を含む、
    ことを特徴とする請求項1に記載のディスプレイ駆動方法。
  3. 前記ゲート線群が、第1のゲート線、第2のゲート線、第3のゲート線、第4のゲート線、第5のゲート線、第6のゲート線、第7のゲート線、および第8のゲート線を備え、前記ディスプレイ駆動方法が、
    前記第1のゲート線にスイッチング電圧信号を付与し、前記画素ユニットの対応する第1の行にデータ電圧信号を付与するステップ、
    次に、前記第3のゲート線にスイッチング電圧信号を付与し、前記画素ユニットの対応する第3の行にデータ電圧信号を付与するステップ、
    次に、前記第5のゲート線にスイッチング電圧信号を付与し、前記画素ユニットの対応する第5の行にデータ電圧信号を付与するステップ、
    次に、前記第7のゲート線にスイッチング電圧信号を付与し、前記画素ユニットの対応する第7の行にデータ電圧信号を付与するステップ、
    次に、前記第2のゲート線にスイッチング電圧信号を付与し、前記画素ユニットの対応する第2の行にデータ電圧信号を付与することにより、前記第1のゲート線のスイッチング電圧信号が立ち下がりエッジにあるとき、前記第2のゲート線のスイッチング電圧信号は立ち上がりエッジにあるようにする、ステップ、
    次に、前記第4のゲート線にスイッチング電圧信号を付与し、前記画素ユニットの対応する第4の行にデータ電圧信号を付与することにより、前記第3のゲート線のスイッチング電圧信号が立ち下がりエッジにあるとき、前記第4のゲート線のスイッチング電圧信号は立ち上がりエッジにあるようにする、ステップ、
    次に、前記第6のゲート線にスイッチング電圧信号を付与し、前記画素ユニットの対応する第6の行にデータ電圧信号を付与することにより、前記第5のゲート線のスイッチング電圧信号が立ち下がりエッジにあるとき、前記第6のゲート線のスイッチング電圧信号は立ち上がりエッジにあるようにする、ステップ、
    次に、前記第8のゲート線にスイッチング電圧信号を付与し、前記画素ユニットの対応する第8の行にデータ電圧信号を付与することにより、前記第7のゲート線のスイッチング電圧信号が立ち下がりエッジにあるとき、前記第8のゲート線のスイッチング電圧信号は立ち上がりエッジにあるようにする、ステップを含む、
    ことを特徴とする請求項2に記載のディスプレイ駆動方法。
  4. 前記画素ユニットの前記対応する第1の行にデータ電圧信号を付与するステップが、前記スイッチング電圧信号の最後の四半分において、前記画素ユニットの前記対応する第1の行に第1のデータ電圧信号を付与するステップを含み、
    前記画素ユニットの前記対応する第3の行にデータ電圧信号を付与するステップが、前記スイッチング電圧信号の第3の四半分において、前記画素ユニットの対応する第3の行に前記第1のデータ電圧信号を付与し、前記スイッチング電圧信号の最後の四半分において、前記画素ユニットの前記対応する第3の行に第3のデータ電圧信号を付与するステップを含み、
    前記画素ユニットの前記対応する第5の行にデータ電圧信号を付与するステップが、前記スイッチング電圧信号の第2の四半分において、前記画素ユニットの対応する第5の行に前記第1のデータ電圧信号を付与し、前記スイッチング電圧信号の第3の四半分において、前記画素ユニットの前記対応する第5の行に前記第3のデータ電圧信号を付与し、前記スイッチング電圧信号の最後の四半分において、前記画素ユニットの前記対応する第5の行に第5のデータ電圧信号を付与するステップを含み、
    前記画素ユニットの前記対応する第7の行にデータ電圧信号を付与するステップが、前記スイッチング電圧信号の第1の四半分において、前記画素ユニットの対応する第7の行に前記第1のデータ電圧信号を付与し、前記スイッチング電圧信号の第2の四半分において、前記画素ユニットの前記対応する第7の行に前記第3のデータ電圧信号を付与し、前記スイッチング電圧信号の第3の四半分において、前記画素ユニットの前記対応する第7の行に前記第5のデータ電圧信号を付与し、前記スイッチング電圧信号の最後の四半分において、前記画素ユニットの前記対応する第7の行に第7のデータ電圧信号を付与するステップを含み、
    前記画素ユニットの前記対応する第2の行にデータ電圧信号を付与するステップが、前記スイッチング電圧信号の第1の四半分において、前記画素ユニットの対応する第2の行に前記第3のデータ電圧信号を付与し、前記スイッチング電圧信号の第2の四半分において、前記画素ユニットの前記対応する第2の行に前記第5のデータ電圧信号を付与し、前記スイッチング電圧信号の第3の四半分において、前記画素ユニットの前記対応する第2の行に前記第7のデータ電圧信号を付与し、前記スイッチング電圧信号の最後の四半分において、前記画素ユニットの前記対応する第2の行に第2のデータ電圧信号を付与するステップを含み、
    前記画素ユニットの前記対応する第4の行にデータ電圧信号を付与するステップが、前記スイッチング電圧信号の第1の四半分において、前記画素ユニットの対応する第4の行に前記第5のデータ電圧信号を付与し、前記スイッチング電圧信号の第2の四半分において、前記画素ユニットの前記対応する第4の行に前記第7のデータ電圧信号を付与し、前記スイッチング電圧信号の第3の四半分において、前記画素ユニットの前記対応する第4の行に前記第2のデータ電圧信号を付与し、前記スイッチング電圧信号の最後の四半分において、前記画素ユニットの前記対応する第4の行に第4のデータ電圧信号を付与するステップを含み、
    前記画素ユニットの前記対応する第6の行にデータ電圧信号を付与するステップが、前記スイッチング電圧信号の第1の四半分において、前記画素ユニットの対応する第6の行に前記第7のデータ電圧信号を付与し、前記スイッチング電圧信号の第2の四半分において、前記画素ユニットの前記対応する第6の行に前記第2のデータ電圧信号を付与し、前記スイッチング電圧信号の第3の四半分において、前記画素ユニットの前記対応する第6の行に前記第4のデータ電圧信号を付与し、前記スイッチング電圧信号の最後の四半分において、前記画素ユニットの前記対応する第6の行に第6のデータ電圧信号を付与するステップを含み、
    前記画素ユニットの前記対応する第8の行にデータ電圧信号を付与するステップが、前記スイッチング電圧信号の第1の四半分において、前記画素ユニットの対応する第8の行に前記第2のデータ電圧信号を付与し、前記スイッチング電圧信号の第2の四半分において、前記画素ユニットの前記対応する第8の行に前記第4のデータ電圧信号を付与し、前記スイッチング電圧信号の第3の四半分において、前記画素ユニットの前記対応する第8の行に前記第6のデータ電圧信号を付与し、前記スイッチング電圧信号の最後の四半分において、前記画素ユニットの前記対応する第8の行に第8のデータ電圧信号を付与するステップを含む、
    ことを特徴とする請求項3に記載のディスプレイ駆動方法。
  5. 前記ゲート線群内の前記奇数番のゲート線にスイッチング電圧信号を順次付与するステップのときに、前記ディスプレイ駆動方法が、タイミングコントローラのランダムアクセスメモリに前記偶数番のゲート線の前記スイッチング電圧信号を記憶するステップをさらに含み、
    前記ゲート線群内の前記偶数番のゲート線にスイッチング電圧信号を順次付与するステップの前に、前記ディスプレイ駆動方法が、前記偶数番のゲート線の前記スイッチング電圧信号を前記タイミングコントローラの前記ランダムアクセスメモリから読み出すステップをさらに含む、
    ことを特徴とする請求項1に記載のディスプレイ駆動方法。
JP2018089535A 2012-12-21 2018-05-07 ディスプレイ駆動方法 Active JP6662947B2 (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
CN2012105646124A CN103021369A (zh) 2012-12-21 2012-12-21 液晶显示器的驱动方法
CN201210564612.4 2012-12-21

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
JP2013265152A Division JP6591730B2 (ja) 2012-12-21 2013-12-24 ディスプレイ駆動方法

Publications (2)

Publication Number Publication Date
JP2018151654A JP2018151654A (ja) 2018-09-27
JP6662947B2 true JP6662947B2 (ja) 2020-03-11

Family

ID=47969905

Family Applications (2)

Application Number Title Priority Date Filing Date
JP2013265152A Active JP6591730B2 (ja) 2012-12-21 2013-12-24 ディスプレイ駆動方法
JP2018089535A Active JP6662947B2 (ja) 2012-12-21 2018-05-07 ディスプレイ駆動方法

Family Applications Before (1)

Application Number Title Priority Date Filing Date
JP2013265152A Active JP6591730B2 (ja) 2012-12-21 2013-12-24 ディスプレイ駆動方法

Country Status (5)

Country Link
US (2) US9640123B2 (ja)
EP (1) EP2747067B1 (ja)
JP (2) JP6591730B2 (ja)
KR (1) KR101626192B1 (ja)
CN (1) CN103021369A (ja)

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103021369A (zh) 2012-12-21 2013-04-03 北京京东方光电科技有限公司 液晶显示器的驱动方法
KR102313502B1 (ko) * 2015-01-21 2021-10-18 삼성디스플레이 주식회사 표시 장치
US10078922B2 (en) 2015-03-11 2018-09-18 Oculus Vr, Llc Eye tracking for display resolution adjustment in a virtual reality system
US10177658B2 (en) * 2016-04-14 2019-01-08 Texas Instruments Incorporated Methods and apparatus for adaptive timing for zero voltage transition power converters
CN106782420B (zh) * 2017-03-09 2019-01-04 京东方科技集团股份有限公司 一种显示面板、其驱动方法及显示装置
CN111028814A (zh) * 2020-01-02 2020-04-17 京东方科技集团股份有限公司 栅极驱动模组、栅极驱动方法和显示装置
CN114187859B (zh) * 2020-09-14 2024-03-15 京东方科技集团股份有限公司 显示驱动方法和显示装置

Family Cites Families (57)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3724163B2 (ja) * 1997-12-29 2005-12-07 カシオ計算機株式会社 液晶表示素子及び液晶表示装置
JP3516382B2 (ja) * 1998-06-09 2004-04-05 シャープ株式会社 液晶表示装置及びその駆動方法並びに走査線駆動回路
JP2002072985A (ja) * 2000-09-01 2002-03-12 Matsushita Electric Ind Co Ltd アクティブマトリックス型液晶表示装置、媒体及び情報集合体
KR100803163B1 (ko) * 2001-09-03 2008-02-14 삼성전자주식회사 액정표시장치
KR100432651B1 (ko) * 2002-06-18 2004-05-22 삼성에스디아이 주식회사 화상 표시 장치
KR100459135B1 (ko) 2002-08-17 2004-12-03 엘지전자 주식회사 유기 el 디스플레이 패널 및 구동방법
JP3789108B2 (ja) * 2002-10-09 2006-06-21 キヤノン株式会社 画像表示装置
JP3786101B2 (ja) * 2003-03-11 2006-06-14 セイコーエプソン株式会社 表示ドライバ及び電気光学装置
JP3904524B2 (ja) * 2003-03-20 2007-04-11 シャープ株式会社 液晶表示装置およびその駆動方法
KR20050050885A (ko) * 2003-11-26 2005-06-01 삼성전자주식회사 신호 처리 장치 및 방법
KR101006450B1 (ko) * 2004-08-03 2011-01-06 삼성전자주식회사 액정 표시 장치
TWI387800B (zh) * 2004-09-10 2013-03-01 Samsung Display Co Ltd 顯示裝置
KR101074402B1 (ko) * 2004-09-23 2011-10-17 엘지디스플레이 주식회사 액정표시장치 및 그의 구동방법
JP4594215B2 (ja) * 2004-11-26 2010-12-08 三星モバイルディスプレイ株式會社 順次走査及び飛び越し走査兼用の駆動回路
KR101031667B1 (ko) * 2004-12-29 2011-04-29 엘지디스플레이 주식회사 액정표시장치
KR101191157B1 (ko) * 2004-12-31 2012-10-15 엘지디스플레이 주식회사 액정표시장치의 구동부
KR100599657B1 (ko) * 2005-01-05 2006-07-12 삼성에스디아이 주식회사 표시 장치 및 그 구동 방법
KR20060089829A (ko) 2005-02-04 2006-08-09 삼성전자주식회사 표시 장치 및 그 구동 방법
KR101156464B1 (ko) * 2005-06-28 2012-06-18 엘지디스플레이 주식회사 액정표시장치의 게이트 구동방법
KR101157962B1 (ko) 2005-08-30 2012-06-25 엘지디스플레이 주식회사 액정 표시장치의 구동장치 및 구동방법
KR101189273B1 (ko) * 2005-09-07 2012-10-09 삼성디스플레이 주식회사 표시 장치의 구동 장치 및 이를 포함하는 표시 장치
US20070063952A1 (en) 2005-09-19 2007-03-22 Toppoly Optoelectronics Corp. Driving methods and devices using the same
KR101253273B1 (ko) * 2005-12-16 2013-04-10 삼성디스플레이 주식회사 표시 장치 및 그 구동 방법
KR101234422B1 (ko) * 2006-05-11 2013-02-18 엘지디스플레이 주식회사 액정표시장치 및 그의 구동방법
KR20080000496A (ko) * 2006-06-27 2008-01-02 엘지.필립스 엘시디 주식회사 액정표시장치용 어레이 기판 및 그 제조방법
KR101243812B1 (ko) 2006-06-30 2013-03-18 엘지디스플레이 주식회사 액정 표시장치의 구동장치와 그의 구동방법
KR101261607B1 (ko) * 2006-07-25 2013-05-08 삼성디스플레이 주식회사 액정 표시 장치
KR20080071310A (ko) * 2007-01-30 2008-08-04 삼성전자주식회사 디스플레이장치
KR101408259B1 (ko) 2007-11-28 2014-06-18 엘지디스플레이 주식회사 액정표시장치
TWI367381B (en) * 2008-02-01 2012-07-01 Chimei Innolux Corp Thin film transistor substrate and method of fabricating same
TWI408640B (zh) * 2008-02-22 2013-09-11 Wintek Corp 顯示器驅動方法
BRPI0822274A2 (pt) * 2008-02-27 2015-06-30 Sharp Kk Substrato de matriz ativo, painel de cristal líquido, dispositivo de exibição de cristal líquido, unidade de exibição de cristal líquido, e receptor de televisão
KR101529288B1 (ko) * 2008-04-17 2015-06-17 삼성디스플레이 주식회사 표시장치
WO2009130919A1 (ja) * 2008-04-23 2009-10-29 シャープ株式会社 アクティブマトリクス基板、液晶パネル、液晶表示装置、液晶表示ユニット、テレビジョン受像機
TWI404022B (zh) * 2008-05-08 2013-08-01 Au Optronics Corp 驅動一液晶顯示裝置的方法
TW201027497A (en) * 2009-01-06 2010-07-16 Chunghwa Picture Tubes Ltd Method of driving scan lines of a flat panel display
TWI407400B (zh) * 2009-09-14 2013-09-01 Au Optronics Corp 液晶顯示器、平面顯示器及其閘極驅動方法
TWI402819B (zh) * 2009-11-04 2013-07-21 Chunghwa Picture Tubes Ltd 具雙閘極驅動架構之液晶顯示裝置
US8854561B2 (en) * 2009-11-13 2014-10-07 Au Optronics Corporation Liquid crystal display panel with charge sharing scheme
TWI423210B (zh) * 2009-12-28 2014-01-11 Au Optronics Corp 顯示裝置及其顯示面板的驅動方法
KR101097351B1 (ko) * 2010-05-06 2011-12-23 삼성모바일디스플레이주식회사 주사 구동 회로 및 이를 이용한 표시 장치
KR101761861B1 (ko) * 2010-06-18 2017-07-27 삼성디스플레이 주식회사 접촉 감지 기능이 있는 표시 장치
JP2012068599A (ja) * 2010-09-27 2012-04-05 Casio Comput Co Ltd 液晶表示装置
US20120081347A1 (en) * 2010-09-30 2012-04-05 Apple Inc. Low power inversion scheme with minimized number of output transitions
CN102446498B (zh) * 2010-10-12 2013-08-07 北京京东方光电科技有限公司 液晶显示器的驱动装置和驱动方法
TWI431605B (zh) * 2010-11-15 2014-03-21 Au Optronics Corp 液晶顯示面板
KR101289652B1 (ko) * 2010-12-10 2013-07-25 엘지디스플레이 주식회사 액정표시장치
JP2012189752A (ja) * 2011-03-10 2012-10-04 Japan Display East Co Ltd 表示装置
KR101777133B1 (ko) * 2011-04-21 2017-09-12 엘지디스플레이 주식회사 액정 표시장치
KR101832409B1 (ko) * 2011-05-17 2018-02-27 삼성디스플레이 주식회사 게이트 구동부 및 이를 포함하는 액정 표시 장치
JP2012242761A (ja) * 2011-05-23 2012-12-10 Kyocera Display Corp 液晶表示装置の駆動装置
JP6053278B2 (ja) * 2011-12-14 2016-12-27 三菱電機株式会社 2画面表示装置
KR101952936B1 (ko) * 2012-05-23 2019-02-28 삼성디스플레이 주식회사 표시 장치 및 그 구동 방법
CN102937853B (zh) 2012-10-19 2015-10-14 北京京东方光电科技有限公司 一种电容式内嵌触摸屏、其驱动方法及显示装置
CN103021369A (zh) 2012-12-21 2013-04-03 北京京东方光电科技有限公司 液晶显示器的驱动方法
JP6179758B2 (ja) 2013-03-28 2017-08-16 Dic株式会社 重合性化合物、それを用いた高分子化合物、及び重合性組成物
CN103279217A (zh) 2013-04-19 2013-09-04 北京京东方光电科技有限公司 一种内嵌式触摸屏及显示装置

Also Published As

Publication number Publication date
US9640123B2 (en) 2017-05-02
KR20140082570A (ko) 2014-07-02
CN103021369A (zh) 2013-04-03
EP2747067A2 (en) 2014-06-25
KR101626192B1 (ko) 2016-06-13
JP2018151654A (ja) 2018-09-27
EP2747067B1 (en) 2018-02-07
JP6591730B2 (ja) 2019-10-16
US9978330B2 (en) 2018-05-22
EP2747067A3 (en) 2015-07-29
US20170193952A1 (en) 2017-07-06
JP2014139670A (ja) 2014-07-31
US20140176527A1 (en) 2014-06-26

Similar Documents

Publication Publication Date Title
JP6662947B2 (ja) ディスプレイ駆動方法
KR102233626B1 (ko) 표시 장치
KR20100075023A (ko) 표시 장치
US20110249046A1 (en) Liquid crystal display device
KR20080106640A (ko) 표시 장치의 구동 장치 및 이를 포함하는 표시 장치
CN103680434A (zh) 包括检查电路的液晶显示装置及其检查方法
JP2008216953A (ja) ディスプレイ装置及びその制御方法
JP4597939B2 (ja) 液晶表示装置とその駆動方法
CN103777421A (zh) 液晶显示装置及其驱动方法
JP2005092176A (ja) 液晶表示装置
KR101905779B1 (ko) 표시 장치
WO2020233549A1 (zh) 阵列基板及其驱动方法、显示装置
KR101201333B1 (ko) 액정표시장치 및 그의 구동 방법
US20100103086A1 (en) Liquid crystal display panel for performing polarity inversion therein
JP2013050476A (ja) 表示装置
KR20080002278A (ko) 액정 표시패널의 구동 방법
KR101977225B1 (ko) 액정 디스플레이 장치와 이의 구동방법
WO2009148006A1 (ja) 表示装置
KR101829460B1 (ko) 액정표시장치와 이의 구동방법
JP2009086170A (ja) 電気光学装置及び電気光学装置の駆動方法並びに電子機器
WO2013031552A1 (ja) 液晶表示装置およびその駆動方法
KR20120090888A (ko) 액정 표시 장치
KR101872481B1 (ko) 액정표시장치 및 그 구동방법
KR102290615B1 (ko) 액정표시장치
JP2009069563A (ja) 液晶表示装置及びその駆動方法

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20180507

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20190416

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20190513

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20190813

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20190902

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20191003

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20200120

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20200213

R150 Certificate of patent or registration of utility model

Ref document number: 6662947

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250