JP6584955B2 - 増幅器カスコードデバイスの静電放電保護 - Google Patents
増幅器カスコードデバイスの静電放電保護 Download PDFInfo
- Publication number
- JP6584955B2 JP6584955B2 JP2015549740A JP2015549740A JP6584955B2 JP 6584955 B2 JP6584955 B2 JP 6584955B2 JP 2015549740 A JP2015549740 A JP 2015549740A JP 2015549740 A JP2015549740 A JP 2015549740A JP 6584955 B2 JP6584955 B2 JP 6584955B2
- Authority
- JP
- Japan
- Prior art keywords
- transistor
- drain
- coupled
- diode
- voltage
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 238000000034 method Methods 0.000 claims description 33
- 239000003990 capacitor Substances 0.000 claims description 18
- 101100337798 Drosophila melanogaster grnd gene Proteins 0.000 description 18
- 230000006854 communication Effects 0.000 description 8
- 238000004891 communication Methods 0.000 description 8
- 230000008878 coupling Effects 0.000 description 6
- 238000010168 coupling process Methods 0.000 description 6
- 238000005859 coupling reaction Methods 0.000 description 6
- 238000013461 design Methods 0.000 description 5
- 230000008569 process Effects 0.000 description 4
- 230000015556 catabolic process Effects 0.000 description 3
- 230000001413 cellular effect Effects 0.000 description 3
- 238000010586 diagram Methods 0.000 description 3
- 238000005516 engineering process Methods 0.000 description 3
- 230000003287 optical effect Effects 0.000 description 3
- 239000000835 fiber Substances 0.000 description 2
- 230000003321 amplification Effects 0.000 description 1
- 230000007175 bidirectional communication Effects 0.000 description 1
- 230000000295 complement effect Effects 0.000 description 1
- 238000004590 computer program Methods 0.000 description 1
- 230000003750 conditioning effect Effects 0.000 description 1
- 238000007599 discharging Methods 0.000 description 1
- 230000005611 electricity Effects 0.000 description 1
- 238000001914 filtration Methods 0.000 description 1
- 230000001939 inductive effect Effects 0.000 description 1
- 230000010354 integration Effects 0.000 description 1
- 239000006249 magnetic particle Substances 0.000 description 1
- 238000004519 manufacturing process Methods 0.000 description 1
- 229910044991 metal oxide Inorganic materials 0.000 description 1
- 150000004706 metal oxides Chemical class 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 238000003199 nucleic acid amplification method Methods 0.000 description 1
- 239000002245 particle Substances 0.000 description 1
- 239000004065 semiconductor Substances 0.000 description 1
- 230000003068 static effect Effects 0.000 description 1
- 238000012546 transfer Methods 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02H—EMERGENCY PROTECTIVE CIRCUIT ARRANGEMENTS
- H02H9/00—Emergency protective circuit arrangements for limiting excess current or voltage without disconnection
- H02H9/04—Emergency protective circuit arrangements for limiting excess current or voltage without disconnection responsive to excess voltage
- H02H9/043—Protection of over-voltage protection device by short-circuiting
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F1/00—Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
- H03F1/08—Modifications of amplifiers to reduce detrimental influences of internal impedances of amplifying elements
- H03F1/22—Modifications of amplifiers to reduce detrimental influences of internal impedances of amplifying elements by use of cascode coupling, i.e. earthed cathode or emitter stage followed by earthed grid or base stage respectively
- H03F1/223—Modifications of amplifiers to reduce detrimental influences of internal impedances of amplifying elements by use of cascode coupling, i.e. earthed cathode or emitter stage followed by earthed grid or base stage respectively with MOSFET's
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F1/00—Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
- H03F1/52—Circuit arrangements for protecting such amplifiers
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F1/00—Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
- H03F1/52—Circuit arrangements for protecting such amplifiers
- H03F1/523—Circuit arrangements for protecting such amplifiers for amplifiers using field-effect devices
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Semiconductor Integrated Circuits (AREA)
- Amplifiers (AREA)
Description
ESD性能が低減することになることに留意されたい。さらに、デバイス350と比較して、通常動作中に、ダイオードD1およびD2がクリッピングすることを開始する前に、はるかに大きい電圧スイングがデバイス360の出力において許容され得る。したがって、デバイス360は、デバイス350と比較して改善された線形性を示し得る。
以下に、本願出願の当初の特許請求の範囲に記載された発明を付記する。
[C1]
増幅器であって、
バイアス電圧を受けるように構成されたトランジスタと、
前記トランジスタに結合され、入力パッドを介して入力電圧を受けるように構成された少なくとも1つの回路要素と、
前記第1のトランジスタのドレインに結合され、前記入力パッドによって引き起こされる前記増幅器の内部ノードにおける電圧電位を制限するように構成された少なくとも1つのダイオードと、を備える、増幅器。
[C2]
前記少なくとも1つのダイオードが、前記トランジスタのゲートと前記ドレイン、前記トランジスタの前記ドレインと電源電圧、および前記トランジスタの前記ドレインと基準電圧、のうちの1つの間に結合された、C1に記載の増幅器。
[C3]
前記少なくとも1つのダイオードが、前記トランジスタのゲートに結合されたカソードと、前記トランジスタの前記ドレインと出力とに結合されたアノードとを有する、C1に記載の増幅器。
[C4]
前記少なくとも1つのダイオードが、前記トランジスタのゲートに結合されたカソードを有する第1のダイオードと、前記第1のダイオードのアノードに結合されたカソードと前記トランジスタの前記ドレインに結合されたアノードとを有する第2のダイオードとを備える、C1に記載の増幅器。
[C5]
前記少なくとも1つのダイオードが、前記トランジスタのゲートに結合されたアノードと、前記トランジスタの前記ドレインに結合されたカソードとを有する、C1に記載の増幅器。
[C6]
第1のトランジスタと、
前記第1のトランジスタと基準電圧との間に結合された第2のトランジスタと、
前記第1のトランジスタのドレインに結合され、出力パッドに結合するために構成された少なくとも1つの回路要素と、
前記第1のトランジスタの前記ドレインに結合され、前記第1のトランジスタに結合された内部ノードに静電放電(ESD)保護を与えるように構成された少なくとも1つのダイオードと、を備える、デバイス。
[C7]
前記少なくとも1つのダイオードが、前記第1のトランジスタのゲートと前記ドレイン、前記第1のトランジスタの前記ドレインと電源電圧、および前記第1のトランジスタの前記ドレインと前記基準電圧、のうちの1つの間に結合された、C6に記載のデバイス。
[C8]
前記少なくとも1つのダイオードが、前記第1のトランジスタのゲートに結合されたカソードと、前記第1のトランジスタの前記ドレインと前記少なくとも1つの回路要素とに結合されたアノードとを有する、C6に記載のデバイス。
[C9]
前記少なくとも1つのダイオードが、前記第1のトランジスタのゲートに結合されたカソードを有する第1のダイオードと、前記第1のダイオードのアノードに結合されたカソードと前記第1のトランジスタのドレインに結合されたアノードとを有する第2のダイオードとを備える、C6に記載のデバイス。
[C10]
前記少なくとも1つのダイオードが、前記第1のトランジスタのゲートに結合されたアノードと、前記第1のトランジスタのドレインに結合されたカソードとを有する、C6に記載のデバイス。
[C11]
前記少なくとも1つのダイオードが、前記基準電圧に結合されたアノードと、前記少なくとも1つの回路要素に結合されたカソードとを有する、C6に記載のデバイス。
[C12]
前記少なくとも1つのダイオードが、前記第1のトランジスタの前記ドレインと前記少なくとも1つの回路要素とに結合されたアノードと、電源電圧に結合されたカソードとを有する、C6に記載のデバイス。
[C13]
入力パッドを介して低雑音増幅器(LNA)において信号を受信することと、
カスケードトランジスタのドレインに結合された少なくとも1つのダイオードを用いて、静電放電(ESD)イベント中に前記LNAの内部ノードにおける前記入力パッドによって引き起こされる電圧電位を制限することとを備える、方法。
[C14]
前記制限することが、前記カスケードトランジスタのゲートと前記ドレイン、前記カスケードトランジスタの前記ドレインと電源電圧、および前記カスケードトランジスタの前記ドレインと基準電圧、のうちの1つの間に結合された前記少なくとも1つのダイオードを用いて前記電圧電位を制限することを備える、C13に記載の方法。
[C15]
前記制限することが、前記カスケードトランジスタの前記ドレインに結合されたアノードと、前記カスケードトランジスタのゲートに結合されたカソードとを有するダイオードを用いて前記電圧電位を制限することを備える、C13に記載の方法。
[C16]
前記制限することが、前記カスケードトランジスタのゲートに結合されたカソードを有する第1のダイオードと、前記第1のダイオードのアノードに結合されたカソードと前記カスケードトランジスタの前記ドレインに結合されたアノードとを有する第2のダイオードとを用いて前記電圧電位を制限することを備える、C13に記載の方法。
[C17]
前記制限することが、前記カスケードトランジスタの前記ドレインに結合されたカソードと、前記カスケードトランジスタのゲートに結合されたカソードとを有するダイオードを用いて前記電圧電位を制限すること、および前記カスケードトランジスタの前記ドレインに結合されたカソードと、接地電圧に結合されたアノードとを有するダイオードを用いて前記電圧電位を制限することのうちの1つを備える、C13に記載の方法。
[C18]
前記制限することが、前記カスケードトランジスタの前記ドレインに結合されたアノードと、電源電圧に結合されたカソードとを有するダイオードを用いて前記電圧電位を制限することを備える、C13に記載の方法。
[C19]
入力パッドを介して低雑音増幅器(LNA)の入力において信号を受信することと、
少なくとも1つの回路要素を介して前記LNAの出力から出力パッドに前記信号を伝達することと、
カスケードトランジスタのドレインに結合された少なくとも1つのダイオードを用いて前記カスケードトランジスタの前記ドレインにおける電圧電位を制限することと、を備える、方法。
[C20]
前記制限することが、前記カスケードトランジスタのゲートと前記ドレイン、前記カスケードトランジスタの前記ドレインと電源電圧、および前記カスケードトランジスタの前記ドレインと基準電圧、のうちの1つの間に結合された前記少なくとも1つのダイオードを用いて前記電圧電位を制限することを備える、C19に記載の方法。
[C21]
前記少なくとも1つのダイオードを用いて前記電圧電位を前記制限することが、前記カスケードトランジスタの前記ゲートと前記ドレインとの間に結合された複数のダイオードを用いて前記電圧電位を制限することを備える、C20に記載の方法。
[C22]
前記制限することが、前記カスケードトランジスタの前記ドレインに結合されたアノードと、前記カスケードトランジスタのゲートおよび電源電圧のうちの1つに結合されたカソードとを有する前記少なくとも1つのダイオードを用いて前記電圧電位を制限することを備える、C19に記載の方法。
[C23]
前記伝達することが、インダクタ、キャパシタ、整合ネットワーク、およびミキサのうちの少なくとも1つを介して、前記出力から出力パッドに前記信号を伝達することを備える、C19に記載の方法。
[C24]
入力パッドを介して低雑音増幅器(LNA)において信号を受信するための手段と、
カスケードトランジスタのドレインに結合された少なくとも1つのダイオードを用いて、前記LNAの内部ノードにおける前記入力パッドによって引き起こされる電圧電位を制限するための手段と、を備える、デバイス。
[C25]
入力パッドを介して低雑音増幅器(LNA)の入力において信号を受信するための手段と、
少なくとも1つの回路要素を介して前記LNAの出力から出力パッドに前記信号を伝達するための手段と、
前記出力とカスケードトランジスタのドレインとに結合された少なくとも1つのダイオードを用いて前記カスケードトランジスタの前記ドレインにおける電圧電位を制限するための手段と、を備える、デバイス。
Claims (15)
- 増幅器であって、
バイアス電圧を受けるように構成された第1のトランジスタと、
前記第1のトランジスタに結合され、入力パッドを介して入力電圧を受けるように構成された少なくとも1つの回路要素と、
前記第1のトランジスタのドレインに結合され、前記入力パッドによって引き起こされる前記増幅器の内部ノードにおける電圧電位を制限するように構成された少なくとも1つのダイオード、ここにおいて、前記少なくとも1つのダイオードは、前記増幅器の通常動作中は導通せず、前記入力パッドにおける静電放電(ESD)イベント中に導通するように前記バイアス電圧に基づいて構成される、と、
を備え、
前記少なくとも1つのダイオードは、前記第1のトランジスタのドレインに接続されたインダクタと少なくとも1つのキャパシタとの共振による電力スイングを制限する、増幅器。 - 前記少なくとも1つのダイオードが、前記第1のトランジスタのゲートと前記ドレイン、前記第1のトランジスタの前記ドレインと電源電圧、および前記第1のトランジスタの前記ドレインと基準電圧、のうちの1つの間に結合された、請求項1に記載の増幅器。
- 前記少なくとも1つのダイオードが、前記第1のトランジスタのゲートに結合されたカソードと、前記第1のトランジスタの前記ドレインと出力とに結合されたアノードとを有する、請求項1に記載の増幅器。
- 前記少なくとも1つのダイオードが、前記第1のトランジスタのゲートに結合されたカソードを有する第1のダイオードと、前記第1のダイオードのアノードに結合されたカソードと前記第1のトランジスタの前記ドレインに結合されたアノードとを有する第2のダイオードとを備える、請求項1に記載の増幅器。
- 前記少なくとも1つのダイオードが、前記第1のトランジスタのゲートに結合されたアノードと、前記第1のトランジスタの前記ドレインに結合されたカソードとを有する、請求項1に記載の増幅器。
- 前記第1のトランジスタと基準電圧との間に結合された第2のトランジスタと、
前記第1のトランジスタと出力パッドとに結合された第2の回路要素と、
をさらに備える、請求項1に記載の増幅器。 - 前記少なくとも1つのダイオードが、前記基準電圧に結合されたアノードと、前記第2の回路要素に結合されたカソードとを有する、請求項6に記載の増幅器。
- 前記少なくとも1つのダイオードが、前記第1のトランジスタの前記ドレインと前記第2の回路要素とに結合されたアノードと、電源電圧に結合されたカソードとを有する、請求項6に記載の増幅器。
- 低雑音増幅器(LNA)において信号を受信すること、前記LNAは、バイアス電圧を受けるように構成されたカスコードトランジスタと、入力パッドを介して前記信号を受けるように構成された第1のトランジスタとを含む、と、
静電放電(ESD)イベント中に前記第1のトランジスタに結合された前記入力パッドによって引き起こされる電圧電位を、前記カスコードトランジスタのドレインにおける少なくとも1つのダイオードを用いて制限すること、ここにおいて、前記少なくとも1つのダイオードは、前記LNAの通常動作中は導通せず、前記入力パッドにおける静電放電(ESD)イベント中に導通するように前記バイアス電圧に基づいて構成される、と
を備え、
前記少なくとも1つのダイオードは、前記カスコードトランジスタの前記ドレインに接続されたインダクタと少なくとも1つのキャパシタンスとの共振による電力スイングを制限する、方法。 - 前記制限することが、前記カスコードトランジスタのゲートと前記ドレイン、前記カスコードトランジスタの前記ドレインと電源電圧、および前記カスコードトランジスタの前記ドレインと基準電圧、のうちの1つの間に結合された前記少なくとも1つのダイオードを用いて前記電圧電位を制限することを備えるか、または、前記制限することが、前記カスコードトランジスタの前記ドレインに結合されたアノードと、前記カスコードトランジスタのゲートに結合されたカソードとを有するダイオードを用いて前記電圧電位を制限することを備える、請求項9に記載の方法。
- 前記制限することが、前記カスコードトランジスタのゲートに結合されたカソードを有する第1のダイオードと、前記第1のダイオードのアノードに結合されたカソードと前記カスコードトランジスタの前記ドレインに結合されたアノードとを有する第2のダイオードとを用いて前記電圧電位を制限することを備える、請求項9に記載の方法。
- 前記制限することが、前記カスコードトランジスタの前記ドレインに結合されたカソードと、前記カスコードトランジスタのゲートに結合されたアノードとを有するダイオードを用いて前記電圧電位を制限すること、および前記カスコードトランジスタの前記ドレインに結合されたカソードと、接地電圧に結合されたアノードとを有するダイオードを用いて前記電圧電位を制限することのうちの1つを備える、請求項9に記載の方法。
- 前記制限することが、前記カスコードトランジスタの前記ドレインに結合されたアノードと、電源電圧に結合されたカソードとを有するダイオードを用いて前記電圧電位を制限することを備える、請求項9に記載の方法。
- 少なくとも1つの回路要素を介して前記LNAの出力から出力パッドに前記信号を伝達することと、
カスコードトランジスタのドレインに結合された少なくとも1つのダイオードを用いて前記カスコードトランジスタの前記ドレインにおける電圧電位を制限することと、
を備え、前記制限することが、前記カスコードトランジスタのゲートと前記ドレイン、前記カスコードトランジスタの前記ドレインと電源電圧、および前記カスコードトランジスタの前記ドレインと基準電圧、のうちの1つの間に結合された前記少なくとも1つのダイオードを用いて前記電圧電位を制限することを備え、前記少なくとも1つのダイオードを用いて前記電圧電位を前記制限することが、前記カスコードトランジスタの前記ゲートと前記ドレインとの間に結合された複数のダイオードを用いて前記電圧電位を制限することを備える、請求項9に記載の方法。 - 前記制限することが、前記カスコードトランジスタの前記ドレインに結合されたアノードと、前記カスコードトランジスタのゲートおよび電源電圧のうちの1つに結合されたカソードとを有する前記少なくとも1つのダイオードを用いて前記電圧電位を制限することを備え、および
前記伝達することが、インダクタ、キャパシタ、整合ネットワーク、およびミキサのうちの少なくとも1つを介して、前記出力から出力パッドに前記信号を伝達することを備える、請求項14に記載の方法。
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US13/720,836 | 2012-12-19 | ||
US13/720,836 US9106072B2 (en) | 2012-12-19 | 2012-12-19 | Electrostatic discharge protection of amplifier cascode devices |
PCT/US2013/076715 WO2014100491A1 (en) | 2012-12-19 | 2013-12-19 | Electrostatic discharge protection of amplifier cascode devices |
Publications (3)
Publication Number | Publication Date |
---|---|
JP2016501501A JP2016501501A (ja) | 2016-01-18 |
JP2016501501A5 JP2016501501A5 (ja) | 2017-01-12 |
JP6584955B2 true JP6584955B2 (ja) | 2019-10-02 |
Family
ID=49943569
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2015549740A Active JP6584955B2 (ja) | 2012-12-19 | 2013-12-19 | 増幅器カスコードデバイスの静電放電保護 |
Country Status (6)
Country | Link |
---|---|
US (1) | US9106072B2 (ja) |
EP (1) | EP2936678A1 (ja) |
JP (1) | JP6584955B2 (ja) |
KR (1) | KR20150097622A (ja) |
CN (1) | CN104885359A (ja) |
WO (1) | WO2014100491A1 (ja) |
Families Citing this family (13)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7719343B2 (en) | 2003-09-08 | 2010-05-18 | Peregrine Semiconductor Corporation | Low noise charge pump method and apparatus |
EP1774620B1 (en) * | 2004-06-23 | 2014-10-01 | Peregrine Semiconductor Corporation | Integrated rf front end |
US9093966B1 (en) * | 2013-09-17 | 2015-07-28 | M/A-Com Technology Solutions Holdings, Inc. | ESD protection circuit for cascode amplifiers |
US9722552B2 (en) * | 2014-07-10 | 2017-08-01 | Qorvo Us, Inc. | Linear FET feedback amplifier |
CN109075751B (zh) * | 2016-03-30 | 2022-06-07 | 株式会社村田制作所 | 高频信号放大电路、功率放大模块、前端电路及通信装置 |
EP3367562A1 (en) * | 2017-02-22 | 2018-08-29 | Comet AG | High power amplifier circuit with protective feedback circuit |
JP2018142688A (ja) * | 2017-02-28 | 2018-09-13 | 株式会社村田製作所 | 半導体装置 |
US10404313B1 (en) * | 2018-02-21 | 2019-09-03 | Analog Devices, Inc. | Low noise amplifiers with output limiting |
KR102585868B1 (ko) | 2018-07-10 | 2023-10-05 | 삼성전기주식회사 | 캐스코드 구조의 증폭 장치 |
KR102066008B1 (ko) * | 2018-07-16 | 2020-01-14 | 주식회사 다이얼로그 세미컨덕터 코리아 | 최대 정격 성능이 개선된 lna |
CN115699566A (zh) * | 2020-04-13 | 2023-02-03 | 天工方案公司 | 具有输入功率保护的放大器 |
CN111711422A (zh) * | 2020-04-13 | 2020-09-25 | 广州慧智微电子有限公司 | 一种功率放大器的电路 |
US11289472B2 (en) | 2020-07-30 | 2022-03-29 | Taiwan Semiconductor Manufacturing Co., Ltd. | Integrated circuit with electrostatic discharge protection |
Family Cites Families (30)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4250463A (en) * | 1978-08-14 | 1981-02-10 | Telex Computer Products, Inc. | Overload protection to prevent saturation of video amplifiers |
JPS59100579A (ja) * | 1982-12-01 | 1984-06-09 | Matsushita Electronics Corp | 半導体装置 |
US4586004A (en) * | 1983-06-27 | 1986-04-29 | Saber Technology Corp. | Logic and amplifier cells |
US5382916A (en) * | 1991-10-30 | 1995-01-17 | Harris Corporation | Differential voltage follower |
JPH07170654A (ja) * | 1993-12-14 | 1995-07-04 | Fuji Electric Co Ltd | 半導体装置の過電圧制限回路 |
JPH09283770A (ja) * | 1996-04-09 | 1997-10-31 | Sony Corp | 保護ダイオード付きデュアルゲート電界効果トランジスタ及びそのパターン構造 |
US6999290B1 (en) * | 1999-04-28 | 2006-02-14 | Hitachi, Ltd. | Integrated circuit with protection against electrostatic damage |
JP3926975B2 (ja) * | 1999-09-22 | 2007-06-06 | 株式会社東芝 | スタック型mosトランジスタ保護回路 |
US6529059B1 (en) * | 2000-07-26 | 2003-03-04 | Agere Systems Inc. | Output stage ESD protection for an integrated circuit |
US6498533B1 (en) * | 2000-09-28 | 2002-12-24 | Koninklijke Philips Electronics N.V. | Bootstrapped dual-gate class E amplifier circuit |
US6496074B1 (en) * | 2000-09-28 | 2002-12-17 | Koninklijke Philips Electronics N.V. | Cascode bootstrapped analog power amplifier circuit |
US6459340B1 (en) * | 2001-05-31 | 2002-10-01 | Triquint Semiconductor, Inc. | Power amplifier mismatch protection with clamping diodes in RF feedback circuit |
US6515547B2 (en) * | 2001-06-26 | 2003-02-04 | Koninklijke Philips Electronics N.V. | Self-biased cascode RF power amplifier in sub-micron technical field |
GB2408644B (en) * | 2003-11-26 | 2007-04-25 | Wolfson Ltd | Amplifier |
US7027276B2 (en) | 2004-04-21 | 2006-04-11 | Taiwan Semiconductor Manufacturing Co., Ltd. | High voltage ESD protection circuit with low voltage transistors |
US7649722B2 (en) | 2005-09-14 | 2010-01-19 | Interuniversitair Microelektronica Centrum (Imec) | Electrostatic discharge protected circuits |
US7773355B2 (en) | 2005-09-19 | 2010-08-10 | The Regents Of The University Of California | ESD protection circuits for RF input pins |
US7388436B2 (en) * | 2005-11-02 | 2008-06-17 | Marvell World Trade Ltd | High-bandwidth high-gain amplifier |
EP2011150A1 (en) * | 2006-04-14 | 2009-01-07 | Nxp B.V. | Esd protected rf transistor |
DE102006019888B4 (de) | 2006-04-28 | 2012-10-04 | Infineon Technologies Ag | Verstärker mit ESD-Schutz |
JP4743006B2 (ja) * | 2006-06-15 | 2011-08-10 | パナソニック株式会社 | 半導体集積回路 |
KR100801872B1 (ko) | 2006-10-30 | 2008-02-11 | 지씨티 세미컨덕터 인코포레이티드 | 선형성이 개선된 저잡음 증폭기 |
US8262900B2 (en) * | 2006-12-14 | 2012-09-11 | Life Technologies Corporation | Methods and apparatus for measuring analytes using large scale FET arrays |
US7541875B2 (en) | 2007-05-11 | 2009-06-02 | Intel Corporation | High-linearity low noise amplifier and method |
JP5170885B2 (ja) * | 2008-03-31 | 2013-03-27 | 古河電気工業株式会社 | 電界効果トランジスタ及びその製造方法 |
EP2293331A1 (en) * | 2009-08-27 | 2011-03-09 | Imec | Method for designing integrated electronic circuits having ESD protection and circuits obtained thereof |
JP2011139383A (ja) * | 2009-12-29 | 2011-07-14 | Seiko Epson Corp | 集積回路装置及び電子機器 |
US8427796B2 (en) | 2010-01-19 | 2013-04-23 | Qualcomm, Incorporated | High voltage, high frequency ESD protection circuit for RF ICs |
US8427240B2 (en) | 2010-08-06 | 2013-04-23 | Taiwan Semiconductor Manufacturing Co., Ltd. | Low-noise amplifier with gain enhancement |
US8354889B2 (en) * | 2011-02-07 | 2013-01-15 | Ubidyne, Inc. | Power amplifier with dynamically added supply voltages |
-
2012
- 2012-12-19 US US13/720,836 patent/US9106072B2/en active Active
-
2013
- 2013-12-19 KR KR1020157018760A patent/KR20150097622A/ko active IP Right Grant
- 2013-12-19 WO PCT/US2013/076715 patent/WO2014100491A1/en active Application Filing
- 2013-12-19 JP JP2015549740A patent/JP6584955B2/ja active Active
- 2013-12-19 EP EP13818934.5A patent/EP2936678A1/en not_active Ceased
- 2013-12-19 CN CN201380066583.1A patent/CN104885359A/zh active Pending
Also Published As
Publication number | Publication date |
---|---|
EP2936678A1 (en) | 2015-10-28 |
JP2016501501A (ja) | 2016-01-18 |
WO2014100491A1 (en) | 2014-06-26 |
US9106072B2 (en) | 2015-08-11 |
US20140167862A1 (en) | 2014-06-19 |
CN104885359A (zh) | 2015-09-02 |
KR20150097622A (ko) | 2015-08-26 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP6584955B2 (ja) | 増幅器カスコードデバイスの静電放電保護 | |
JP2016501501A5 (ja) | ||
JP5290426B2 (ja) | 改善されたesd保護回路を有する増幅器 | |
US7822394B2 (en) | Electrostatic protection circuit with impedance matching for radio frequency integrated circuits | |
US7991375B2 (en) | RFIC with high power PA | |
US7248844B2 (en) | Radio frequency integrated circuit electo-static discharge circuit | |
JP6495291B2 (ja) | 集積回路の静電放電保護 | |
US20140206301A1 (en) | Transceiver with an integrated rx/tx configurable passive network | |
WO2013123074A1 (en) | Amplifier with reduced source degeneration inductance | |
EP2587682B1 (en) | Transmit/receive switch with ESD protection and methods for use therewith | |
US9425853B2 (en) | Amplifier utilizing a configurable interface to a front end module | |
CN107258054B (zh) | 用于放大器的装置和方法 | |
US20050135026A1 (en) | High frequency integrated circuit pad configuration including ESD protection circuitry | |
US8643427B2 (en) | Switching device | |
EP2113141B1 (en) | An amplification apparatus | |
CN102403962A (zh) | Rf功率放大器 | |
JP2016143891A (ja) | 電力増幅器 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20161122 |
|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20161122 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20171218 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20180123 |
|
A601 | Written request for extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A601 Effective date: 20180423 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20180622 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20181113 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20190213 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20190806 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20190904 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 6584955 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |