JP6576488B2 - 半導体装置 - Google Patents

半導体装置 Download PDF

Info

Publication number
JP6576488B2
JP6576488B2 JP2018009263A JP2018009263A JP6576488B2 JP 6576488 B2 JP6576488 B2 JP 6576488B2 JP 2018009263 A JP2018009263 A JP 2018009263A JP 2018009263 A JP2018009263 A JP 2018009263A JP 6576488 B2 JP6576488 B2 JP 6576488B2
Authority
JP
Japan
Prior art keywords
transistor
insulating layer
oxide semiconductor
semiconductor
oxide
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
JP2018009263A
Other languages
English (en)
Other versions
JP2018067743A (ja
Inventor
山崎 舜平
舜平 山崎
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Semiconductor Energy Laboratory Co Ltd
Original Assignee
Semiconductor Energy Laboratory Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Semiconductor Energy Laboratory Co Ltd filed Critical Semiconductor Energy Laboratory Co Ltd
Publication of JP2018067743A publication Critical patent/JP2018067743A/ja
Application granted granted Critical
Publication of JP6576488B2 publication Critical patent/JP6576488B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1222Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or crystalline structure of the active layer
    • H01L27/1225Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or crystalline structure of the active layer with semiconductor materials not belonging to the group IV of the periodic table, e.g. InGaZnO
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/21Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
    • G11C11/34Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
    • G11C11/40Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
    • G11C11/401Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
    • G11C11/403Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells with charge regeneration common to a multiplicity of memory cells, i.e. external refresh
    • G11C11/404Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells with charge regeneration common to a multiplicity of memory cells, i.e. external refresh with one charge-transfer gate, e.g. MOS transistor, per cell
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B41/00Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
    • H10B41/70Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates the floating gate being an electrode shared by two or more components
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C2211/00Indexing scheme relating to digital stores characterized by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C2211/401Indexing scheme relating to cells needing refreshing or charge regeneration, i.e. dynamic cells
    • G11C2211/4016Memory devices with silicon-on-insulator cells

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Semiconductor Memories (AREA)
  • Thin Film Transistor (AREA)
  • Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
  • Dram (AREA)

Description

開示する発明は、半導体素子を利用した半導体装置に関するものである。
半導体素子を利用した記憶装置は、電力の供給がなくなると記憶内容が失われる揮発性の
ものと、電力の供給がなくなっても記憶内容は保持される不揮発性のものとに大別される
揮発性記憶装置の代表的な例としては、DRAM(Dynamic Random Ac
cess Memory)がある。DRAMは、記憶素子を構成するトランジスタを選択
してキャパシタに電荷を蓄積することで、情報を記憶する。
上述の原理から、DRAMでは、情報を読み出すとキャパシタの電荷は失われるため、情
報の読み込みの度に、再度の書き込み動作が必要となる。また、記憶素子を構成するトラ
ンジスタにはリーク電流が存在し、トランジスタが選択されていない状況でも電荷が流出
、または流入するため、データの保持期間が短い。このため、所定の周期で再度の書き込
み動作(リフレッシュ動作)が必要であり、消費電力を十分に低減することは困難である
。また、電力の供給がなくなると記憶内容が失われるため、長期間の記憶の保持には、磁
性材料や光学材料を利用した別の記憶装置が必要となる。
揮発性記憶装置の別の例としてはSRAM(Static Random Access
Memory)がある。SRAMは、フリップフロップなどの回路を用いて記憶内容を
保持するため、リフレッシュ動作が不要であり、この点においてはDRAMより有利であ
る。しかし、フリップフロップなどの回路を用いているため、記憶容量あたりの単価が高
くなるという問題がある。また、電力の供給がなくなると記憶内容が失われるという点に
ついては、DRAMと変わるところはない。
不揮発性記憶装置の代表例としては、フラッシュメモリがある。フラッシュメモリは、ト
ランジスタのゲート電極とチャネル形成領域との間にフローティングゲートを有し、当該
フローティングゲートに電荷を保持させることで記憶を行うため、データの保持期間は極
めて長く(半永久的)、揮発性記憶装置で必要なリフレッシュ動作が不要であるという利
点を有している(例えば、特許文献1参照)。
しかし、書き込みの際に生じるトンネル電流によって記憶素子を構成するゲート絶縁層が
劣化するため、所定回数の書き込みによって記憶素子が機能しなくなるという問題が生じ
る。この問題の影響を緩和するために、例えば、各記憶素子の書き込み回数を均一化する
手法が採られるが、これを実現するためには、複雑な周辺回路が必要になってしまう。そ
して、このような手法を採用しても、根本的な寿命の問題が解消するわけではない。つま
り、フラッシュメモリは、情報の書き換え頻度が高い用途には不向きである。
また、フローティングゲートに電荷を注入させるため、または、その電荷を除去するため
には、高い電圧が必要であり、また、そのための回路も必要である。さらに、電荷の保持
、または除去のためには比較的長い時間を要し、書き込み、消去の高速化が容易ではない
という問題もある。
特開昭57−105889号公報
上述の問題に鑑み、開示する発明の一態様では、電力が供給されない状況でも記憶内容の
保持が可能で、かつ、書き込み回数にも制限が無い、半導体装置を提供することを目的の
一とする。
開示する発明では、支持基板上に絶縁層を形成し、当該絶縁層上に高純度化された酸化物
半導体と、SOI(Silicon On Insulator)基板である単結晶シリ
コンを用いて半導体装置を構成する。高純度化された酸化物半導体を用いて構成したトラ
ンジスタは、リーク電流が極めて小さいため、長期間にわたって情報を保持することが可
能である。また、SOI基板を用いることにより、絶縁層上に形成された薄い単結晶シリ
コンの特長を生かすことで、トランジスタを完全空乏型とすることができるため、高集積
、高速駆動、低消費電力など付加価値の高い半導体集積回路が実現できる。より詳細には
以下の通りである。
開示する発明の一態様では、支持基板と、支持基板上に設けられた絶縁層と、絶縁層上に
設けられた駆動回路と、記憶素子と、を有し、駆動回路は、単結晶シリコンを用いて形成
された第1のトランジスタを有し、記憶素子は、絶縁層上に接して形成されたチャネル形
成領域と不純物領域を含む酸化物半導体と、酸化物半導体上に設けられたソース電極及び
ドレイン電極と、酸化物半導体、及びソース電極及びドレイン電極上に設けられたゲート
絶縁層と、ゲート絶縁層上に設けられたゲート電極と、により構成された第2のトランジ
スタと、を有し、第1のトランジスタと、第2のトランジスタと、が電気的に接続された
半導体装置である。
また、開示する発明の他の一態様では、支持基板と、支持基板上に設けられた絶縁層と、
絶縁層上に設けられた駆動回路と、記憶素子と、を有し、駆動回路は、単結晶シリコンを
用いて形成された第1のトランジスタを有し、記憶素子は、絶縁層上に接して形成された
ゲート電極と、ゲート電極上に設けられたゲート絶縁層と、ゲート絶縁層上に設けられた
チャネル形成領域と不純物領域を含む酸化物半導体と、酸化物半導体上に設けられたソー
ス電極及びドレイン電極と、チャネル形成領域に重畳して設けられた保護絶縁層と、によ
り構成された第2のトランジスタと、を有し、第1のトランジスタと、第2のトランジス
タと、が電気的に接続された半導体装置である。
また、開示する発明の他の一態様では、支持基板と、支持基板上に設けられた絶縁層と、
絶縁層上に設けられた駆動回路と、記憶素子と、容量素子と、を有し、駆動回路は、単結
晶シリコンを用いて形成された第1のトランジスタを有し、記憶素子は、絶縁層上に接し
て形成されたチャネル形成領域と不純物領域を含む酸化物半導体と、酸化物半導体上に設
けられたソース電極及びドレイン電極と、酸化物半導体、及びソース電極及びドレイン電
極上に設けられたゲート絶縁層と、ゲート絶縁層上に設けられたゲート電極と、により構
成された第2のトランジスタと、を有し、容量素子は、不純物領域と、絶縁層と、支持基
板と、により構成され、第1のトランジスタと、第2のトランジスタと、が電気的に接続
された半導体装置である。
また、開示する発明の他の一態様では、支持基板と、支持基板上に設けられた絶縁層と、
絶縁層上に設けられた駆動回路と、記憶素子と、容量素子と、を有し、駆動回路は、単結
晶シリコンを用いて形成された第1のトランジスタを有し、記憶素子は、絶縁層上に接し
て形成されたゲート電極と、ゲート電極上に設けられたゲート絶縁層と、ゲート絶縁層上
に設けられたチャネル形成領域と不純物領域を含む酸化物半導体と、酸化物半導体上に設
けられたソース電極及びドレイン電極と、チャネル形成領域に重畳して設けられた保護絶
縁層と、により構成された第2のトランジスタと、を有し、容量素子は、ゲート電極と、
前記絶縁層と、前記支持基板と、により構成され、第1のトランジスタと、第2のトラン
ジスタと、が電気的に接続された半導体装置である。
また、上記構成において、第1のトランジスタは、単結晶シリコンからなるチャネル形成
領域と、チャネル形成領域を挟むように設けられた不純物領域と、チャネル形成領域上の
ゲート絶縁層と、ゲート絶縁層上のゲート電極と、不純物領域と電気的に接続されたソー
ス電極及びドレイン電極と、を有する構成とすることができる。
なお、本明細書等において「上」や「下」の用語は、構成要素の位置関係が「直上」また
は「直下」であることを限定するものではない。例えば、「ゲート絶縁層上のゲート電極
」の表現であれば、ゲート絶縁層とゲート電極との間に他の構成要素を含むものを除外し
ない。
また、本明細書等において「電極」や「配線」の用語は、これらの構成要素を機能的に限
定するものではない。例えば、「電極」は「配線」の一部として用いられることがあり、
その逆もまた同様である。さらに、「電極」や「配線」の用語は、複数の「電極」や「配
線」が一体となって形成されている場合なども含む。
また、「ソース」や「ドレイン」の機能は、異なる極性のトランジスタを採用する場合や
、回路動作において電流の方向が変化する場合などには入れ替わることがある。このため
、本明細書においては、「ソース」や「ドレイン」の用語は、入れ替えて用いることがで
きるものとする。
なお、本明細書等において、「電気的に接続」には、「何らかの電気的作用を有するもの
」を介して接続されている場合が含まれる。ここで、「何らかの電気的作用を有するもの
」は、接続対象間での電気信号の授受を可能とするものであれば、特に制限を受けない。
例えば、「何らかの電気的作用を有するもの」には、電極や配線をはじめ、トランジスタ
などのスイッチング素子、抵抗素子、インダクタ、キャパシタ、その他の各種機能を有す
る素子などが含まれる。
本発明の一態様では、支持基板上に、SOI基板である単結晶シリコンを用いたトランジ
スタと、酸化物半導体を用いたトランジスタに係る半導体装置が提供される。酸化物半導
体を用いたトランジスタはオフ電流が極めて小さいため、これを用いることにより極めて
長期にわたり記憶内容を保持することが可能である。つまり、リフレッシュ動作が不要と
なるか、または、リフレッシュ動作の頻度を極めて低くすることが可能となるため、消費
電力を十分に低減することができる。したがって、電力の供給がない場合であっても、長
期にわたって記憶内容を保持することが可能である。また、SOI基板を用いたトランジ
スタは、絶縁層上に形成された薄い単結晶シリコンの特長を生かすことで、トランジスタ
を完全空乏型とすることができるため、高集積、高速駆動、低消費電力など付加価値の高
い半導体集積回路が実現できる。
また、支持基板上に酸化物半導体を用いたトランジスタを形成することにより、支持基板
と、トランジスタと、の間で容量を形成することもできる。したがって、平面方向に容量
を形成する必要がなく、回路規模の縮小も可能である。
また、開示する発明に係る半導体装置では、情報の書き込みに高い電圧を必要とせず、素
子の劣化の問題もない。例えば、従来の不揮発性メモリのように、浮遊ゲートへの電子の
注入や、浮遊ゲートからの電子の引き抜きを行う必要がないため、ゲート絶縁層の劣化と
いった問題が全く生じない。すなわち、開示する発明に係る半導体装置では、従来の不揮
発性メモリで問題となっている書き換え可能回数に制限はなく、信頼性が飛躍的に向上す
る。さらに、トランジスタのオン状態、オフ状態によって、情報の書き込みが行われるた
め、高速な動作も容易に実現しうる。また、情報を消去するための動作が不要であるとい
うメリットもある。
また、SOI基板である単結晶シリコンを用いたトランジスタは、十分な高速動作が可能
であるため、これを、酸化物半導体を用いたトランジスタと組み合わせて用いることによ
り、半導体装置の動作(例えば、情報の読み出し動作)の高速性を十分に確保することが
できる。また、SOI基板を用いたトランジスタにより、高速動作が要求される各種回路
(論理回路、駆動回路など)を好適に実現することが可能である。
このように、SOI基板である単結晶シリコンにより形成したトランジスタを駆動回路な
どに用いた周辺回路と、酸化物半導体により形成したトランジスタ(より広義には、十分
にオフ電流が小さいトランジスタ)を用いた記憶素子とを一体に備えることで、これまで
にない特徴を有する半導体装置を実現することができる。
半導体装置の平面図、及び断面図。 半導体装置の回路図。 半導体装置の作製工程に係る断面図。 半導体装置の作製工程に係る断面図。 半導体装置の作製工程に係る断面図。 半導体装置の作製工程に係る断面図。 半導体装置の作製工程に係る断面図。 半導体装置の回路図。 半導体装置を用いた電子機器を説明するための図。 半導体装置を用いた携帯機器の回路図。 半導体装置を用いた携帯機器を説明するための図。 半導体装置を用いた携帯機器を説明するための図。 半導体装置を用いた携帯機器を説明するための図。
本発明の実施の形態の一例について、図面を用いて以下に説明する。但し、本発明は以下
の説明に限定されず、本発明の趣旨およびその範囲から逸脱することなくその形態および
詳細を様々に変更し得ることは当業者であれば容易に理解される。従って、本発明は以下
に示す実施の形態の記載内容に限定して解釈されるものではない。
なお、図面等において示す各構成の、位置、大きさ、範囲などは、理解の簡単のため、実
際の位置、大きさ、範囲などを表していない場合がある。このため、開示する発明は、必
ずしも、図面等に開示された位置、大きさ、範囲などに限定されない。
なお、本明細書等における「第1」、「第2」、「第3」などの序数は、構成要素の混同
を避けるために付すものであり、数的に限定するものではない。
(実施の形態1)
本実施の形態では、開示する発明の一態様に係る半導体装置の構成について、図1及び図
2を参照して説明する。なお、回路図においては、酸化物半導体を用いたトランジスタで
あることを示すために、OSの符号を併せて付す場合がある。
〈半導体装置の平面、及び断面構成〉
図1(A)は、半導体装置の平面図を示し、図1(B)は、図1(A)の破線A1−A4
の断面図である。なお、破線A1−A4の断面は位置関係を明確にするため、A2、及び
A3を付記してある。図1に示す半導体装置は、周辺回路170と記憶素子180(メモ
リセルアレイともいう)を有する。また、周辺回路170では、SOI基板である単結晶
シリコンを用いたトランジスタ150を有し、記憶素子180では、酸化物半導体を用い
たトランジスタ160を有する。単結晶半導体を用いたトランジスタは、高速動作が容易
である。一方で、酸化物半導体を用いたトランジスタは、その特性により長時間の電荷保
持を可能とする。
また、記憶素子180では、トランジスタ160を含むメモリセルがマトリクス状に複数
設けられメモリセルアレイを形成している。
なお、上記トランジスタは、nチャネル型トランジスタであるものとして説明するが、p
チャネル型トランジスタを用いることができるのはいうまでもない。また、開示する発明
の技術的な本質は、情報を保持するための記憶素子に、酸化物半導体を用いたトランジス
タ160を用いる点にあるから、半導体装置の具体的な構成をここで示すものに限定する
必要はない。
ここで、図1(B)における周辺回路170のトランジスタ150、及び記憶素子180
のトランジスタ160の構成について以下説明を行う。
〈周辺回路のトランジスタの構成〉
トランジスタ150は、支持基板102上に設けられたBOX層104と、BOX層10
4上に設けられたチャネル形成領域108を含む基板100と、チャネル形成領域108
と、チャネル形成領域108を挟むように設けられた不純物領域110、及び高濃度不純
物領域111(これらをあわせて単に不純物領域とも呼ぶ)と、チャネル形成領域108
上に設けられたゲート絶縁層114と、ゲート絶縁層114に設けられたゲート電極11
8と、不純物領域と電気的に接続するソース電極及びドレイン電極124を有する。
ここで、ゲート電極118の側面にはサイドウォール絶縁層116が設けられている。ま
た、支持基板102の、表面に垂直な方向から見てサイドウォール絶縁層116と重なら
ない領域には、高濃度不純物領域111を有し、高濃度不純物領域111に接する金属化
合物領域112が存在する。また、チャネル形成領域108を含む基板100にはトラン
ジスタ150を囲むように素子分離絶縁層106が設けられている。また、トランジスタ
150を覆うように第1の絶縁層120、及び第2の絶縁層122が設けられている。ソ
ース電極及びドレイン電極124は、第1の絶縁層120、及び第2の絶縁層122に形
成された開口を通じて、金属化合物領域112と電気的に接続されている。つまり、ソー
ス電極及びドレイン電極124は、金属化合物領域112を介して、高濃度不純物領域1
11、及び不純物領域110と電気的に接続されている。また、接続電極216は、第1
の絶縁層120、及び第2の絶縁層122に形成された開口を通じて、ゲート電極118
と電気的に接続されている。なお、トランジスタ150の集積化などのため、サイドウォ
ール絶縁層116が形成されない場合もある。
〈記憶素子のトランジスタの構成〉
トランジスタ160は、支持基板102上に設けられたBOX層104と、BOX層10
4上に設けられた酸化物半導体202と、酸化物半導体202上に設けられたソース電極
及びドレイン電極204と、酸化物半導体202、及び、ソース電極及びドレイン電極2
04に接して設けられたゲート絶縁層206と、ゲート絶縁層206上に設けられたゲー
ト電極208と、を有する。
このような構造のトランジスタ160は、ゲート電極の位置、及びコンタクト(酸化物半
導体とソース電極及びドレイン電極のコンタクト)の位置から、所謂トップゲートトップ
コンタクト(TGTC)と呼ぶことができる。
また、酸化物半導体202は、不純物領域202a、不純物領域202b、チャネル形成
領域202cを有する。不純物領域202a、及び不純物領域202bは、ソース電極及
びドレイン電極204と、ゲート電極208をマスクにして不純物注入処理により酸化物
半導体202に不純物を注入することで形成することができる。また、トランジスタ16
0を覆うように第3の絶縁層210、及び第4の絶縁層212が設けられている。ソース
電極及びドレイン電極204は、ゲート絶縁層206、第3の絶縁層210、及び第4の
絶縁層212に形成された開口を通じて、電極214と電気的に接続されている。
また、不純物領域202a、及び不純物領域202bは、不純物を注入することで酸化物
半導体202の抵抗が低くなるため、低抵抗領域(n型領域とも呼ぶ)と呼ぶこともでき
る。これにより、支持基板102上のBOX層104を誘電体として、支持基板と、BO
X層と、当該低抵抗領域で容量素子190を形成している。
なお、トランジスタ150と、トランジスタ160は、接続電極216により電気的に接
続されている。また、第2の絶縁層122と、第4の絶縁層212と、接続電極216上
には、第5の絶縁層218、及び第6の絶縁層220を有している。
ここで、酸化物半導体202は水素などの不純物が十分に除去されることにより、または
、十分な酸素が供給されることにより、高純度化されているものであることが望ましい。
具体的には、例えば、酸化物半導体202の水素濃度は5×1019atoms/cm
以下、望ましくは5×1018atoms/cm以下、より望ましくは5×1017
toms/cm以下とする。なお、上述の酸化物半導体202中の水素濃度は、二次イ
オン質量分析法(SIMS:Secondary Ion Mass Spectros
copy)で測定したものである。このように、水素濃度が十分に低減されて高純度化さ
れ、十分な酸素の供給により酸素欠乏に起因するエネルギーギャップ中の欠陥準位が低減
された酸化物半導体202では、キャリア濃度が1×1012/cm未満、望ましくは
、1×1011/cm未満、より望ましくは1.45×1010/cm未満となる。
例えば、室温でのオフ電流(ここでは、単位チャネル幅(1μm)あたりの値)は、10
0zA/μm(1zA(ゼプトアンペア)は1×10−21A)以下、望ましくは、10
zA/μm以下となる。このように、i型化(真性化)または実質的にi型化された酸化
物半導体を用いることで、極めて優れたオフ電流特性のトランジスタ160を得ることが
できる。
なお、図1(B)に示すトランジスタ160では、酸化物半導体202が島状に加工され
ないため、加工の際のエッチングによる酸化物半導体202の汚染を防止できる。ただし
、酸化物半導体202の形状は、これに限定されず、島状に加工してもよい。
また、酸化物半導体202に設けられる不純物領域202a、及び不純物領域202bは
意図的に不純物を注入するため、高純度化されていなくても良い。しかし、不純物領域2
02a、及び不純物領域202bからチャネル形成領域202cに不純物元素が拡散する
可能性を排除する上では、水素濃度を上記の条件とする方がよい。特にチャネル長が20
0nm以下の場合には、信頼性を高める上でも、不純物領域202a、及び不純物領域2
02bも水素濃度を上記の条件とする方が望ましい。
なお、トランジスタ160において、ソース電極及びドレイン電極204の端部は、テー
パー形状であることが好ましい。ここで、テーパー角は、例えば、30°以上60°以下
とする。なお、テーパー角とは、テーパー形状を有する層(例えば、ソース電極及びドレ
イン電極204)を、その断面(基板の表面と直交する面)に垂直な方向から観察した際
に、当該層の側面と底面がなす傾斜角を示す。
次に、図1に示した記憶素子180の半導体装置の回路構成を図2に示す。
〈記憶素子の回路構成〉
図2に示す半導体装置の回路構成は、第1の配線(1st Line:第1信号線とも呼
ぶ)とトランジスタ160のソース電極またはドレイン電極の一方とは、電気的に接続さ
れ、第2の配線(2nd Line:第2信号線とも呼ぶ)と、トランジスタ160のゲ
ート電極とは、電気的に接続されている。そして、トランジスタ160のソース電極また
はドレイン電極の他方と、容量素子190の電極の一方とは、電気的に接続され、支持基
板(Si body:第3の信号線とも呼ぶ)と、容量素子190の電極の他方とは、電
気的に接続されている。
なお、容量素子190は、トランジスタ160の不純物領域202a、及び不純物領域2
02bと支持基板102との間のBOX層104を誘電体とすることで形成している。こ
のように形成された容量素子190は、極めて容量が小さく形成できることから、図2に
おいて、容量素子190は破線で示している。
ここで、トランジスタ160には、上述の酸化物半導体を用いたトランジスタが適用され
る。上述の酸化物半導体を用いたトランジスタは、オフ電流が極めて小さいという特徴を
有している。このため、トランジスタ160をオフ状態とすることで、容量素子190に
与えられた電位を、極めて長時間にわたって保持することが可能である。なお、酸化物半
導体を用いたトランジスタ160は、チャネル長(L)を10nm以上1000nm以下
としているため、消費電力が小さく、動作速度もきわめて高いという特徴を有する。
図2に示す半導体装置の回路構成では、容量素子190に与えられた電位が保持可能とい
う特徴を生かすことで、次のように、情報の書き込み、保持、読み出しが可能である。
はじめに、情報の書き込みおよび保持について説明する。まず、第2の配線の電位を、ト
ランジスタ160がオン状態となる電位にして、トランジスタ160をオン状態とする。
これにより、第1の配線の電位が、容量素子190の電極の一方に与えられる。すなわち
、容量素子190には、所定の電荷が与えられる(書き込み)。その後、第2の配線の電
位を、トランジスタ160がオフ状態となる電位にして、トランジスタ160をオフ状態
とすることにより、容量素子190に与えられた電荷が保持される(保持)。トランジス
タ160は上述のとおり、極めてオフ電流が小さいので、長時間にわたって電荷を保持で
きる。
次に、情報の読み出しについて説明する。第1の配線に所定の電位(定電位)を与えた状
態で、第2の配線の電位をトランジスタ160がオン状態となる電位にすると、容量素子
190に保持されている電荷量に応じて、第1の配線は異なる電位をとる。このため、第
1の配線の電位を見ることで、保持されている情報を読み出すことができる。
なお、情報が読み出された場合、容量素子190の電荷は失われるため、再度の書き込み
を行う点に留意が必要である。
次に、情報の書き換えについて説明する。情報の書き換えは、上記情報の書き込みおよび
保持と同様に行われる。つまり、第2の配線の電位を、トランジスタ160がオン状態と
なる電位にして、トランジスタ160をオン状態とする。これにより、第1の配線の電位
(新たな情報に係る電位)が、容量素子190の電極の一方に与えられる。その後、第2
の配線の電位を、トランジスタ160がオフ状態となる電位にして、トランジスタ160
をオフ状態とすることにより、容量素子190は、新たな情報に係る電荷が与えられた状
態となる。
このように、開示する発明に係る半導体装置は、再度の情報の書き込みによって直接的に
情報を書き換えることが可能である。このため、半導体装置の高速動作が実現される。
なお、上記説明は、電子を多数キャリアとするn型トランジスタ(nチャネル型トランジ
スタ)を用いる場合についてのものであるが、n型トランジスタに代えて、正孔を多数キ
ャリアとするp型トランジスタを用いることができるのはいうまでもない。
以上のように、支持基板102上に形成されたBOX層104上に、周辺回路170にS
OI基板である単結晶シリコンを用いたトランジスタ150と、記憶素子180に酸化物
半導体を用いたトランジスタ160が設けられている。
このように、周辺回路にSOI基板である単結晶シリコンを用いたトランジスタと、記憶
素子に酸化物半導体を用いたトランジスタを一体に備えることで、これまでにない特徴を
有する半導体装置を実現することができる。
酸化物半導体を用いたトランジスタ160はオフ電流が極めて小さいため、これを用いる
ことにより極めて長期にわたり記憶内容を保持することが可能である。つまり、リフレッ
シュ動作が不要となるか、または、リフレッシュ動作の頻度を極めて低くすることが可能
となるため、消費電力を十分に低減することができる。したがって、電力の供給がない場
合であっても、長期にわたって記憶内容を保持することが可能である。
また、SOI基板である単結晶シリコンを用いることにより、絶縁層上に形成された薄い
単結晶シリコン層の特長を生かすことで、高集積、高速駆動、低消費電力など付加価値の
高い半導体集積回路が実現できる。
また、支持基板と、支持基板上に設けられた絶縁層と、絶縁層上に形成された酸化物半導
体を用いたトランジスタと、により容量素子を形成することもできる。したがって、平面
方向に容量を形成する必要がなく、回路規模の縮小も可能である。
以上、本実施の形態に示す構成、方法などは、他の実施の形態に示す構成、方法などと適
宜組み合わせて用いることができる。
(実施の形態2)
本実施の形態では、実施の形態1に示した半導体装置の作製方法の一例について、図3乃
至図6を用いて説明する。以下では、はじめに周辺回路170が有するトランジスタ15
0の作製方法について図3及び、図4を参照して説明し、その後、記憶素子180が有す
るトランジスタ160の作製方法について図5を参照して説明する。また、周辺回路17
0のトランジスタ150と、記憶素子180のトランジスタ160の接続方法について、
図6を用いて説明を行う。
〈周辺回路のトランジスタの作製方法〉
まず、支持基板102の上面を酸化させて、上面に10〜1000nmの膜厚の絶縁層で
ある酸化シリコン膜からなるBOX層104を形成する(図3(A))。なお、BOX層
とは、所謂基板内に埋め込まれる酸化膜層のことであり、BOX(Buried OXi
de)層、または埋め込み酸化膜層、または埋め込み絶縁膜等とも言う。
BOX層104は、支持基板102を酸化雰囲気中において熱処理すること(以下、「熱
酸化処理」という。)により形成することができる。熱酸化処理は、通常のドライ酸化で
行っても良いが、酸化雰囲気中にハロゲンを添加した酸化を行うことが好ましい。酸化雰
囲気中にハロゲンを添加した酸化を行うことにより、BOX層104にハロゲンを含ませ
ることができる。酸化雰囲気中にハロゲンを添加するためのガスとして、HClを用いる
ことができる。このような熱酸化処理の一例としては、酸素に対しHClを0.5〜10
体積%(好ましくは3体積%)の割合で含む雰囲気中で、900℃〜1150℃の温度(
代表的には1000℃)で熱酸化を行うと良い。処理時間は0.1〜6時間、好ましくは
0.5〜1時間とすれば良い。
支持基板102は、例えば、シリコンや炭化シリコンなどの単結晶半導体基板、多結晶半
導体基板、ガリウムヒ素、インジウムリン、シリコンゲルマニウムなどの化合物半導体基
板を用いることができる。
次に、支持基板102と異なる半導体材料を含む基板100を用意する。半導体材料を含
む基板100としては、シリコンや炭化シリコンなどの単結晶半導体基板、多結晶半導体
基板、シリコンゲルマニウムなどの化合物半導体基板、SOI基板などを適用することが
できる。ここでは、半導体材料を含む基板100として、単結晶シリコン基板を用いる場
合の一例について示すものとする。なお、一般に「SOI基板」は、絶縁表面上にシリコ
ン半導体層が設けられた構成の基板をいうが、本明細書等においては、絶縁表面上にシリ
コン以外の材料からなる半導体層が設けられた構成の基板も含む概念として用いる。つま
り、「SOI基板」が有する半導体層は、シリコン半導体層に限定されない。
次に、支持基板102上に形成されたBOX層104と基板100を貼り合わせる。この
貼り合わせは、公知のSOI基板の貼り合わせ技術を用いて行うことができる。
また、支持基板102、BOX層104、及び基板100としては、公知の技術であるS
IMOX(Separation by IMplanted OXygen)基板、ま
たは、SIMOX基板に加工処理(研削、研磨など)が施された基板を用いても良い。
次に、基板100上には、素子分離絶縁層を形成するためのマスクとなる保護層300を
形成する(図3(A)参照)。保護層300としては、例えば、酸化シリコンや窒化シリ
コン、酸窒化シリコンなどを材料とする絶縁層を用いることができる。なお、この工程の
前後において、トランジスタのしきい値電圧を制御するために、n型の導電性を付与する
不純物元素やp型の導電性を付与する不純物元素を基板100に添加してもよい。半導体
がシリコンの場合、n型の導電性を付与する不純物としては、例えば、リンや砒素などを
用いることができる。また、p型の導電性を付与する不純物としては、例えば、硼素、ア
ルミニウム、ガリウムなどを用いることができる。
次に、上記の保護層300をマスクとしてエッチングを行い、保護層300に覆われてい
ない領域(露出している領域)の、基板100の一部を除去する。これにより他の半導体
領域と分離された半導体領域302が形成される(図3(B)参照)。当該エッチングに
は、ドライエッチングを用いるのが好適であるが、ウェットエッチングを用いても良い。
エッチングガスやエッチング液については被エッチング材料に応じて適宜選択することが
できる。
次に、半導体領域302を覆うように絶縁層を形成し、半導体領域302に重畳する領域
の絶縁層、及び記憶素子180上の絶縁層を選択的に除去することで、素子分離絶縁層1
06を形成する(図3(B)参照)。素子分離絶縁層106は、酸化シリコンや窒化シリ
コン、酸窒化シリコンなどを用いて形成される。絶縁層の除去方法としては、CMPなど
の研磨処理やエッチング処理などがあるが、そのいずれを用いても良い。なお、半導体領
域302の形成後、または、素子分離絶縁層106の形成後には、保護層300を除去す
る。
次に、半導体領域302上に絶縁層を形成し、当該絶縁層上に導電材料を含む層を形成す
る。
絶縁層は、後のゲート絶縁層114となるものであり、プラズマCVD法やスパッタリン
グ法等を用いて得られる酸化シリコン、酸窒化シリコン、窒化シリコン、酸化ハフニウム
、酸化アルミニウム、酸化タンタル、酸化イットリウム、ハフニウムシリケート(HfS
ixOy(x>0、y>0))、窒素が添加されたハフニウムシリケート(HfSixO
y(x>0、y>0))、窒素が添加されたハフニウムアルミネート(HfAlxOy(
x>0、y>0))等を含む膜の単層構造または積層構造とすると良い。他に、高密度プ
ラズマ処理や熱酸化処理によって、半導体領域302の表面を酸化、窒化することにより
、上記絶縁層を形成してもよい。高密度プラズマ処理は、例えば、He、Ar、Kr、X
eなどの希ガス、酸素、酸化窒素、アンモニア、窒素、水素などの混合ガスを用いて行う
ことができる。また、絶縁層の厚さは、例えば、1nm以上100nm以下、好ましくは
10nm以上50nm以下とすることができる。
導電材料を含む層は、アルミニウム、銅、チタン、タンタル、タングステン等の金属材料
を用いて形成することができる。また、多結晶シリコンなどの半導体材料を用いて、導電
材料を含む層を形成しても良い。形成方法も特に限定されず、蒸着法、プラズマCVD法
、スパッタリング法、スピンコート法などの各種成膜方法を用いることができる。なお、
本実施の形態では、導電材料を含む層を、金属材料を用いて形成する場合の一例について
示すものとする。
その後、絶縁層および導電材料を含む層を選択的にエッチングして、ゲート絶縁層114
、ゲート電極118を形成する(図3(C)参照)。
次に、ゲート電極118を覆う絶縁層304を形成する。そして、半導体領域302にリ
ン(P)やヒ素(As)などを添加して、浅い接合深さの不純物領域110を形成する。
なお、ここではn型トランジスタを形成するためにリンやヒ素を添加しているが、p型ト
ランジスタを形成する場合には、硼素(B)やアルミニウム(Al)などの不純物元素を
添加すればよい。上記の不純物領域110の形成により、半導体領域302のゲート絶縁
層114下部には、チャネル形成領域108が形成される(図3(C)参照)。ここで、
添加する不純物の濃度は適宜設定することができるが、半導体素子が高度に微細化される
場合には、その濃度を高くすることが望ましい。また、ここでは、絶縁層304を形成し
た後に不純物領域110を形成する工程を採用しているが、不純物領域110を形成した
後に絶縁層304を形成する工程としても良い。
次に、サイドウォール絶縁層116を形成する(図3(D)参照)。サイドウォール絶縁
層116は、絶縁層304を覆うように絶縁層を形成した後に、当該絶縁層に異方性の高
いエッチング処理を行うことで、自己整合的に形成することができる。また、この際に、
絶縁層304を部分的にエッチングして、ゲート電極118の上面と、不純物領域110
の上面を露出させると良い。なお、サイドウォール絶縁層116は、高集積化などの目的
のために形成されない場合もある。
次に、ゲート電極118、不純物領域110、サイドウォール絶縁層116等を覆うよう
に、絶縁層を形成する。そして、不純物領域110と接する領域に、リン(P)やヒ素(
As)などを添加して、高濃度不純物領域111を形成する。その後、上記絶縁層を除去
し、ゲート電極118、サイドウォール絶縁層116、高濃度不純物領域111等を覆う
ように金属層306を形成する(図4(A)参照)。当該金属層306は、真空蒸着法や
スパッタリング法、スピンコート法などの各種成膜方法を用いて形成することができる。
金属層306は、半導体領域302を構成する半導体材料と反応することによって低抵抗
な金属化合物となる金属材料を用いて形成することが望ましい。このような金属材料とし
ては、例えば、チタン、タンタル、タングステン、ニッケル、コバルト、白金等がある。
次に、熱処理を施して、金属層306と半導体材料とを反応させる。これにより、高濃度
不純物領域111に接する金属化合物領域112が形成される(図4(B)参照)。なお
、ゲート電極118として多結晶シリコンなどを用いる場合には、ゲート電極118と金
属層306と接触する部分にも、金属化合物領域が形成されることになる。
上記熱処理としては、例えば、フラッシュランプの照射による熱処理を用いることができ
る。もちろん、その他の熱処理方法を用いても良いが、金属化合物の形成に係る化学反応
の制御性を向上させるためには、ごく短時間の熱処理を実現できる方法を用いることが望
ましい。なお、上記の金属化合物領域は、金属材料と半導体材料との反応により形成され
るものであり、十分に導電性が高められた領域である。当該金属化合物領域を形成するこ
とで、電気抵抗を十分に低減し、素子特性を向上させることができる。なお、金属化合物
領域112を形成した後には、金属層306は除去する。
次に、上述の工程により形成された各構成を覆うように、第1の絶縁層120、第2の絶
縁層122を形成する(図4(C)参照)。第1の絶縁層120や第2の絶縁層122は
、酸化シリコン、酸窒化シリコン、窒化シリコン、酸化ハフニウム、酸化アルミニウム、
酸化タンタル等の無機絶縁材料を含む材料を用いて形成することができる。また、ポリイ
ミド、アクリル等の有機絶縁材料を用いて形成することも可能である。なお、ここでは第
1の絶縁層120と第2の絶縁層122の積層構造としているが、開示する発明の一態様
はこれに限定されない。1層としても良いし、3層以上の積層構造としても良い。
その後、第1の絶縁層120、及び第2の絶縁層122に金属化合物領域112にまで達
する開口を形成し、当該開口に、ソース電極及びドレイン電極124を形成する(図4(
D)参照)。ソース電極及びドレイン電極124は、例えば、開口を含む領域にプラズマ
CVD法やスパッタリング法などを用いて導電層を形成した後、エッチング処理方法など
を用いて、上記導電層の一部を除去することにより形成することができる。
より具体的には、例えば、開口を含む領域にスパッタリング法によりチタン膜を薄く形成
し、プラズマCVD法により窒化チタン膜を薄く形成した後に、開口に埋め込むようにタ
ングステン膜を形成する方法を適用することができる。ここで、スパッタリング法により
形成されるチタン膜は、被形成面の酸化膜(自然酸化膜など)を還元し、下部電極など(
ここでは金属化合物領域112)との接触抵抗を低減させる機能を有する。また、その後
に形成される窒化チタン膜は、導電性材料の拡散を抑制するバリア機能を備える。また、
チタンや窒化チタンなどによるバリア膜を形成した後に、メッキ法により銅膜を形成して
もよい。
なお、ここでは、金属化合物領域112と接触するソース電極及びドレイン電極124の
みを示しているが、この工程において、ゲート電極118と接触する電極などをあわせて
形成することができる。ソース電極及びドレイン電極124として用いることができる材
料について特に限定はなく、各種導電材料を用いることができる。例えば、モリブデン、
チタン、クロム、タンタル、タングステン、アルミニウム、銅、ネオジム、スカンジウム
などの導電性材料を用いることができる。また、後に行われる熱処理を考慮して、ソース
電極及びドレイン電極124は、熱処理に耐えうる程度の耐熱性を有する材料を用いて形
成することが望ましい。
以上により、支持基板102上に形成されたBOX層104上に、基板100を用いたト
ランジスタ150が形成される(図4(D)参照)。基板100を用いたトランジスタ1
50は、SOI基板である単結晶シリコンにより構成されているため高速動作が可能であ
る。
なお、上記工程の後には、さらに電極や配線、絶縁層などを形成しても良い。配線の構造
として、層間絶縁層および導電層の積層構造でなる多層配線構造を採用することにより、
高度に集積化した半導体装置を提供することができる。
〈記憶素子のトランジスタの作製方法〉
次に、図5を用いて、支持基板102上にトランジスタ160を作製する工程について説
明する。
まず、図4(D)に示したBOX層104上に作製されたトランジスタ150を含む支持
基板102を用意し、記憶素子180内のBOX層104上の不要な部分を除去し、BO
X層104を露出させる。除去方法としては、周辺回路170にレジストマスク308を
形成し、レジストマスク308が覆われていない部分をエッチングにより除去することで
作製できる。なお、エッチング方法としては、乾式のエッチング、湿式のエッチングなど
適宜選択することができる。
次に、BOX層104上に酸化物半導体202を形成する(図5(A)参照)。
酸化物半導体202は、四元系金属酸化物であるIn−Sn−Ga−Zn−O系や、三元
系金属酸化物であるIn−Ga−Zn−O系、In−Sn−Zn−O系、In−Al−Z
n−O系、Sn−Ga−Zn−O系、Al−Ga−Zn−O系、Sn−Al−Zn−O系
や、二元系金属酸化物であるIn−Zn−O系、Sn−Zn−O系、Al−Zn−O系、
Zn−Mg−O系、Sn−Mg−O系、In−Mg−O系や、In−O系、Sn−O系、
Zn−O系などの酸化物半導体を用いて形成することができる。
中でも、In−Ga−Zn−O系の酸化物半導体材料は、無電界時の抵抗が十分に高くオ
フ電流を十分に小さくすることが可能であり、また、電界効果移動度も高いため、半導体
装置に用いる半導体材料としては好適である。
In−Ga−Zn−O系の酸化物半導体材料の代表例としては、InGaO(ZnO)
(m>0、且つmは整数では無い)で表記されるものがある。また、Gaに代えてMを
用い、InMO(ZnO)(m>0、且つmは整数では無い)のように表記される酸
化物半導体材料がある。ここで、Mは、ガリウム(Ga)、アルミニウム(Al)、鉄(
Fe)、ニッケル(Ni)、マンガン(Mn)、コバルト(Co)などから選ばれた一の
金属元素または複数の金属元素を示す。例えば、Mとしては、Ga、GaおよびAl、G
aおよびFe、GaおよびNi、GaおよびMn、GaおよびCoなどを適用することが
できる。なお、上述の組成は結晶構造から導き出されるものであり、あくまでも一例に過
ぎないことを付記する。
酸化物半導体202をスパッタリング法で作製するためのターゲットとしては、In:G
a:Zn=1:x:y[atom比](xは0以上、yは0.5以上5以下)の組成式で
表されるものを用いるのが好適である。例えば、In:Ga:Zn=1:1:1[ato
m比](x=1、y=1)、(すなわち、In:Ga:ZnO=1:1:2
[mol比])の組成比を有するターゲットなどを用いることができる。また、In:G
a:Zn=1:1:0.5[atom比](x=1、y=0.5)の組成比を有するター
ゲットや、In:Ga:Zn=1:1:2[atom比](x=1、y=2)の組成比を
有するターゲットや、In:Ga:Zn=1:0:1[atom比](x=0、y=1)
の組成比を有するターゲットを用いることもできる。
本実施の形態では、酸化物半導体202を、In−Ga−Zn−O系の金属酸化物ターゲ
ットを用いるスパッタリング法により形成することとする。
金属酸化物ターゲット中の金属酸化物の相対密度は80%以上、好ましくは95%以上、
さらに好ましくは99.9%以上である。相対密度の高い金属酸化物ターゲットを用いる
ことにより、緻密な構造の酸化物半導体202を形成することが可能である。
酸化物半導体202の形成雰囲気は、希ガス(代表的にはアルゴン)雰囲気、酸素雰囲気
、または、希ガス(代表的にはアルゴン)と酸素との混合雰囲気とするのが好適である。
具体的には、例えば、水素、水、水酸基、水素化物などの不純物が、濃度1ppm以下(
望ましくは濃度10ppb以下)にまで除去された高純度ガス雰囲気を用いるのが好適で
ある。
酸化物半導体202の形成の際には、例えば、減圧状態に保持された処理室内に被処理物
を保持し、被処理物の温度が100℃以上550℃未満、好ましくは200℃以上400
℃以下となるように被処理物を熱する。または、酸化物半導体202の形成の際の被処理
物の温度は、室温としてもよい。そして、処理室内の水分を除去しつつ、水素や水などが
除去されたスパッタガスを導入し、上記ターゲットを用いて酸化物半導体202を形成す
る。被処理物を熱しながら酸化物半導体202を形成することにより、酸化物半導体20
2に含まれる不純物を低減することができる。また、スパッタリングによる損傷を軽減す
ることができる。処理室内の水分を除去するためには、吸着型の真空ポンプを用いること
が好ましい。例えば、クライオポンプ、イオンポンプ、チタンサブリメーションポンプな
どを用いることができる。また、ターボ分子ポンプにコールドトラップを加えたものを用
いてもよい。クライオポンプなどを用いて排気することで、処理室から水素や水などを除
去することができるため、酸化物半導体202中の不純物濃度を低減できる。
酸化物半導体202の形成条件としては、例えば、被処理物とターゲットの間との距離が
170mm、圧力が0.4Pa、直流(DC)電力が0.5kW、雰囲気が酸素(酸素1
00%)雰囲気、またはアルゴン(アルゴン100%)雰囲気、または酸素とアルゴンの
混合雰囲気、といった条件を適用することができる。なお、パルス直流(DC)電源を用
いると、ごみ(成膜時に形成される粉状の物質など)を低減でき、膜厚分布も均一となる
ため好ましい。酸化物半導体202の厚さは、1nm以上50nm以下、好ましくは1n
m以上30nm以下、より好ましくは1nm以上10nm以下とする。このような厚さの
酸化物半導体202を用いることで、微細化に伴う短チャネル効果を抑制することが可能
である。ただし、適用する酸化物半導体材料や、半導体装置の用途などにより適切な厚さ
は異なるから、その厚さは、用いる材料や用途などに応じて選択することもできる。
なお、酸化物半導体202をスパッタリング法により形成する前には、アルゴンガスを導
入してプラズマを発生させる逆スパッタリングを行い、形成表面(例えばBOX層104
の表面)の付着物を除去するのが好適である。ここで、逆スパッタリングとは、通常のス
パッタリングにおいては、スパッタターゲットにイオンを衝突させるところを、逆に、処
理表面にイオンを衝突させることによってその表面を改質する方法のことをいう。処理表
面にイオンを衝突させる方法としては、アルゴン雰囲気下で処理表面側に高周波電圧を印
加して、被処理物付近にプラズマを生成する方法などがある。なお、アルゴン雰囲気に代
えて窒素、ヘリウム、酸素などによる雰囲気を適用してもよい。
その後、酸化物半導体202に対して、熱処理(第1の熱処理)を行うことが望ましい。
この第1の熱処理によって酸化物半導体202中の、過剰な水素(水や水酸基を含む)を
除去し、酸化物半導体の構造を整え、エネルギーギャップ中の欠陥準位を低減することが
できる。第1の熱処理の温度は、例えば、300℃以上550℃未満、または400℃以
上500℃以下とする。
熱処理は、例えば、抵抗発熱体などを用いた電気炉に被処理物を導入し、窒素雰囲気下、
450℃、1時間の条件で行うことができる。この間、酸化物半導体202は大気に触れ
させず、水や水素の混入が生じないようにする。
熱処理装置は電気炉に限られず、加熱されたガスなどの媒体からの熱伝導、または熱輻射
によって、被処理物を加熱する装置を用いても良い。例えば、GRTA(Gas Rap
id Thermal Anneal)装置、LRTA(Lamp Rapid The
rmal Anneal)装置等のRTA(Rapid Thermal Anneal
)装置を用いることができる。LRTA装置は、ハロゲンランプ、メタルハライドランプ
、キセノンアークランプ、カーボンアークランプ、高圧ナトリウムランプ、高圧水銀ラン
プなどのランプから発する光(電磁波)の輻射により、被処理物を加熱する装置である。
GRTA装置は、高温のガスを用いて熱処理を行う装置である。ガスとしては、アルゴン
などの希ガス、または窒素のような、熱処理によって被処理物と反応しない不活性気体が
用いられる。
例えば、第1の熱処理として、熱せられた不活性ガス雰囲気中に被処理物を投入し、数分
間熱した後、当該不活性ガス雰囲気から被処理物を取り出すGRTA処理を行ってもよい
。GRTA処理を用いると短時間での高温熱処理が可能となる。また、被処理物の耐熱温
度を超える温度条件であっても適用が可能となる。なお、処理中に、不活性ガスを、酸素
を含むガスに切り替えても良い。酸素を含む雰囲気において第1の熱処理を行うことで、
酸素欠損に起因するエネルギーギャップ中の欠陥準位を低減することができるためである
なお、不活性ガス雰囲気としては、窒素、または希ガス(ヘリウム、ネオン、アルゴン等
)を主成分とする雰囲気であって、水、水素などが含まれない雰囲気を適用するのが望ま
しい。例えば、熱処理装置に導入する窒素や、ヘリウム、ネオン、アルゴン等の希ガスの
純度を、6N(99.9999%)以上、好ましくは7N(99.99999%)以上(
すなわち、不純物濃度が1ppm以下、好ましくは0.1ppm以下)とする。
いずれにしても、第1の熱処理によって不純物を低減し、i型(真性半導体)またはi型
に限りなく近い酸化物半導体202を形成することで、極めて優れた特性のトランジスタ
を実現することができる。
ところで、上述の熱処理(第1の熱処理)には水素や水などを除去する効果があるから、
当該熱処理を、脱水化処理や、脱水素化処理などと呼ぶこともできる。当該脱水化処理や
、脱水素化処理は、酸化物半導体の形成後やゲート絶縁層の形成後、ゲート電極の形成後
、などのタイミングにおいて行うことも可能である。また、このような脱水化処理、脱水
素化処理は、一回に限らず複数回行っても良い。
次に、酸化物半導体202上に、導電層を形成し、該導電層を選択的にエッチングして、
ソース電極及びドレイン電極204を形成する(図5(A)参照)。
導電層は、スパッタリング法をはじめとするPVD法や、プラズマCVD法などのCVD
法を用いて形成することができる。また、導電層の材料としては、アルミニウム、クロム
、銅、タンタル、チタン、モリブデン、タングステンからから選ばれた元素や、上述した
元素を成分とする合金等を用いることができる。マンガン、マグネシウム、ジルコニウム
、ベリリウムのいずれか、またはこれらを複数組み合わせた材料を用いてもよい。また、
アルミニウムに、チタン、タンタル、タングステン、モリブデン、クロム、ネオジム、ス
カンジウムから選ばれた元素、またはこれらを複数組み合わせた材料を用いてもよい。
導電層は、単層構造であっても良いし、2層以上の積層構造としてもよい。例えば、チタ
ン膜や窒化チタン膜の単層構造、シリコンを含むアルミニウム膜の単層構造、アルミニウ
ム膜上にチタン膜が積層された2層構造、窒化チタン膜上にチタン膜が積層された2層構
造、チタン膜とアルミニウム膜とチタン膜とが積層された3層構造などが挙げられる。な
お、導電層を、チタン膜や窒化チタン膜の単層構造とする場合には、テーパー形状を有す
るソース電極及びドレイン電極204への加工が容易であるというメリットがある。
また、導電層は、導電性の金属酸化物を用いて形成しても良い。導電性の金属酸化物とし
ては酸化インジウム(In)、酸化スズ(SnO)、酸化亜鉛(ZnO)、酸化
インジウム酸化スズ合金(In―SnO、ITOと略記する場合がある)、酸化
インジウム酸化亜鉛合金(In―ZnO)、または、これらの金属酸化物材料にシ
リコン若しくは酸化シリコンを含有させたものを用いることができる。
導電層のエッチングは、形成されるソース電極及びドレイン電極204の端部が、テーパ
ー形状となるように行うことが好ましい。ここで、テーパー角は、例えば、30°以上6
0°以下であることが好ましい。ソース電極及びドレイン電極204の端部をテーパー形
状となるようにエッチングすることにより、後に形成されるゲート絶縁層206の被覆性
を向上し、段切れを防止することができる。
次に、酸化物半導体202、及びソース電極及びドレイン電極204上にゲート絶縁層2
06を形成する(図5(B)参照)。ゲート絶縁層206は、プラズマCVD法やスパッ
タリング法等を用いて形成することができる。また、ゲート絶縁層206は、酸化シリコ
ン、窒化シリコン、酸窒化シリコン、酸化アルミニウム、酸化タンタル、酸化ハフニウム
、酸化イットリウム、ハフニウムシリケート(HfSixOy(x>0、y>0))、窒
素が添加されたハフニウムシリケート(HfSixOy(x>0、y>0))、窒素が添
加されたハフニウムアルミネート(HfAlxOy(x>0、y>0))、などを含むよ
うに形成するのが好適である。ゲート絶縁層206は、単層構造としても良いし、積層構
造としても良い。また、その厚さは特に限定されないが、半導体装置を微細化する場合に
は、トランジスタの動作を確保するために薄くするのが望ましい。例えば、酸化シリコン
を用いる場合には、1nm以上100nm以下、好ましくは10nm以上50nm以下と
することができる。
上述のように、ゲート絶縁層206を薄くすると、トンネル効果などに起因するゲートリ
ークが問題となる。ゲートリークの問題を解消するには、ゲート絶縁層206に、酸化ハ
フニウム、酸化タンタル、酸化イットリウム、ハフニウムシリケート(HfSixOy(
x>0、y>0))、窒素が添加されたハフニウムシリケート(HfSixOy(x>0
、y>0))、窒素が添加されたハフニウムアルミネート(HfAlxOy(x>0、y
>0))、などの高誘電率(high−k)材料を用いると良い。high−k材料をゲ
ート絶縁層146に用いることで、電気的特性を確保しつつ、ゲートリークを抑制するた
めに膜厚を大きくすることが可能になる。なお、high−k材料を含む膜と、酸化シリ
コン、窒化シリコン、酸化窒化シリコン、窒化酸化シリコン、酸化アルミニウムなどのい
ずれかを含む膜との積層構造としてもよい。
ゲート絶縁層206の形成後には、不活性ガス雰囲気下、または酸素雰囲気下で第2の熱
処理を行うのが望ましい。熱処理の温度は、200℃以上450℃以下、望ましくは25
0℃以上350℃以下である。例えば、窒素雰囲気下で250℃、1時間の熱処理を行え
ばよい。第2の熱処理を行うことによって、トランジスタの電気的特性のばらつきを軽減
することができる。また、ゲート絶縁層206が酸素を含む場合、酸化物半導体202に
酸素を供給し、該酸化物半導体202の酸素欠損を補填して、i型(真性半導体)または
i型に限りなく近い酸化物半導体を形成することもできる。
なお、本実施の形態では、ゲート絶縁層206の形成後に第2の熱処理を行っているが、
第2の熱処理のタイミングはこれに特に限定されない。例えば、ゲート電極の形成後に第
2の熱処理を行っても良い。また、第1の熱処理に続けて第2の熱処理を行っても良いし
、第1の熱処理に第2の熱処理を兼ねさせても良いし、第2の熱処理に第1の熱処理を兼
ねさせても良い。
次に、ゲート絶縁層206上において、ソース電極及びドレイン電極204の間の領域に
ゲート電極208を形成する(図5(B)参照)。ゲート電極208は、ゲート絶縁層2
06上に導電層を形成した後に、当該導電層を選択的にエッチングすることによって形成
することができる。ゲート電極208となる導電層は、スパッタリング法をはじめとする
PVD法や、プラズマCVD法などのCVD法を用いて形成することができる。詳細は、
ソース電極及びドレイン電極204などの場合と同様であり、これらの記載を参酌できる
次に、酸化物半導体202に不純物領域202a、及び不純物領域202bを形成する(
図5(B)参照)。
不純物領域202a、及び不純物領域202bは、ソース電極及びドレイン電極204、
及びゲート電極208をマスクとして、ゲート絶縁層206を介して不純物の注入を行う
ことで、自己整合的に形成することができる。
不純物としては、V族(第15族)元素である窒素(N)、リン(P)、ヒ素(As)、
アンチモン(Sb)などを用いることができる。本実施の形態においては、窒素を注入す
る例について示す。
不純物の注入方法としては、イオン注入法またはイオンドーピング法などを用いることが
できる。イオン注入法は、ソースガスをプラズマ化し、このプラズマに含まれるイオン種
を引き出し、質量分離して、所定の質量を有するイオン種を加速して、イオンビームとし
て、被処理物に注入する方法である。また、イオンドーピング法は、ソースガスをプラズ
マ化し、所定の電界の作用によりプラズマからイオン種を引き出し、引き出したイオン種
を質量分離せずに加速して、イオンビームとして被処理物に注入する方法である。質量分
離を伴うイオン注入法を用いて窒素の注入を行うことで、所望の不純物(ここでは窒素)
以外の元素(例えば、金属元素等の)が酸化物半導体202に添加されてしまうのを防ぐ
ことができる。また、イオンドーピング法はイオン注入法に比べてイオンビームの照射さ
れる面積を大きくすることができるので、イオンドーピング法を用いて不純物の添加を行
うことで、タクトタイムを短縮することができる。
不純物領域202a、及び不純物領域202bの窒素濃度は5×1019atoms/c
以上であると好適である。なお、不純物領域202a、及び不純物領域202bの窒
素濃度は、二次イオン質量分析法(SIMS:Secondary Ion Mass
Spectroscopy)で測定したものである。
また、上記、不純物領域202a、及び不純物領域202bの窒素濃度が、1×1020
atoms/cm以上7atoms%未満であると、不純物領域202a、及び不純物
領域202b形成後に加熱処理を行うことで、結晶構造がウルツ鉱型構造になることがあ
る。加熱処理の温度は、300℃以上600℃以下、好ましくは350℃以上500℃以
下であると良い。
また、本実施の形態に示したように、ゲート絶縁層206を介して、不純物注入処理を行
うことで、酸化物半導体202への過剰なダメージを軽減することができる。
なお、本実施の形態においては、ゲート電極208形成後にゲート絶縁層206を介して
、不純物注入処理を行う例について示したが、これに限定されない。後に形成される第3
の絶縁層210形成後に、ゲート絶縁層206と第3の絶縁層210を介して不純物注入
処理を行ってもよい。
このように、酸化物半導体において、チャネル形成領域を挟むように不純物領域を設ける
ことにより、不純物領域は、チャネル形成領域に比べてエネルギーギャップが小さく、キ
ャリアを流しやすい。したがって、このような構成のトランジスタとすることで、情報の
書き込みを高速で行うことができる。
また、チャネル形成領域を挟むように不純物領域を設けることにより、ドレイン端への電
界集中を緩和する構造となる。
また、不純物領域202a、及び不純物領域202bは、不純物を注入することで酸化物
半導体202の抵抗が低くなるため、低抵抗領域(n型領域とも呼ぶ)と呼ぶこともでき
る。これにより、支持基板102上のBOX層104を誘電体として、支持基板102と
、BOX層104と、低抵抗領域(不純物領域202a、及び不純物領域202b)を用
いて、容量素子190を形成している(図5(C)参照)。
次に、ゲート絶縁層206、及びゲート電極208上に第3の絶縁層210を形成する(
図5(B)参照)。第3の絶縁層210は、スパッタリング法やプラズマCVD法などを
用いて形成することができる。また、酸化シリコン、酸窒化シリコン、窒化シリコン、酸
化ハフニウム、酸化アルミニウム、酸化タンタル等の無機絶縁材料を含む材料を用いて形
成することができる。なお、本実施の形態では、第3の絶縁層210の1層構造としてい
るが、開示する発明の一態様はこれに限定されない。2層以上の積層構造としても良い。
また、第3の絶縁層210を設けない構成とすることも可能である。
次に、第3の絶縁層210上に第4の絶縁層212を形成する(図5(C)参照)。第4
の絶縁層212は、ポリイミド、アクリル等の有機絶縁材料を用いて形成することができ
る。なお、第4の絶縁層212は、その表面が平坦になるように形成することが望ましい
。表面が平坦になるように第4の絶縁層212を形成することで、半導体装置を微細化し
た場合などにおいても、第4の絶縁層212上に、電極や配線などを好適に形成すること
ができるためである。
次に、第4の絶縁層212、第3の絶縁層210、及びゲート絶縁層206にソース電極
及びドレイン電極204にまで達する開口を形成し、当該開口に、電極214を形成する
(図5(C)参照)。電極214は、例えば、開口を含む領域にプラズマCVD法やスパ
ッタリング法などを用いて導電層を形成した後、エッチング処理やCMPといった方法を
用いて、上記導電層の一部を除去することにより形成することができる。また、電極21
4となる導電層を除去する際に、周辺回路170が有するトランジスタ150上部の平坦
化も合わせて実施することが好適である。
以上により、支持基板102上に形成されたBOX層104上に、酸化物半導体202を
用いたトランジスタ160が形成される(図5(C))。なお、トランジスタ160は、
トップゲートトップコンタクト(TGTC)構造となる。
なお、本実施の形態では、酸化物半導体に低抵抗領域(不純物領域202a、及び不純物
領域202b)を形成する方法について例示したが、酸化物半導体を用いたトランジスタ
において、ソース領域またはドレイン領域として機能する不純物領域をセルフアラインプ
ロセスにて作製する方法の一つとして、酸化物半導体膜の表面を露出させて、アルゴンプ
ラズマ処理をおこない、酸化物半導体膜のプラズマにさらされた領域の抵抗率を低下させ
る方法が開示されている(S. Jeon et al. ”180nm Gate L
ength Amorphous InGaZnO Thin Film Transi
stor for High Density Image Sensor Appli
cation”, IEDM Tech. Dig., p.504, 2010.)。
しかしながら、上記作製方法では、ゲート絶縁膜を形成した後に、ソース領域またはドレ
イン領域となるべき部分を露出するべく、ゲート絶縁膜を部分的に除去する必要がある。
よって、ゲート絶縁膜が除去される際に、下層の酸化物半導体膜も部分的にオーバーエッ
チングされ、ソース領域またはドレイン領域となるべき部分の膜厚が小さくなってしまう
。その結果、ソース領域またはドレイン領域の抵抗が増加し、また、オーバーエッチング
によるトランジスタの特性不良が起こりやすくなる。
トランジスタの微細化を進めるには、加工精度の高いドライエッチング法を採用する必要
がある。しかし、上記オーバーエッチングは、酸化物半導体膜とゲート絶縁膜の選択比が
十分に確保できないドライエッチング法を採用する場合に、顕著に起こりやすい。
例えば、酸化物半導体膜が十分な厚さであればオーバーエッチングも問題にはならないが
、チャネル長を200nm以下とする場合には、短チャネル効果を防止する上で、チャネ
ル形成領域となる部分の酸化物半導体膜の厚さは20nm以下、好ましくは10nm以下
であることが求められる。そのような薄い酸化物半導体膜を扱う場合には、酸化物半導体
膜のオーバーエッチングは、上述したような、ソース領域またはドレイン領域の抵抗が増
加、トランジスタの特性不良を生じさせるため、好ましくない。
しかし、本実施の形態のように、酸化物半導体への不純物の注入を、酸化物半導体を露出
させず、ゲート絶縁層を残したまま行うことで、酸化物半導体膜のオーバーエッチングを
防ぎ、酸化物半導体膜への過剰なダメージを軽減することができる。従って、トランジス
タの特性及び信頼性を高めることができる。
〈周辺回路と記憶素子の接続方法〉
次に、図6を用いて、周辺回路170と記憶素子180の接続方法について説明を行う。
まず、図5(C)に示したSOI基板である単結晶シリコンを用いたトランジスタ150
と、酸化物半導体により構成されたトランジスタ160と、が形成された支持基板102
を用意する。
次に、第2の絶縁層122、ソース電極及びドレイン電極124、第4の絶縁層212、
及び電極214上に導電層を形成し、当該導電層の不要な部分を除去して接続電極216
を形成する。接続電極216は、例えば、スパッタリング法などを用いて導電層を形成し
た後、エッチング処理を行うことで形成することができる。
電極214に用いることができる材料としては、アルミニウム、クロム、銅、タンタル、
チタン、モリブデン、タングステンから選ばれた元素や、上述した元素を成分とする合金
等を用いることができる。マンガン、マグネシウム、ジルコニウム、ベリリウムのいずれ
か、またはこれらを複数組み合わせた材料を用いてもよい。また、アルミニウムに、チタ
ン、タンタル、タングステン、モリブデン、クロム、ネオジム、スカンジウムから選ばれ
た元素、またはこれらを複数組み合わせた材料を用いてもよい。
次に、第2の絶縁層122、第4の絶縁層212、及び接続電極216上に第5の絶縁層
218、及び第6の絶縁層220を形成する。
第5の絶縁層218、および第6の絶縁層220は、酸化シリコン、酸窒化シリコン、窒
化シリコン、酸化ハフニウム、酸化アルミニウム、酸化タンタル等の無機絶縁材料を含む
材料を用いて形成することができる。また、ポリイミド、アクリル等の有機絶縁材料を用
いて形成することも可能である。
本実施の形態においては、第5の絶縁層218、及び第6の絶縁層220を積層する構成
について例示したが、これに限定されず、単層の構成、または3層以上の構成としてもよ
い。
以上の工程により、支持基板102上に形成されたBOX層104上に、周辺回路170
にSOI基板である単結晶シリコンを用いたトランジスタ150と、記憶素子180に酸
化物半導体を用いたトランジスタ160を形成することができる。
酸化物半導体を用いたトランジスタ160はオフ電流が極めて小さいため、これを記憶素
子として用いることにより極めて長期にわたり記憶内容を保持することが可能である。つ
まり、リフレッシュ動作が不要となるか、または、リフレッシュ動作の頻度を極めて低く
することが可能となるため、消費電力を十分に低減することができる。したがって、電力
の供給がない場合であっても、長期にわたって記憶内容を保持することが可能である。
また、SOI基板である単結晶シリコンを用いることにより、絶縁層上に形成された薄い
単結晶シリコン層の特長を生かすことで、高集積、高速駆動、低消費電力など付加価値の
高い半導体集積回路が実現できる。
また、支持基板と、支持基板上に設けられた絶縁層と、絶縁層上に形成された酸化物半導
体を用いたトランジスタと、により容量素子を形成することもできる。したがって、平面
方向に容量を形成する必要がなく、回路規模の縮小も可能である。
以上、本実施の形態に示す構成、方法などは、他の実施の形態に示す構成、方法などと適
宜組み合わせて用いることができる。
(実施の形態3)
本実施の形態では、実施の形態1、及び実施の形態2に示した記憶素子に形成する酸化物
半導体を用いたトランジスタと異なる構成、及び作製方法について、図7を用いて説明す
る。なお、本実施の形態に係るトランジスタは、一部の構成が先の実施の形態に係るトラ
ンジスタ160と共通している。このため、以下では、主として相違点について述べる。
実施の形態1、及び実施の形態2に示したトランジスタ160は、トップゲートトップコ
ンタクト(TGTC)構造について例示したが、本実施の形態では、ボトムゲートトップ
コンタクト(BGTC)構造について例示する。また、酸化物半導体の作製方法が大きく
異なる。
まず、図4(D)に示した支持基板102上のBOX層104上に作製されたトランジス
タ150を含む基板を用意し、記憶素子180内のBOX層104上の不要な部分を除去
し、BOX層104を露出させる。除去方法としては、周辺回路170にレジストマスク
308を形成し、レジストマスク308の露出部分をエッチングにより除去することで作
製できる。なお、エッチング方法としては、乾式のエッチング、湿式のエッチングなど適
宜選択することができる。また、BOX層104を露出した後に、不要になったレジスト
マスク308は除去する。
次に、BOX層104上にゲート電極402を形成する(図7(A)参照)。ゲート電極
402は、BOX層104上に導電層を形成した後、当該導電層を選択的にエッチングす
ることによって形成することができる。ゲート電極402に用いることのできる材料、及
び形成方法については、実施の形態2に示したゲート電極208と同様であり、これらの
記載を参酌できる。
次に、ゲート電極402、及びBOX層104上にゲート絶縁層404を形成する(図7
(A)参照)。ゲート絶縁層404に用いることのできる材料、及び形成方法については
、実施の形態2に示したゲート絶縁層206と同様であり、これらの記載を参酌できる。
次に、ゲート絶縁層404上に酸化物半導体406を形成する(図7(A)参照)。
本実施の形態の酸化物半導体406は、単結晶、多結晶(ポリクリスタルともいう。)ま
たは非晶質などの状態をとる。好ましくは、酸化物半導体膜406は、CAAC−OS(
C Axis Aligned Crystalline Oxide Semicon
ductor)膜とする。
CAAC−OS膜は、完全な単結晶ではなく、完全な非晶質でもない。CAAC−OS膜
は、非晶質相に結晶部および非晶質部を有する結晶−非晶質混相構造の酸化物半導体膜で
ある。なお、当該結晶部は、一辺が100nm未満の立方体内に収まる大きさであること
が多い。また、透過型電子顕微鏡(TEM:Transmission Electro
n Microscope)による観察像では、CAAC−OS膜に含まれる非晶質部と
結晶部との境界は明確ではない。また、TEMによってCAAC−OS膜には粒界(グレ
インバウンダリーともいう。)は確認できない。そのため、CAAC−OS膜は、粒界に
起因する電子移動度の低下が抑制される。
CAAC−OS膜に含まれる結晶部は、c軸がCAAC−OS膜の被形成面の法線ベクト
ルまたは表面の法線ベクトルに平行な方向に揃い、かつab面に垂直な方向から見て三角
形状または六角形状の原子配列を有し、c軸に垂直な方向から見て金属原子が層状または
金属原子と酸素原子とが層状に配列している。なお、異なる結晶部間で、それぞれa軸お
よびb軸の向きが異なっていてもよい。本明細書において、単に垂直と記載する場合、8
5°以上95°以下の範囲も含まれることとする。また、単に平行と記載する場合、−5
°以上5°以下の範囲も含まれることとする。
なお、CAAC−OS膜において、結晶部の分布が一様でなくてもよい。例えば、CAA
C−OS膜の形成過程において、酸化物半導体膜の表面側から結晶成長させる場合、被形
成面の近傍に対し表面の近傍では結晶部の占める割合が高くなることがある。また、CA
AC−OS膜へ不純物を添加することにより、当該不純物添加領域において結晶部が非晶
質化することもある。
CAAC−OS膜に含まれる結晶部のc軸は、CAAC−OS膜の被形成面の法線ベクト
ルまたは表面の法線ベクトルに平行な方向に揃うため、CAAC−OS膜の形状(被形成
面の断面形状または表面の断面形状)によっては互いに異なる方向を向くことがある。な
お、結晶部のc軸の方向は、CAAC−OS膜が形成されたときの被形成面の法線ベクト
ルまたは表面の法線ベクトルに平行な方向となる。結晶部は、成膜することにより、また
は成膜後に加熱処理などの結晶化処理を行うことにより形成される。
CAAC−OS膜を用いたトランジスタは、可視光や紫外光の照射による電気特性の変動
を低減することが可能である。よって、当該トランジスタは、信頼性が高い。
また、酸化物半導体406は、スパッタリング法、分子線エピタキシー法、原子層堆積法
またはパルスレーザー蒸着法によって成膜する。なお、成膜時に基板を加熱することで、
非晶質部に対して結晶部の占める割合の多い酸化物半導体とすることができる。例えば、
基板温度が150℃以上450℃以下とすればよい。好ましくは、基板温度が200℃以
上350℃以下とする。
基板温度を高めることによって、CAAC−OS膜の酸化物半導体をより結晶化させるこ
とができる。
次に、酸化物半導体406に第1の熱処理を行ってもよい。第1の熱処理を行うことによ
って、より非晶質部に対して結晶部の割合の多い酸化物半導体406とすることができる
。第1の熱処理は、例えば200℃以上基板の歪み点未満で行えばよい。好ましくは、2
50℃以上450℃以下とする。雰囲気は限定されないが、酸化性雰囲気、不活性雰囲気
または減圧雰囲気で行う。処理時間は3分〜24時間とする。処理時間を長くするほど非
晶質部に対して結晶部の割合の多い酸化物膜を形成することができるが、24時間を超え
る熱処理は生産性の低下を招くため好ましくない。
酸化性雰囲気とは酸化性ガスを含む雰囲気である。酸化性ガスとは、酸素、オゾンまたは
二酸化窒素などであって、水、水素などが含まれないことが好ましい。例えば、熱処理装
置に導入する酸素、オゾン、二酸化窒素の純度を、6N(99.9999%)以上、好ま
しくは7N(99.99999%)以上(即ち、不純物濃度が1ppm以下、好ましくは
0.1ppm未満)とする。酸化性雰囲気は、酸化性ガスを不活性ガスと混合して用いて
もよい。その場合、酸化性ガスが少なくとも10ppm以上含まれるものとする。
ここで、不活性雰囲気とは、窒素、希ガス(ヘリウム、ネオン、アルゴン、クリプトン、
キセノン)などの不活性ガスを主成分とする雰囲気である。具体的には、酸化性ガスなど
の反応性ガスが10ppm未満とする。
第1の熱処理はRTA(Rapid Thermal Anneal)装置を用いること
ができる。RTAを用いることで、短時間に限り、基板の歪み点以上の温度で熱処理を行
うことができる。そのため、非晶質部に対して結晶部の割合の多い酸化物膜を形成するた
めの時間を短縮することができる。
酸化物半導体406として、化学式InMO(ZnO)(m>0、且つmは整数では
ない)で表記される材料を用いてもよい。ここで、Mは、Ga、Al、MnおよびCoか
ら選ばれた一または複数の金属元素を示す。例えば、Mとして、Ga、GaおよびAl、
GaおよびMnまたはGaおよびCoなどを用いてもよい。
次に、第1の酸化物半導体406上に第2の酸化物半導体(図示してない)を形成し、酸
化物半導体の積層体を形成してもよい。第1の酸化物半導体406と第2の酸化物半導体
は、同様の方法で成膜することができる。
第2の酸化物半導体を成膜する際、基板加熱しながら成膜することで、第1の酸化物半導
体406を種結晶に、第2の酸化物半導体を結晶化させることができる。このとき、第1
の酸化物半導体406と第2の酸化物半導体が同一の元素から構成されることをホモ成長
という。または、第1の酸化物半導体406と第2の酸化物半導体とが、少なくとも一種
以上異なる元素から構成されることをヘテロ成長という。
なお、第2の酸化物半導体を成膜した後、第2の熱処理を行ってもよい。第2の熱処理は
、第1の熱処理と同様の方法で行えばよい。第2の熱処理を行うことによって、非晶質部
に対して結晶部の割合の多い酸化物半導体の積層体とすることができる。または、第2の
熱処理を行うことによって、第1の酸化物半導体406を種結晶に、第2の酸化物半導体
を結晶化させることができる。このとき、第1の酸化物半導体406と第2の酸化物半導
体が同一の元素から構成されるホモ成長としても構わない。または、第1の酸化物半導体
406と第2の酸化物半導体とが、少なくとも一種以上異なる元素から構成されるヘテロ
成長としても構わない。
以上によりCAAC−OS膜の酸化物半導体406を形成することができる。また、先の
実施の形態に示したトランジスタ160の酸化物半導体202にCAAC−OS膜の酸化
物半導体を用いることもできる。
次に、酸化物半導体406上に、ソース電極及びドレイン電極408を形成する(図7(
B)参照)。ソース電極及びドレイン電極408に用いることのできる材料、及び形成方
法については、実施の形態2に示したソース電極及びドレイン電極204と同様であり、
これらの記載を参酌できる。
次に、酸化物半導体406、及びソース電極及びドレイン電極408上に絶縁膜を形成し
、不要な部分を除去してソース電極及びドレイン電極408の間に保護絶縁層410(チ
ャネル保護層、チャネル保護膜ともいう)を形成する。保護絶縁層410は、スパッタリ
ング法やプラズマCVD法などを用いて形成することができる。また、酸化シリコン、酸
窒化シリコン、窒化シリコン、酸化ハフニウム、酸化アルミニウム、酸化タンタル等の無
機絶縁材料を含む材料を用いて形成することができる。
次に、酸化物半導体406、ソース電極及びドレイン電極408、及び保護絶縁層410
上に第3の絶縁層412を形成する(図7(B)参照)。第3の絶縁層412に用いるこ
とのできる材料、及び形成方法については、実施の形態2に示した第3の絶縁層210と
同様であり、これらの記載を参酌できる。
次に、酸化物半導体406に不純物領域406a、及び不純物領域406bを形成する(
図7(B)参照)。
不純物領域406a、及び不純物領域406bは、ソース電極及びドレイン電極408、
及び、保護絶縁層410をマスクとして、第3の絶縁層412を介して不純物の注入を行
うことで、自己整合的に形成することができる。
なお、保護絶縁層410の下に位置する酸化物半導体406は、不純物が注入されないた
め、チャネル形成領域406cとなる。
不純物としては、V族(第15族)元素である窒素(N)、リン(P)、ヒ素(As)、
アンチモン(Sb)などを用いることができる。本実施の形態においては、窒素を注入す
る例について示す。
不純物の注入方法としては、イオン注入法またはイオンドーピング法などを用いることが
できる。イオン注入法は、ソースガスをプラズマ化し、このプラズマに含まれるイオン種
を引き出し、質量分離して、所定の質量を有するイオン種を加速して、イオンビームとし
て、被処理物に注入する方法である。また、イオンドーピング法は、ソースガスをプラズ
マ化し、所定の電界の作用によりプラズマからイオン種を引き出し、引き出したイオン種
を質量分離せずに加速して、イオンビームとして被処理物に注入する方法である。質量分
離を伴うイオン注入法を用いて窒素の注入を行うことで、所望の不純物(ここでは窒素)
以外の元素(例えば、金属元素等の)が酸化物半導体406に添加されてしまうのを防ぐ
ことができる。また、イオンドーピング法はイオン注入法に比べてイオンビームの照射さ
れる面積を大きくすることができるので、イオンドーピング法を用いて不純物の添加を行
うことで、タクトタイムを短縮することができる。
不純物領域202a、及び不純物領域202bの窒素濃度は5×1019atoms/c
以上であると好適である。なお、不純物領域202a、及び不純物領域202bの窒
素濃度は、二次イオン質量分析法(SIMS:Secondary Ion Mass
Spectroscopy)で測定したものである。
また、上記、不純物領域406a、及び不純物領域406bの窒素濃度が、1×1020
atoms/cm以上7atoms%未満であると、不純物領域406a、及び不純物
領域406b形成後に加熱処理を行うことで、結晶構造がウルツ鉱型構造になることがあ
る。加熱処理の温度は、300℃以上600℃以下、好ましくは350℃以上500℃以
下であると良い。
なお、本実施の形態においては、不純物領域406a、及び不純物領域406bは、第3
の絶縁層412を介して不純物を注入する方法について例示したが、これに限定されない
。例えば、保護絶縁層410を形成後に、酸化物半導体406が露出した部分に直接不純
物を注入することもできる。ただし、本実施の形態に示したように、絶縁層412を介し
て、不純物注入処理を行うことで、酸化物半導体406への過剰なダメージを軽減するこ
とができるため、好適である。
このように、酸化物半導体において、チャネル形成領域を挟むように不純物領域を設ける
ことにより、不純物領域は、チャネル形成領域に比べてエネルギーギャップが小さく、キ
ャリアを流しやすい。したがって、このような構成のトランジスタとすることで、情報の
書き込みを高速で行うことができる。
また、チャネル形成領域を挟むように不純物領域を設けることにより、ドレイン端への電
界集中を緩和する構造となる。
また、不純物領域406a、及び不純物領域406bは、不純物を注入することで酸化物
半導体406の抵抗が低くなるため、低抵抗領域(n型領域とも呼ぶ)と呼ぶこともでき
る。
次に、第3の絶縁層412上に第4の絶縁層414を形成する(図7(C)参照)。第4
の絶縁層414に用いることのできる材料、及び形成方法については、実施の形態2に示
した第4の絶縁層212と同様であり、これらの記載を参酌できる。
以上の工程により、支持基板102上に形成されたBOX層104上に、周辺回路170
にSOI基板である単結晶シリコンを用いたトランジスタ150と、記憶素子180に実
施の形態2に示したトランジスタ160と異なる構成の酸化物半導体を用いたトランジス
タ460を形成することができる。なお、電極層416、及びトランジスタ150とトラ
ンジスタ460の接続方法等については、実施の形態2に示した構成と同様であり、これ
らの記載を参酌できる。
また、本実施の形態に示したトランジスタ460は、支持基板上102上のBOX層10
4を誘電体として、支持基板102と、BOX層104と、ゲート電極402を用いて容
量素子490を形成している。
酸化物半導体を用いたトランジスタ460はオフ電流が極めて小さいため、これを用いる
ことにより極めて長期にわたり記憶内容を保持することが可能である。つまり、リフレッ
シュ動作が不要となるか、または、リフレッシュ動作の頻度を極めて低くすることが可能
となるため、消費電力を十分に低減することができる。したがって、電力の供給がない場
合であっても、長期にわたって記憶内容を保持することが可能である。
また、SOI基板である単結晶シリコンを用いることにより、絶縁層上に形成された薄い
単結晶シリコン層の特長を生かすことで、高集積、高速駆動、低消費電力など付加価値の
高い半導体集積回路が実現できる。
また、支持基板と、支持基板上に設けられた絶縁層と、絶縁層上に形成された酸化物半導
体を用いたトランジスタと、により容量素子を形成することもできる。したがって、平面
方向に容量を形成する必要がなく、回路規模の縮小も可能である。
以上、本実施の形態に示す構成、方法などは、他の実施の形態に示す構成、方法などと適
宜組み合わせて用いることができる。
(実施の形態4)
本実施の形態では、先の実施の形態に示すトランジスタを用いた半導体装置の例について
、図8を参照して説明する。
図8には、いわゆるDRAM(Dynamic Random Access Memo
ry)に相当する構成の半導体装置の一例を示す。図8に示す記憶素子であるメモリセル
アレイ500は、複数のメモリセル502がマトリクス状に配列された構成を有している
。また、メモリセルアレイ500は、複数本の第1の配線、および複数本の第2の配線を
有する。なお、メモリセル502は、図2に示す半導体装置に相当するものである。また
、メモリセルアレイ500は、第1の駆動回路510、第2の駆動回路520、第3の駆
動回路530、及び第4の駆動回路540、といった周辺回路と電気的に接続されている
メモリセル502は、トランジスタ504と、容量素子506と、から構成されている。
トランジスタ504のゲート電極は、第1の配線と接続されている。また、トランジスタ
504のソース電極またはドレイン電極の一方は、第2の配線と接続されており、トラン
ジスタ504のソース電極またはドレイン電極の他方は、容量素子の電極の一方と接続さ
れている。また、容量素子の電極の他方には、一定の電位(例えばGND電位)が与えら
れている。トランジスタ504には、先の実施の形態に示す高純度化された酸化物半導体
を用いたトランジスタが適用される。また、容量素子506には、先の実施の形態に示す
支持基板と、支持基板上の絶縁層と、酸化物半導体を用いたトランジスタにより構成され
ている。なお、容量素子506は、極めて容量が小さく形成できることから、図8におい
て、容量素子506は破線で示している。
周辺回路である第1の駆動回路510、第2の駆動回路520、第3の駆動回路530、
及び第4の駆動回路540は、先の実施の形態に示すSOI基板からなる単結晶シリコン
を用いたトランジスタが適用される。
酸化物半導体を用いたトランジスタは、オフ電流が極めて小さいという特徴を有する。こ
のため、いわゆるDRAMとして認識されている図8に示す半導体装置に当該トランジス
タを適用する場合、実質的な不揮発性メモリを得ることが可能である。また、SOI基板
である単結晶シリコンを用いたトランジスタは、高速動作が可能である。
このように、SOI基板である単結晶シリコンを用いたトランジスタを駆動回路などの周
辺回路と、酸化物半導体を用いたトランジスタを用いた記憶素子とを一体に備えることで
、これまでにない特徴を有する半導体装置を実現することができる。
本実施の形態に示す構成、方法などは、他の実施の形態に示す構成、方法などと適宜組み
合わせて用いることができる。
(実施の形態5)
本実施の形態では、上述の実施の形態で説明した半導体装置を電子機器に適用する場合に
ついて、図9を用いて説明する。本実施の形態では、コンピュータ、携帯電話機(携帯電
話、携帯電話装置ともいう)、携帯情報端末(携帯型ゲーム機、音響再生装置なども含む
)、デジタルカメラ、デジタルビデオカメラ、電子ペーパー、テレビジョン装置(テレビ
、またはテレビジョン受信機ともいう)などの電子機器に、上述の半導体装置を適用する
場合について説明する。
図9(A)は、ノート型のパーソナルコンピュータであり、筐体701、筐体702、表
示部703、キーボード704などによって構成されている。筐体701と筐体702内
には、先の実施の形態に示す半導体装置が設けられている。そのため、情報の書き込みお
よび読み出しが高速で、長期間の記憶保持が可能で、且つ消費電力が十分に低減されたノ
ート型のパーソナルコンピュータが実現される。
図9(B)は、携帯情報端末(PDA)であり、本体711には、表示部713と、外部
インターフェイス715と、操作ボタン714等が設けられている。また、携帯情報端末
を操作するスタイラス712などを備えている。本体711内には、先の実施の形態に示
す半導体装置が設けられている。そのため、情報の書き込みおよび読み出しが高速で、長
期間の記憶保持が可能で、且つ消費電力が十分に低減された携帯情報端末が実現される。
図9(C)は、電子ペーパーを実装した電子書籍720であり、筐体721と筐体723
の2つの筐体で構成されている。筐体721および筐体723には、それぞれ表示部72
5および表示部727が設けられている。筐体721と筐体723は、軸部737により
接続されており、該軸部737を軸として開閉動作を行うことができる。また、筐体72
1は、電源731、操作キー733、スピーカー735などを備えている。筐体721、
筐体723の少なくとも一には、先の実施の形態に示す半導体装置が設けられている。そ
のため、情報の書き込みおよび読み出しが高速で、長期間の記憶保持が可能で、且つ消費
電力が十分に低減された電子書籍が実現される。
図9(D)は、携帯電話機であり、筐体740と筐体741の2つの筐体で構成されてい
る。さらに、筐体740と筐体741は、スライドし、図9(D)に示すように展開して
いる状態から重なり合った状態とすることができ、携帯に適した小型化が可能である。ま
た、筐体741は、表示パネル742、スピーカー743、マイクロフォン744、ポイ
ンティングデバイス746、カメラ用レンズ747、外部接続端子748などを備えてい
る。また、筐体740は、携帯電話機の充電を行う太陽電池セル749、外部メモリスロ
ット750などを備えている。また、アンテナは、筐体741に内蔵されている。筐体7
40と筐体741の少なくとも一には、先の実施の形態に示す半導体装置が設けられてい
る。そのため、情報の書き込みおよび読み出しが高速で、長期間の記憶保持が可能で、且
つ消費電力が十分に低減された携帯電話機が実現される。
図9(E)は、デジタルビデオカメラであり、本体761、表示部767、接眼部763
、操作スイッチ764、表示部765、バッテリー766などによって構成されている。
本体761内には、先の実施の形態に示す半導体装置が設けられている。そのため、情報
の書き込みおよび読み出しが高速で、長期間の記憶保持が可能で、且つ消費電力が十分に
低減されたデジタルビデオカメラが実現される。
図9(F)は、テレビジョン装置770であり、筐体771、表示部773、スタンド7
75などで構成されている。テレビジョン装置770の操作は、筐体771が備えるスイ
ッチや、リモコン操作機780により行うことができる。筐体771およびリモコン操作
機780には、先の実施の形態に示す半導体装置が搭載されている。そのため、情報の書
き込みおよび読み出しが高速で、長期間の記憶保持が可能で、且つ消費電力が十分に低減
されたテレビジョン装置が実現される。
以上のように、本実施の形態に示す電子機器には、先の実施の形態に係る半導体装置が搭
載されている。このため、読み出しが高速で、長期間の記憶保持が可能で、且つ消費電力
を低減した電子機器が実現される。
本実施の形態に示す構成、方法などは、他の実施の形態に示す構成、方法などと適宜組み
合わせて用いることができる。
(実施の形態6)
本実施の形態では、先の実施の形態で説明した半導体装置を携帯電話、スマートフォン、
電子書籍などの携帯機器に応用した場合の例を図10乃至図13を用いて説明する。
携帯電話、スマートフォン、電子書籍などの携帯機器においては、画像データの一時記憶
などにSRAMまたはDRAMが使用されている。SRAMまたはDRAMが使用される
理由としてはフラッシュメモリでは応答が遅く、画像処理では不向きであるためである。
一方で、SRAMまたはDRAMを画像データの一時記憶に用いた場合以下の特徴がある
通常のSRAMは、図10(A)に示すように1つのメモリセルがトランジスタ801〜
806の6個のトランジスタで構成されており、それをXデコーダー807、Yデコーダ
ー808にて駆動している。トランジスタ803とトランジスタ805、トランジスタ8
04とトランジスタ806はインバータを構成し、高速駆動を可能としている。しかし1
つのメモリセルが6トランジスタで構成されているため、セル面積が大きいという欠点が
ある。デザインルールの最小寸法をFとしたときにSRAMのメモリセル面積は通常10
0〜150Fである。このためSRAMはビットあたりの単価が各種メモリの中で最も
高い。
それに対して、DRAMはメモリセルが図10(B)に示すようにトランジスタ811、
保持容量812によって構成され、それをXデコーダー813、Yデコーダー814にて
駆動している。1つのセルが1トランジスタ1容量の構成になっており、面積が小さい。
DRAMのメモリセル面積は通常10F以下である。ただし、DRAMは常にリフレッ
シュが必要であり、書き換えをおこなわない場合でも電力を消費する。
しかし、先の実施の形態で説明した半導体装置のメモリセル面積は、10F前後であり
、且つ頻繁なリフレッシュは不要である。したがって、メモリセル面積が縮小され、且つ
消費電力が低減することができる。
次に、図11は携帯機器のブロック図である。図11に示す携帯機器はRF回路901、
アナログベースバンド回路902、デジタルベースバンド回路903、バッテリー904
、電源回路905、アプリケーションプロセッサ906、フラッシュメモリ910、ディ
スプレイコントローラ911、メモリ回路912、ディスプレイ913、タッチセンサ9
19、音声回路917、キーボード918などより構成されている。ディスプレイ913
は表示部914、ソースドライバ915、ゲートドライバ916によって構成されている
。アプリケーションプロセッサ906はCPU907、DSP908、インターフェイス
909(IF909)を有している。一般にメモリ回路912はSRAMまたはDRAM
で構成されており、この部分に先の実施の形態で説明した半導体装置を採用することによ
って、情報の書き込みおよび読み出しが高速で、長期間の記憶保持が可能で、且つ消費電
力が十分に低減することができる。
次に、図12はディスプレイのメモリ回路950に先の実施の形態で説明した半導体装置
を使用した例である。図12に示すメモリ回路950は、メモリ952、メモリ953、
スイッチ954、スイッチ955およびメモリコントローラ951により構成されている
。また、メモリ回路は、画像データ(入力画像データ)からの信号線、メモリ952、及
びメモリ953に記憶されたデータ(記憶画像データ)を読み出し、及び制御を行うディ
スプレイコントローラ956と、ディスプレイコントローラ956からの信号により表示
するディスプレイ957が接続されている。
まず、ある画像データがアプリケーションプロセッサ(図示しない)によって、形成され
る(入力画像データA)。入力画像データAは、スイッチ954を介してメモリ952に
記憶される。そしてメモリ952に記憶された画像データ(記憶画像データA)は、スイ
ッチ955、及びディスプレイコントローラ956を介してディスプレイ957に送られ
、表示される。
入力画像データAに変更が無い場合、記憶画像データAは、通常30〜60Hz程度の周
期でメモリ952からスイッチ955を介して、ディスプレイコントローラ956から読
み出される。
次に、例えばユーザーが画面を書き換える操作をしたとき(すなわち、入力画像データA
に変更が有る場合)、アプリケーションプロセッサは新たな画像データ(入力画像データ
B)を形成する。入力画像データBはスイッチ954を介してメモリ953に記憶される
。この間も定期的にメモリ952からスイッチ955を介して記憶画像データAは読み出
されている。メモリ953に新たな画像データ(記憶画像データB)を記憶し終わると、
ディスプレイ957の次のフレームより、記憶画像データBは読み出され、スイッチ95
5、及びディスプレイコントローラ956を介して、ディスプレイ957に記憶画像デー
タBが送られ、表示がおこなわれる。この読み出しはさらに次に新たな画像データがメモ
リ952に記憶されるまで継続される。
このようにメモリ952、及びメモリ953は交互に画像データの書き込みと、画像デー
タの読み出しを行うことによって、ディスプレイ957の表示をおこなう。なお、メモリ
952、及びメモリ953はそれぞれ別のメモリには限定されず、1つのメモリを分割し
て使用してもよい。先の実施の形態で説明した半導体装置をメモリ952、及びメモリ9
53に採用することによって、情報の書き込みおよび読み出しが高速で、長期間の記憶保
持が可能で、且つ消費電力が十分に低減することができる。
次に、図13は電子書籍のブロック図である。図13はバッテリー1001、電源回路1
002、マイクロプロセッサ1003、フラッシュメモリ1004、音声回路1005、
キーボード1006、メモリ回路1007、タッチパネル1008、ディスプレイ100
9、ディスプレイコントローラ1010によって構成される。
ここでは、図13のメモリ回路1007に先の実施の形態で説明した半導体装置を使用す
ることができる。メモリ回路1007の役割は書籍の内容を一時的に保持する機能を持つ
。機能の例としては、ユーザーがハイライト機能を使用する場合などがある。ユーザーが
電子書籍を読んでいるときに、特定の箇所にマーキングをしたい場合がある。このマーキ
ング機能をハイライト機能と言い、表示の色を変える、アンダーラインを引く、文字を太
くする、文字の書体を変えるなどによって、周囲との違いを示すことである。ユーザーが
指定した箇所の情報を記憶し、保持する機能である。この情報を長期に保存する場合には
フラッシュメモリ1004にコピーしても良い。このような場合においても、先の実施の
形態で説明した半導体装置を採用することによって、情報の書き込みおよび読み出しが高
速で、長期間の記憶保持が可能で、且つ消費電力が十分に低減することができる。
以上のように、本実施の形態に示す携帯機器には、先の実施の形態に係る半導体装置が搭
載されている。このため、読み出しが高速で、長期間の記憶保持が可能で、且つ消費電力
を低減した携帯機器が実現される。
本実施の形態に示す構成、方法などは、他の実施の形態に示す構成、方法などと適宜組み
合わせて用いることができる。
100 基板
102 支持基板
104 BOX層
106 素子分離絶縁層
108 チャネル形成領域
110 不純物領域
111 高濃度不純物領域
112 金属化合物領域
114 ゲート絶縁層
116 サイドウォール絶縁層
118 ゲート電極
120 絶縁層
122 絶縁層
124 ソース電極及びドレイン電極
146 ゲート絶縁層
150 トランジスタ
160 トランジスタ
170 周辺回路
180 記憶素子
190 容量素子
202 酸化物半導体
202a 不純物領域
202b 不純物領域
202c チャネル形成領域
204 ソース電極及びドレイン電極
206 ゲート絶縁層
208 ゲート電極
210 絶縁層
212 絶縁層
214 電極
216 接続電極
218 絶縁層
220 絶縁層
300 保護層
302 半導体領域
304 絶縁層
306 金属層
308 レジストマスク
402 ゲート電極
404 ゲート絶縁層
406 酸化物半導体
406a 不純物領域
406b 不純物領域
406c チャネル形成領域
408 ソース電極及びドレイン電極
410 保護絶縁層
412 絶縁層
414 絶縁層
416 電極層
460 トランジスタ
490 容量素子
500 メモリセルアレイ
502 メモリセル
504 トランジスタ
506 容量素子
510 駆動回路
520 駆動回路
530 駆動回路
540 駆動回路
701 筐体
702 筐体
703 表示部
704 キーボード
711 本体
712 スタイラス
713 表示部
714 操作ボタン
715 外部インターフェイス
720 電子書籍
721 筐体
723 筐体
725 表示部
727 表示部
731 電源
733 操作キー
735 スピーカー
737 軸部
740 筐体
741 筐体
742 表示パネル
743 スピーカー
744 マイクロフォン
746 ポインティングデバイス
747 カメラ用レンズ
748 外部接続端子
749 太陽電池セル
750 外部メモリスロット
761 本体
763 接眼部
764 操作スイッチ
765 表示部
766 バッテリー
767 表示部
770 テレビジョン装置
771 筐体
773 表示部
775 スタンド
780 リモコン操作機
801 トランジスタ
803 トランジスタ
804 トランジスタ
805 トランジスタ
806 トランジスタ
807 Xデコーダー
808 Yデコーダー
811 トランジスタ
812 保持容量
813 Xデコーダー
814 Yデコーダー
901 RF回路
902 アナログベースバンド回路
903 デジタルベースバンド回路
904 バッテリー
905 電源回路
906 アプリケーションプロセッサ
907 CPU
908 DSP
909 インターフェイス
910 フラッシュメモリ
911 ディスプレイコントローラ
912 メモリ回路
913 ディスプレイ
914 表示部
915 ソースドライバ
916 ゲートドライバ
917 音声回路
918 キーボード
919 タッチセンサ
950 メモリ回路
951 メモリコントローラ
952 メモリ
953 メモリ
954 スイッチ
955 スイッチ
956 ディスプレイコントローラ
957 ディスプレイ
1001 バッテリー
1002 電源回路
1003 マイクロプロセッサ
1004 フラッシュメモリ
1005 音声回路
1006 キーボード
1007 メモリ回路
1008 タッチパネル
1009 ディスプレイ
1010 ディスプレイコントローラ

Claims (1)

  1. 基板と、
    前記基板上の絶縁層と、
    前記絶縁層上の第1乃至第4のトランジスタと、
    前記絶縁層上に位置し、第5のトランジスタを有する駆動回路と、
    第1乃至第4の容量素子と、を有し、
    前記第1のトランジスタのソース又はドレインの一方は、前記第2のトランジスタのソース又はドレインの一方と電気的に接続され、
    前記第1のトランジスタのゲートは、前記第3のトランジスタのゲートと電気的に接続され、
    前記第3のトランジスタのソース又はドレインの一方は、前記第4のトランジスタのソース又はドレインの一方と電気的に接続され、
    前記第2のトランジスタのゲートは、前記第4のトランジスタのゲートと電気的に接続され、
    前記第1のトランジスタのソース又はドレインの他方は、前記第1の容量素子と電気的に接続され、
    前記第2のトランジスタのソース又はドレインの他方は、前記第2の容量素子と電気的に接続され、
    前記第3のトランジスタのソース又はドレインの他方は、前記第3の容量素子と電気的に接続され、
    前記第4のトランジスタのソース又はドレインの他方は、前記第4の容量素子と電気的に接続され、
    前記駆動回路は、前記第1乃至第4のトランジスタのゲートに信号を供給する機能を有し、
    前記第1のトランジスタは、酸化物半導体を有し、
    前記第5のトランジスタは、シリコンの半導体領域を有し、
    前記酸化物半導体は、不純物領域と、前記第1のトランジスタのチャネル形成領域と、を有し、
    前記酸化物半導体は前記絶縁層の上面と接し、
    前記半導体領域は前記絶縁層の上面と接し、
    前記第1の容量素子は、前記不純物領域と、前記絶縁層と、前記基板と、を有する半導体装置。
JP2018009263A 2010-12-28 2018-01-24 半導体装置 Active JP6576488B2 (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2010293040 2010-12-28
JP2010293040 2010-12-28

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
JP2016139282A Division JP2016201561A (ja) 2010-12-28 2016-07-14 半導体装置

Related Child Applications (1)

Application Number Title Priority Date Filing Date
JP2019117740A Division JP2019165259A (ja) 2010-12-28 2019-06-25 半導体装置

Publications (2)

Publication Number Publication Date
JP2018067743A JP2018067743A (ja) 2018-04-26
JP6576488B2 true JP6576488B2 (ja) 2019-09-18

Family

ID=46315550

Family Applications (5)

Application Number Title Priority Date Filing Date
JP2011282459A Expired - Fee Related JP5973165B2 (ja) 2010-12-28 2011-12-23 半導体装置
JP2016139282A Withdrawn JP2016201561A (ja) 2010-12-28 2016-07-14 半導体装置
JP2018009263A Active JP6576488B2 (ja) 2010-12-28 2018-01-24 半導体装置
JP2019117740A Withdrawn JP2019165259A (ja) 2010-12-28 2019-06-25 半導体装置
JP2021210466A Withdrawn JP2022031437A (ja) 2010-12-28 2021-12-24 半導体装置

Family Applications Before (2)

Application Number Title Priority Date Filing Date
JP2011282459A Expired - Fee Related JP5973165B2 (ja) 2010-12-28 2011-12-23 半導体装置
JP2016139282A Withdrawn JP2016201561A (ja) 2010-12-28 2016-07-14 半導体装置

Family Applications After (2)

Application Number Title Priority Date Filing Date
JP2019117740A Withdrawn JP2019165259A (ja) 2010-12-28 2019-06-25 半導体装置
JP2021210466A Withdrawn JP2022031437A (ja) 2010-12-28 2021-12-24 半導体装置

Country Status (2)

Country Link
US (2) US8735892B2 (ja)
JP (5) JP5973165B2 (ja)

Families Citing this family (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8937307B2 (en) * 2012-08-10 2015-01-20 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
FR2995723A1 (fr) * 2012-09-19 2014-03-21 St Microelectronics Crolles 2 Circuit de fourniture de tension ou de courant
WO2014046222A1 (en) * 2012-09-24 2014-03-27 Semiconductor Energy Laboratory Co., Ltd. Display device
TWI709244B (zh) 2012-09-24 2020-11-01 日商半導體能源研究所股份有限公司 半導體裝置
WO2014061762A1 (en) 2012-10-17 2014-04-24 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for manufacturing the same
US10903246B2 (en) 2014-02-24 2021-01-26 Lg Display Co., Ltd. Thin film transistor substrate and display using the same
US9691799B2 (en) 2014-02-24 2017-06-27 Lg Display Co., Ltd. Thin film transistor substrate and display using the same
US10325937B2 (en) 2014-02-24 2019-06-18 Lg Display Co., Ltd. Thin film transistor substrate with intermediate insulating layer and display using the same
US10186528B2 (en) 2014-02-24 2019-01-22 Lg Display Co., Ltd. Thin film transistor substrate and display using the same
US9214508B2 (en) 2014-02-24 2015-12-15 Lg Display Co., Ltd. Thin film transistor substrate with intermediate insulating layer and display using the same
US9721973B2 (en) 2014-02-24 2017-08-01 Lg Display Co., Ltd. Thin film transistor substrate and display using the same
EP2911200B1 (en) 2014-02-24 2020-06-03 LG Display Co., Ltd. Thin film transistor substrate and display using the same
US10985196B2 (en) 2014-02-24 2021-04-20 Lg Display Co., Ltd. Thin film transistor substrate with intermediate insulating layer and display using the same
US20150279674A1 (en) * 2014-04-01 2015-10-01 Intermolecular, Inc. CAAC IGZO Deposited at Room Temperature

Family Cites Families (145)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE3171836D1 (en) 1980-12-08 1985-09-19 Toshiba Kk Semiconductor memory device
JPS6034199B2 (ja) 1980-12-20 1985-08-07 株式会社東芝 半導体記憶装置
JPS60198861A (ja) 1984-03-23 1985-10-08 Fujitsu Ltd 薄膜トランジスタ
JPH0244256B2 (ja) 1987-01-28 1990-10-03 Kagaku Gijutsucho Mukizaishitsu Kenkyushocho Ingazn2o5deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho
JPH0244260B2 (ja) 1987-02-24 1990-10-03 Kagaku Gijutsucho Mukizaishitsu Kenkyushocho Ingazn5o8deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho
JPS63210023A (ja) 1987-02-24 1988-08-31 Natl Inst For Res In Inorg Mater InGaZn↓4O↓7で示される六方晶系の層状構造を有する化合物およびその製造法
JPH0244258B2 (ja) 1987-02-24 1990-10-03 Kagaku Gijutsucho Mukizaishitsu Kenkyushocho Ingazn3o6deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho
JPH0244262B2 (ja) 1987-02-27 1990-10-03 Kagaku Gijutsucho Mukizaishitsu Kenkyushocho Ingazn6o9deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho
JPH0244263B2 (ja) 1987-04-22 1990-10-03 Kagaku Gijutsucho Mukizaishitsu Kenkyushocho Ingazn7o10deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho
EP0469215B1 (en) 1990-07-31 1995-11-22 International Business Machines Corporation Method of forming stacked tungsten gate PFET devices and structures resulting therefrom
US5930608A (en) 1992-02-21 1999-07-27 Semiconductor Energy Laboratory Co., Ltd. Method of fabricating a thin film transistor in which the channel region of the transistor consists of two portions of differing crystallinity
JP2775040B2 (ja) 1991-10-29 1998-07-09 株式会社 半導体エネルギー研究所 電気光学表示装置およびその駆動方法
JPH05251705A (ja) 1992-03-04 1993-09-28 Fuji Xerox Co Ltd 薄膜トランジスタ
JP4014169B2 (ja) * 1992-12-04 2007-11-28 株式会社半導体エネルギー研究所 半導体装置の作製方法
TW226478B (en) 1992-12-04 1994-07-11 Semiconductor Energy Res Co Ltd Semiconductor device and method for manufacturing the same
US6323071B1 (en) 1992-12-04 2001-11-27 Semiconductor Energy Laboratory Co., Ltd. Method for forming a semiconductor device
US5403762A (en) 1993-06-30 1995-04-04 Semiconductor Energy Laboratory Co., Ltd. Method of fabricating a TFT
US5604360A (en) 1992-12-04 1997-02-18 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device including a plurality of thin film transistors at least some of which have a crystalline silicon film crystal-grown substantially in parallel to the surface of a substrate for the transistor
US6413805B1 (en) 1993-03-12 2002-07-02 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device forming method
US6875628B1 (en) 1993-05-26 2005-04-05 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and fabrication method of the same
JP3479375B2 (ja) 1995-03-27 2003-12-15 科学技術振興事業団 亜酸化銅等の金属酸化物半導体による薄膜トランジスタとpn接合を形成した金属酸化物半導体装置およびそれらの製造方法
JPH11505377A (ja) 1995-08-03 1999-05-18 フィリップス エレクトロニクス ネムローゼ フェンノートシャップ 半導体装置
JP3625598B2 (ja) 1995-12-30 2005-03-02 三星電子株式会社 液晶表示装置の製造方法
JP4170454B2 (ja) 1998-07-24 2008-10-22 Hoya株式会社 透明導電性酸化物薄膜を有する物品及びその製造方法
JP2000150861A (ja) 1998-11-16 2000-05-30 Tdk Corp 酸化物薄膜
JP3276930B2 (ja) 1998-11-17 2002-04-22 科学技術振興事業団 トランジスタ及び半導体装置
JP2001093988A (ja) 1999-07-22 2001-04-06 Sony Corp 半導体記憶装置
JP4654471B2 (ja) 1999-07-29 2011-03-23 ソニー株式会社 半導体装置
TW460731B (en) 1999-09-03 2001-10-21 Ind Tech Res Inst Electrode structure and production method of wide viewing angle LCD
JP4089858B2 (ja) 2000-09-01 2008-05-28 国立大学法人東北大学 半導体デバイス
JP3749101B2 (ja) 2000-09-14 2006-02-22 株式会社ルネサステクノロジ 半導体装置
KR20020038482A (ko) 2000-11-15 2002-05-23 모리시타 요이찌 박막 트랜지스터 어레이, 그 제조방법 및 그것을 이용한표시패널
JP3997731B2 (ja) 2001-03-19 2007-10-24 富士ゼロックス株式会社 基材上に結晶性半導体薄膜を形成する方法
JP2002289859A (ja) 2001-03-23 2002-10-04 Minolta Co Ltd 薄膜トランジスタ
JP3925839B2 (ja) 2001-09-10 2007-06-06 シャープ株式会社 半導体記憶装置およびその試験方法
JP4090716B2 (ja) 2001-09-10 2008-05-28 雅司 川崎 薄膜トランジスタおよびマトリクス表示装置
US7061014B2 (en) 2001-11-05 2006-06-13 Japan Science And Technology Agency Natural-superlattice homologous single crystal thin film, method for preparation thereof, and device using said single crystal thin film
JP4164562B2 (ja) 2002-09-11 2008-10-15 独立行政法人科学技術振興機構 ホモロガス薄膜を活性層として用いる透明薄膜電界効果型トランジスタ
JP4262433B2 (ja) 2002-02-20 2009-05-13 株式会社日立製作所 半導体装置の製造方法
JP4083486B2 (ja) 2002-02-21 2008-04-30 独立行政法人科学技術振興機構 LnCuO(S,Se,Te)単結晶薄膜の製造方法
CN1445821A (zh) 2002-03-15 2003-10-01 三洋电机株式会社 ZnO膜和ZnO半导体层的形成方法、半导体元件及其制造方法
JP3933591B2 (ja) 2002-03-26 2007-06-20 淳二 城戸 有機エレクトロルミネッセント素子
US7339187B2 (en) 2002-05-21 2008-03-04 State Of Oregon Acting By And Through The Oregon State Board Of Higher Education On Behalf Of Oregon State University Transistor structures
US6787835B2 (en) 2002-06-11 2004-09-07 Hitachi, Ltd. Semiconductor memories
JP2004022625A (ja) 2002-06-13 2004-01-22 Murata Mfg Co Ltd 半導体デバイス及び該半導体デバイスの製造方法
US7105868B2 (en) 2002-06-24 2006-09-12 Cermet, Inc. High-electron mobility transistor with zinc oxide
US7067843B2 (en) 2002-10-11 2006-06-27 E. I. Du Pont De Nemours And Company Transparent oxide semiconductor thin film transistors
JP4166105B2 (ja) 2003-03-06 2008-10-15 シャープ株式会社 半導体装置およびその製造方法
JP2004273732A (ja) 2003-03-07 2004-09-30 Sharp Corp アクティブマトリクス基板およびその製造方法
JP4108633B2 (ja) 2003-06-20 2008-06-25 シャープ株式会社 薄膜トランジスタおよびその製造方法ならびに電子デバイス
US7262463B2 (en) 2003-07-25 2007-08-28 Hewlett-Packard Development Company, L.P. Transistor including a deposited channel region having a doped portion
US7297977B2 (en) 2004-03-12 2007-11-20 Hewlett-Packard Development Company, L.P. Semiconductor device
US7282782B2 (en) 2004-03-12 2007-10-16 Hewlett-Packard Development Company, L.P. Combined binary oxide semiconductor device
US7145174B2 (en) 2004-03-12 2006-12-05 Hewlett-Packard Development Company, Lp. Semiconductor device
CN102354658B (zh) 2004-03-12 2015-04-01 独立行政法人科学技术振兴机构 薄膜晶体管的制造方法
US7211825B2 (en) 2004-06-14 2007-05-01 Yi-Chi Shih Indium oxide-based thin film transistors and circuits
JP2006100760A (ja) 2004-09-02 2006-04-13 Casio Comput Co Ltd 薄膜トランジスタおよびその製造方法
US7285501B2 (en) 2004-09-17 2007-10-23 Hewlett-Packard Development Company, L.P. Method of forming a solution processed device
US7298084B2 (en) 2004-11-02 2007-11-20 3M Innovative Properties Company Methods and displays utilizing integrated zinc oxide row and column drivers in conjunction with organic light emitting diodes
EP1810335B1 (en) 2004-11-10 2020-05-27 Canon Kabushiki Kaisha Light-emitting device
US7829444B2 (en) 2004-11-10 2010-11-09 Canon Kabushiki Kaisha Field effect transistor manufacturing method
US7791072B2 (en) 2004-11-10 2010-09-07 Canon Kabushiki Kaisha Display
EP1812969B1 (en) 2004-11-10 2015-05-06 Canon Kabushiki Kaisha Field effect transistor comprising an amorphous oxide
US7453065B2 (en) 2004-11-10 2008-11-18 Canon Kabushiki Kaisha Sensor and image pickup device
RU2358355C2 (ru) 2004-11-10 2009-06-10 Кэнон Кабусики Кайся Полевой транзистор
US7863611B2 (en) 2004-11-10 2011-01-04 Canon Kabushiki Kaisha Integrated circuits utilizing amorphous oxides
US7579224B2 (en) 2005-01-21 2009-08-25 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing a thin film semiconductor device
TWI505473B (zh) 2005-01-28 2015-10-21 Semiconductor Energy Lab 半導體裝置,電子裝置,和半導體裝置的製造方法
TWI569441B (zh) 2005-01-28 2017-02-01 半導體能源研究所股份有限公司 半導體裝置,電子裝置,和半導體裝置的製造方法
US7858451B2 (en) 2005-02-03 2010-12-28 Semiconductor Energy Laboratory Co., Ltd. Electronic device, semiconductor device and manufacturing method thereof
US7948171B2 (en) 2005-02-18 2011-05-24 Semiconductor Energy Laboratory Co., Ltd. Light emitting device
US20060197092A1 (en) 2005-03-03 2006-09-07 Randy Hoffman System and method for forming conductive material on a substrate
US8681077B2 (en) 2005-03-18 2014-03-25 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device, and display device, driving method and electronic apparatus thereof
US7544967B2 (en) 2005-03-28 2009-06-09 Massachusetts Institute Of Technology Low voltage flexible organic/transparent transistor for selective gas sensing, photodetecting and CMOS device applications
US7645478B2 (en) 2005-03-31 2010-01-12 3M Innovative Properties Company Methods of making displays
JP4849817B2 (ja) 2005-04-08 2012-01-11 ルネサスエレクトロニクス株式会社 半導体記憶装置
US8300031B2 (en) 2005-04-20 2012-10-30 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device comprising transistor having gate and drain connected through a current-voltage conversion element
JP2006344849A (ja) 2005-06-10 2006-12-21 Casio Comput Co Ltd 薄膜トランジスタ
US7402506B2 (en) 2005-06-16 2008-07-22 Eastman Kodak Company Methods of making thin film transistors comprising zinc-oxide-based semiconductor materials and transistors made thereby
US7691666B2 (en) 2005-06-16 2010-04-06 Eastman Kodak Company Methods of making thin film transistors comprising zinc-oxide-based semiconductor materials and transistors made thereby
US7507618B2 (en) 2005-06-27 2009-03-24 3M Innovative Properties Company Method for making electronic devices using metal oxide nanoparticles
KR100711890B1 (ko) 2005-07-28 2007-04-25 삼성에스디아이 주식회사 유기 발광표시장치 및 그의 제조방법
JP2007059128A (ja) 2005-08-23 2007-03-08 Canon Inc 有機el表示装置およびその製造方法
JP4850457B2 (ja) 2005-09-06 2012-01-11 キヤノン株式会社 薄膜トランジスタ及び薄膜ダイオード
JP5116225B2 (ja) 2005-09-06 2013-01-09 キヤノン株式会社 酸化物半導体デバイスの製造方法
JP2007073705A (ja) 2005-09-06 2007-03-22 Canon Inc 酸化物半導体チャネル薄膜トランジスタおよびその製造方法
JP4280736B2 (ja) 2005-09-06 2009-06-17 キヤノン株式会社 半導体素子
JP2007081335A (ja) 2005-09-16 2007-03-29 Renesas Technology Corp 半導体装置
EP1998374A3 (en) 2005-09-29 2012-01-18 Semiconductor Energy Laboratory Co, Ltd. Semiconductor device having oxide semiconductor layer and manufacturing method thereof
JP5037808B2 (ja) 2005-10-20 2012-10-03 キヤノン株式会社 アモルファス酸化物を用いた電界効果型トランジスタ、及び該トランジスタを用いた表示装置
KR101117948B1 (ko) 2005-11-15 2012-02-15 가부시키가이샤 한도오따이 에네루기 켄큐쇼 액정 디스플레이 장치 제조 방법
TWI292281B (en) 2005-12-29 2008-01-01 Ind Tech Res Inst Pixel structure of active organic light emitting diode and method of fabricating the same
US7867636B2 (en) 2006-01-11 2011-01-11 Murata Manufacturing Co., Ltd. Transparent conductive film and method for manufacturing the same
JP4977478B2 (ja) 2006-01-21 2012-07-18 三星電子株式会社 ZnOフィルム及びこれを用いたTFTの製造方法
US7576394B2 (en) 2006-02-02 2009-08-18 Kochi Industrial Promotion Center Thin film transistor including low resistance conductive thin films and manufacturing method thereof
US7977169B2 (en) 2006-02-15 2011-07-12 Kochi Industrial Promotion Center Semiconductor device including active layer made of zinc oxide with controlled orientations and manufacturing method thereof
KR20070101595A (ko) 2006-04-11 2007-10-17 삼성전자주식회사 ZnO TFT
US20070252928A1 (en) 2006-04-28 2007-11-01 Toppan Printing Co., Ltd. Structure, transmission type liquid crystal display, reflection type display and manufacturing method thereof
JP5028033B2 (ja) 2006-06-13 2012-09-19 キヤノン株式会社 酸化物半導体膜のドライエッチング方法
JP4999400B2 (ja) 2006-08-09 2012-08-15 キヤノン株式会社 酸化物半導体膜のドライエッチング方法
JP4609797B2 (ja) 2006-08-09 2011-01-12 Nec液晶テクノロジー株式会社 薄膜デバイス及びその製造方法
JP4332545B2 (ja) 2006-09-15 2009-09-16 キヤノン株式会社 電界効果型トランジスタ及びその製造方法
JP5164357B2 (ja) 2006-09-27 2013-03-21 キヤノン株式会社 半導体装置及び半導体装置の製造方法
JP4274219B2 (ja) 2006-09-27 2009-06-03 セイコーエプソン株式会社 電子デバイス、有機エレクトロルミネッセンス装置、有機薄膜半導体装置
US7622371B2 (en) 2006-10-10 2009-11-24 Hewlett-Packard Development Company, L.P. Fused nanocrystal thin film semiconductor and method
US7772021B2 (en) 2006-11-29 2010-08-10 Samsung Electronics Co., Ltd. Flat panel displays comprising a thin-film transistor having a semiconductive oxide in its channel and methods of fabricating the same for use in flat panel displays
JP2008140684A (ja) 2006-12-04 2008-06-19 Toppan Printing Co Ltd カラーelディスプレイおよびその製造方法
KR101303578B1 (ko) 2007-01-05 2013-09-09 삼성전자주식회사 박막 식각 방법
US8207063B2 (en) 2007-01-26 2012-06-26 Eastman Kodak Company Process for atomic layer deposition
KR100851215B1 (ko) 2007-03-14 2008-08-07 삼성에스디아이 주식회사 박막 트랜지스터 및 이를 이용한 유기 전계 발광표시장치
US7795613B2 (en) 2007-04-17 2010-09-14 Toppan Printing Co., Ltd. Structure with transistor
KR101325053B1 (ko) 2007-04-18 2013-11-05 삼성디스플레이 주식회사 박막 트랜지스터 기판 및 이의 제조 방법
KR20080094300A (ko) 2007-04-19 2008-10-23 삼성전자주식회사 박막 트랜지스터 및 그 제조 방법과 박막 트랜지스터를포함하는 평판 디스플레이
KR101334181B1 (ko) 2007-04-20 2013-11-28 삼성전자주식회사 선택적으로 결정화된 채널층을 갖는 박막 트랜지스터 및 그제조 방법
US8274078B2 (en) 2007-04-25 2012-09-25 Canon Kabushiki Kaisha Metal oxynitride semiconductor containing zinc
KR101345376B1 (ko) 2007-05-29 2013-12-24 삼성전자주식회사 ZnO 계 박막 트랜지스터 및 그 제조방법
EP2009687B1 (en) * 2007-06-29 2016-08-17 Semiconductor Energy Laboratory Co., Ltd. Method of manufacturing an SOI substrate and method of manufacturing a semiconductor device
US8354674B2 (en) 2007-06-29 2013-01-15 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device wherein a property of a first semiconductor layer is different from a property of a second semiconductor layer
JP5469851B2 (ja) * 2007-11-27 2014-04-16 株式会社半導体エネルギー研究所 半導体装置の作製方法
JP5215158B2 (ja) 2007-12-17 2013-06-19 富士フイルム株式会社 無機結晶性配向膜及びその製造方法、半導体デバイス
JP2009206508A (ja) 2008-01-31 2009-09-10 Canon Inc 薄膜トランジスタ及び表示装置
JP5704790B2 (ja) * 2008-05-07 2015-04-22 キヤノン株式会社 薄膜トランジスタ、および、表示装置
JP2010003910A (ja) * 2008-06-20 2010-01-07 Toshiba Mobile Display Co Ltd 表示素子
JP5480554B2 (ja) 2008-08-08 2014-04-23 株式会社半導体エネルギー研究所 半導体装置
JP4623179B2 (ja) 2008-09-18 2011-02-02 ソニー株式会社 薄膜トランジスタおよびその製造方法
JP5451280B2 (ja) 2008-10-09 2014-03-26 キヤノン株式会社 ウルツ鉱型結晶成長用基板およびその製造方法ならびに半導体装置
CN101740631B (zh) * 2008-11-07 2014-07-16 株式会社半导体能源研究所 半导体装置及该半导体装置的制造方法
US8941617B2 (en) * 2008-11-07 2015-01-27 Semiconductor Energy Laboratory Co., Ltd. Image input-output device with color layer between photodetector and display elements to improve the accuracy of reading images in color
JP5781720B2 (ja) 2008-12-15 2015-09-24 ルネサスエレクトロニクス株式会社 半導体装置及び半導体装置の製造方法
US20100224878A1 (en) * 2009-03-05 2010-09-09 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
KR100904059B1 (ko) * 2009-03-10 2009-06-23 주식회사 탑 엔지니어링 액정방울무게 설정방법 및 그 설정된 무게를 가진 액정방울을 단위패널영역에 토출시키는 방법
JP5760298B2 (ja) * 2009-05-21 2015-08-05 ソニー株式会社 薄膜トランジスタ、表示装置、および電子機器
WO2011052396A1 (en) 2009-10-29 2011-05-05 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
KR101293262B1 (ko) 2009-10-30 2013-08-09 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치
WO2011055660A1 (en) 2009-11-06 2011-05-12 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
KR102682982B1 (ko) 2009-11-20 2024-07-10 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치
WO2011065183A1 (en) 2009-11-24 2011-06-03 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device including memory cell
KR101911382B1 (ko) 2009-11-27 2018-10-24 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치
WO2011074392A1 (en) 2009-12-18 2011-06-23 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
KR101781336B1 (ko) 2009-12-25 2017-09-25 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치
WO2011077946A1 (en) 2009-12-25 2011-06-30 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
KR101842413B1 (ko) 2009-12-28 2018-03-26 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치
EP2519969A4 (en) 2009-12-28 2016-07-06 Semiconductor Energy Lab SEMICONDUCTOR COMPONENT
KR101853516B1 (ko) * 2010-07-27 2018-04-30 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치
JP2012256819A (ja) * 2010-09-08 2012-12-27 Semiconductor Energy Lab Co Ltd 半導体装置

Also Published As

Publication number Publication date
JP2012151462A (ja) 2012-08-09
US9257452B2 (en) 2016-02-09
JP2019165259A (ja) 2019-09-26
JP2016201561A (ja) 2016-12-01
JP2018067743A (ja) 2018-04-26
JP2022031437A (ja) 2022-02-18
US8735892B2 (en) 2014-05-27
JP5973165B2 (ja) 2016-08-23
US20140246672A1 (en) 2014-09-04
US20120161133A1 (en) 2012-06-28

Similar Documents

Publication Publication Date Title
JP6576488B2 (ja) 半導体装置
US20220115411A1 (en) Semiconductor device
JP7445796B2 (ja) 半導体装置
JP6628845B2 (ja) 半導体装置
JP6293226B2 (ja) 半導体装置
JP5898527B2 (ja) 半導体装置
US8884283B2 (en) Memory semiconductor device having aligned side surfaces
JP2017174491A (ja) 記憶装置

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20180124

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20180831

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20180911

A601 Written request for extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A601

Effective date: 20181109

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20190108

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20190326

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20190625

A911 Transfer to examiner for re-examination before appeal (zenchi)

Free format text: JAPANESE INTERMEDIATE CODE: A911

Effective date: 20190703

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20190723

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20190820

R150 Certificate of patent or registration of utility model

Ref document number: 6576488

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250