JP6567770B2 - 低減された配線複雑度を有するシフトレジスタ - Google Patents
低減された配線複雑度を有するシフトレジスタ Download PDFInfo
- Publication number
- JP6567770B2 JP6567770B2 JP2018519289A JP2018519289A JP6567770B2 JP 6567770 B2 JP6567770 B2 JP 6567770B2 JP 2018519289 A JP2018519289 A JP 2018519289A JP 2018519289 A JP2018519289 A JP 2018519289A JP 6567770 B2 JP6567770 B2 JP 6567770B2
- Authority
- JP
- Japan
- Prior art keywords
- shift
- data
- shift register
- cell
- register
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 238000000034 method Methods 0.000 claims description 28
- 230000002457 bidirectional effect Effects 0.000 claims description 5
- 230000001902 propagating effect Effects 0.000 claims 1
- 238000012545 processing Methods 0.000 description 62
- 238000013461 design Methods 0.000 description 28
- 230000015654 memory Effects 0.000 description 24
- 230000006870 function Effects 0.000 description 20
- 230000008569 process Effects 0.000 description 18
- 230000003915 cell function Effects 0.000 description 12
- 238000013459 approach Methods 0.000 description 8
- 230000005540 biological transmission Effects 0.000 description 8
- 238000004364 calculation method Methods 0.000 description 6
- 238000007726 management method Methods 0.000 description 5
- 230000007246 mechanism Effects 0.000 description 5
- 230000033001 locomotion Effects 0.000 description 4
- 230000015572 biosynthetic process Effects 0.000 description 3
- 238000010586 diagram Methods 0.000 description 3
- 238000005516 engineering process Methods 0.000 description 3
- 238000003786 synthesis reaction Methods 0.000 description 3
- 238000006243 chemical reaction Methods 0.000 description 2
- 238000004891 communication Methods 0.000 description 2
- 230000003287 optical effect Effects 0.000 description 2
- 238000009877 rendering Methods 0.000 description 2
- 239000004065 semiconductor Substances 0.000 description 2
- 235000008694 Humulus lupulus Nutrition 0.000 description 1
- ODCKICSDIPVTRM-UHFFFAOYSA-N [4-[2-hydroxy-3-(propan-2-ylazaniumyl)propoxy]naphthalen-1-yl] sulfate Chemical compound C1=CC=C2C(OCC(O)CNC(C)C)=CC=C(OS(O)(=O)=O)C2=C1 ODCKICSDIPVTRM-UHFFFAOYSA-N 0.000 description 1
- 238000003491 array Methods 0.000 description 1
- 230000006399 behavior Effects 0.000 description 1
- 230000008901 benefit Effects 0.000 description 1
- 230000001413 cellular effect Effects 0.000 description 1
- 238000004590 computer program Methods 0.000 description 1
- 238000013500 data storage Methods 0.000 description 1
- 238000010801 machine learning Methods 0.000 description 1
- 238000004519 manufacturing process Methods 0.000 description 1
- 238000007620 mathematical function Methods 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 230000002093 peripheral effect Effects 0.000 description 1
- 230000000644 propagated effect Effects 0.000 description 1
- 230000009467 reduction Effects 0.000 description 1
- 230000008685 targeting Effects 0.000 description 1
- 238000012546 transfer Methods 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C19/00—Digital stores in which the information is moved stepwise, e.g. shift registers
- G11C19/38—Digital stores in which the information is moved stepwise, e.g. shift registers two-dimensional, e.g. horizontal and vertical shift registers
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C19/00—Digital stores in which the information is moved stepwise, e.g. shift registers
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F15/00—Digital computers in general; Data processing equipment in general
- G06F15/16—Combinations of two or more digital computers each having at least an arithmetic unit, a program unit and a register, e.g. for a simultaneous processing of several programs
- G06F15/163—Interprocessor communication
- G06F15/173—Interprocessor communication using an interconnection network, e.g. matrix, shuffle, pyramid, star, snowflake
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F15/00—Digital computers in general; Data processing equipment in general
- G06F15/76—Architectures of general purpose stored program computers
- G06F15/80—Architectures of general purpose stored program computers comprising an array of processing units with common control, e.g. single instruction multiple data processors
- G06F15/8007—Architectures of general purpose stored program computers comprising an array of processing units with common control, e.g. single instruction multiple data processors single instruction multiple data [SIMD] multiprocessors
- G06F15/8015—One dimensional arrays, e.g. rings, linear arrays, buses
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06T—IMAGE DATA PROCESSING OR GENERATION, IN GENERAL
- G06T1/00—General purpose image data processing
- G06T1/20—Processor architectures; Processor configuration, e.g. pipelining
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C19/00—Digital stores in which the information is moved stepwise, e.g. shift registers
- G11C19/28—Digital stores in which the information is moved stepwise, e.g. shift registers using semiconductor elements
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/10—Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
- G11C7/1075—Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers for multiport memories each having random access ports and serial ports, e.g. video RAM
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/14—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
- H01L27/144—Devices controlled by radiation
- H01L27/146—Imager structures
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01P—WAVEGUIDES; RESONATORS, LINES, OR OTHER DEVICES OF THE WAVEGUIDE TYPE
- H01P5/00—Coupling devices of the waveguide type
- H01P5/12—Coupling devices having more than two ports
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K19/00—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
- H03K19/02—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components
- H03K19/173—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using elementary logic circuits as components
- H03K19/177—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using elementary logic circuits as components arranged in matrix form
- H03K19/17736—Structural details of routing resources
- H03K19/17744—Structural details of routing resources for input/output signals
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N23/00—Cameras or camera modules comprising electronic image sensors; Control thereof
- H04N23/10—Cameras or camera modules comprising electronic image sensors; Control thereof for generating image signals from different wavelengths
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/76—Television signal recording
- H04N5/907—Television signal recording using static stores, e.g. storage tubes or semiconductor memories
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Theoretical Computer Science (AREA)
- Mathematical Physics (AREA)
- General Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- Computing Systems (AREA)
- Multimedia (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Software Systems (AREA)
- Power Engineering (AREA)
- Electromagnetism (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Logic Circuits (AREA)
- Shift Register Type Memory (AREA)
- Image Processing (AREA)
- Manipulation Of Pulses (AREA)
- Design And Manufacture Of Integrated Circuits (AREA)
Description
本願は、その全体が参照により組み込まれている、2015年12月4日に出願した、「Shift Register With Reduced Wiring Complexity」と題する、米国仮出願第62/263,530号の利益を主張する。
1401 データ計算ユニット
1402 スカラプロセッサ
1403 スカラメモリ
1404 I/Oユニット
1405 実行レーンアレイ
1406 2次元シフトレジスタ
1407 ランダムアクセスメモリ
1409 プログラムコントローラ
1500 システム
1501 中央処理ユニット
1502 システムメモリ
1503 ディスプレイ
1504 ローカル有線ポイント・ツー・ポイントリンクインターフェース
1505 ネットワークI/O機能
1506 無線ローカルエリアネットワークインターフェース
1507 無線ポイント・ツー・ポイントリンクインターフェース
1508 グローバル・ポジショニング・システムインターフェース
1509_1 センサ
1509_2 センサ
1509_N センサ
1510 カメラ
1511 バッテリ
1512 電力管理制御ユニット
1513 スピーカ/マイクロフォン
1514 オーディオエンコーダ/デコーダ
1515_1 コア
1515_2 コア
1515_N コア
1516 グラフィカル処理ユニット
1517 メモリ管理機能
1518 I/O制御機能
1519 画像処理ユニット
Claims (18)
- シフトレジスタであって、
論理的な順序の限りではない順序で物理的に配置される複数のセルであって、前記セルは、それぞれのレジスタ空間を含む、複数のセルと、
シフト済みデータを受信する入力とシフト済みデータを送信する出力とを有する回路とを含み、
i)第1の論理的な順序のセルと第2の論理的な順序のセルとの間に物理的に位置するセルの回路は、論理的なシフトを行わないように構成され、
ii)直前にある論理的な順序のセルによって送信されたシフト済みデータを受信するために接続されたセルの回路は、前記シフトレジスタによって実行されるシフトコマンドで指定されたシフトの量を割り当てられている入力において受信されるデータをローカルレジスタ空間に書き込むための回路を含み、
iii)直後にある論理的な順序のセルにシフト済みデータを送信するために接続されたセルの回路は、前記データが受信された入力のシフト量から増分したシフト量を割り当てられている出力からデータを送信する回路を含む、シフトレジスタ。 - 前記iii)の前記回路は、そのローカルレジスタ空間からデータを読み込み、1という大きさを有するシフト量を割り当てられている出力から前記データを送信する回路をさらに含む、請求項1に記載のシフトレジスタ。
- 前記セルは、前記セルが物理的にレイアウトされている順序で前記シフトレジスタを介して閉ループ内でデータを前記シフトレジスタが物理的に伝搬するように、配置される、請求項1または請求項2に記載のシフトレジスタ。
- 前記セルは、シフトが前記閉ループに沿った第1の方向または第2の方向のいずれかで生じるように、物理的に配置される、請求項3に記載のシフトレジスタ。
- 前記シフトレジスタは、双方向シフトレジスタである、請求項1から4のいずれか一項に記載のシフトレジスタ。
- 前記シフトレジスタは、2次元シフトレジスタである、請求項1から5のいずれか一項に記載のシフトレジスタ。
- 前記2次元シフトレジスタは、画像プロセッサの一部である、請求項6に記載のシフトレジスタ。
- 請求項6に記載の2次元シフトレジスタを含むとともに、前記2次元シフトレジスタの軸に沿って少なくとも2つのセルを含む、画像プロセッサ。
- それぞれの入力においてそれぞれのデータアイテムを受信するステップであって、前記入力の各々は、異なるそれぞれのシフト量を割り当てられている、ステップと、
シフトコマンドによって指定されたシフト量を有する前記入力のうちの1つにおいて受信される前記データアイテムのうちの1つをレジスタ空間に書き込むステップと、
前記データアイテムのうちの他のものがそれぞれ受信される前記それぞれの入力のものより増分的により高いシフト量を割り当てられているそれぞれの出力から前記データアイテムのうちの前記他のものを送信するステップであって、前記増分的により高いシフト量は、前記シフトコマンドによって指定された前記シフト量未満である、ステップと、
レジスタ空間からデータアイテムを読み込み、1という大きさを有するシフト量を割り当てられている出力から前記読み込んだデータアイテムを送信するステップと
をシフトレジスタのセルにおいて行うステップを含む、方法。 - 前記シフトレジスタを一周する閉ループ内で前記データアイテムを物理的に伝搬するステップであって、前記データアイテムが順番に流れる前記レジスタのセルは、厳密な論理的な順序で物理的にレイアウトされていない、ステップをさらに含む、請求項9に記載の方法。
- 請求項9または請求項10に記載の方法を行うように構成される、シフトレジスタのセルデバイス。
- 装置であって、
論理的な順序の限りではない順序で物理的に配置されるセルを含む、シフトレジスタであって、前記セルは、レジスタ空間と、シフト済みデータを受信する入力とシフト済みデータを送信する出力とを有する回路とを含む、シフトレジスタを含み、前記入力の異なる1つは、異なるそれぞれのシフト量を割り当てられており、前記出力の異なる1つは、異なるそれぞれのシフト量を割り当てられており、
i)第1の論理的な順序のセルと第2の論理的な順序のセルとの間に物理的に位置するセルの回路は、論理的なシフトを行わず、
ii)その直前にある論理的な順序のセルによって送信されたシフト済みデータを受信するために接続されたセルの回路は、前記シフトレジスタによって実行されるシフトコマンドで指定されたシフトの量を割り当てられている入力において受信されるデータをそのローカルレジスタ空間に書き込む回路を含み、
iii)その直後にある論理的な順序のセルにシフト済みデータを送信するために接続されたセルの回路は、前記データが受信された入力のシフト量から増分したシフト量を割り当てられている出力からデータを送信する回路を含む、装置。 - 前記iii)の前記回路は、そのローカルレジスタ空間からデータを読み込み、1という大きさを有するシフト量を割り当てられている出力から前記データを送信する回路をさらに含む、請求項12に記載の装置。
- 前記セルは、前記セルが物理的にレイアウトされている順序で前記シフトレジスタを介して閉ループ内でデータを前記シフトレジスタが物理的に伝搬するように、配置される、請求項12または請求項13に記載の装置。
- 前記セルは、シフトが前記閉ループに沿った第1の方向または第2の方向のいずれかで生じるように、物理的に配置される、請求項14に記載の装置。
- 前記シフトレジスタは、双方向シフトレジスタである、請求項12から15のいずれか一項に記載の装置。
- 前記シフトレジスタは、2次元シフトレジスタである、請求項12から16のいずれか一項に記載の装置。
- 前記2次元シフトレジスタは、論理的な順序の限りではない順序で物理的に配置される、前記2次元シフトレジスタの軸に沿った、セルを含む、請求項17に記載の装置。
Applications Claiming Priority (5)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US201562263530P | 2015-12-04 | 2015-12-04 | |
US62/263,530 | 2015-12-04 | ||
US15/352,260 US10313641B2 (en) | 2015-12-04 | 2016-11-15 | Shift register with reduced wiring complexity |
US15/352,260 | 2016-11-15 | ||
PCT/US2016/064034 WO2017095824A1 (en) | 2015-12-04 | 2016-11-29 | Shift register with reduced wiring complexity |
Related Child Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2019139835A Division JP6745389B2 (ja) | 2015-12-04 | 2019-07-30 | 低減された配線複雑度を有するシフトレジスタ |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2019503027A JP2019503027A (ja) | 2019-01-31 |
JP6567770B2 true JP6567770B2 (ja) | 2019-08-28 |
Family
ID=57610386
Family Applications (2)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2018519289A Active JP6567770B2 (ja) | 2015-12-04 | 2016-11-29 | 低減された配線複雑度を有するシフトレジスタ |
JP2019139835A Active JP6745389B2 (ja) | 2015-12-04 | 2019-07-30 | 低減された配線複雑度を有するシフトレジスタ |
Family Applications After (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2019139835A Active JP6745389B2 (ja) | 2015-12-04 | 2019-07-30 | 低減された配線複雑度を有するシフトレジスタ |
Country Status (8)
Country | Link |
---|---|
US (3) | US10313641B2 (ja) |
EP (2) | EP3384498B1 (ja) |
JP (2) | JP6567770B2 (ja) |
KR (1) | KR102090885B1 (ja) |
CN (1) | CN108140417B (ja) |
DE (1) | DE112016005552T5 (ja) |
GB (1) | GB2557536B (ja) |
WO (1) | WO2017095824A1 (ja) |
Families Citing this family (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20180007302A1 (en) * | 2016-07-01 | 2018-01-04 | Google Inc. | Block Operations For An Image Processor Having A Two-Dimensional Execution Lane Array and A Two-Dimensional Shift Register |
US10489878B2 (en) * | 2017-05-15 | 2019-11-26 | Google Llc | Configurable and programmable image processor unit |
US11134534B2 (en) * | 2017-10-23 | 2021-09-28 | Avago Technologies International Sales Pte. Limited | System on a chip with multiple cores |
US10552939B1 (en) | 2019-02-12 | 2020-02-04 | Google Llc | Image processor complex transfer functions |
CN113867791B (zh) * | 2020-06-30 | 2023-09-26 | 上海寒武纪信息科技有限公司 | 一种计算装置、芯片、板卡、电子设备和计算方法 |
CN112181354B (zh) * | 2020-10-12 | 2021-08-10 | 上海芯旺微电子技术有限公司 | 一种移位饱和同步处理的方法及其应用 |
Family Cites Families (91)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4445177A (en) | 1981-05-22 | 1984-04-24 | Data General Corporation | Digital data processing system utilizing a unique arithmetic logic unit for handling uniquely identifiable addresses for operands and instructions |
EP0244973B1 (en) | 1986-04-23 | 1994-02-16 | Texas Instruments Incorporated | Broadband differential amplifier |
GB2211638A (en) * | 1987-10-27 | 1989-07-05 | Ibm | Simd array processor |
DE3851005T2 (de) | 1987-06-01 | 1995-04-20 | Applied Intelligent Syst Inc | Paralleles Nachbarverarbeitungssystem und -Verfahren. |
US4935894A (en) | 1987-08-31 | 1990-06-19 | Motorola, Inc. | Multi-processor, multi-bus system with bus interface comprising FIFO register stocks for receiving and transmitting data and control information |
JPH0246598A (ja) | 1988-08-09 | 1990-02-15 | Matsushita Electric Ind Co Ltd | 可変長シフト・レジスタ |
US5253308A (en) | 1989-06-21 | 1993-10-12 | Amber Engineering, Inc. | Massively parallel digital image data processor using pixel-mapped input/output and relative indexed addressing |
US5163120A (en) * | 1989-10-13 | 1992-11-10 | Texas Instruments Incorporated | Second nearest-neighbor communication network for synchronous vector processor, systems and methods |
WO1994009595A1 (en) | 1991-09-20 | 1994-04-28 | Shaw Venson M | Method and apparatus including system architecture for multimedia communications |
JP3482660B2 (ja) | 1993-09-08 | 2003-12-22 | ソニー株式会社 | 画像データ処理装置および画像データ処理方法 |
US6356973B1 (en) * | 1993-10-15 | 2002-03-12 | Image Telecommunications Corporation | Memory device having a cyclically configured data memory and having plural data portals for outputting/inputting data |
US5455525A (en) * | 1993-12-06 | 1995-10-03 | Intelligent Logic Systems, Inc. | Hierarchically-structured programmable logic array and system for interconnecting logic elements in the logic array |
US5502731A (en) * | 1994-08-18 | 1996-03-26 | International Business Machines Corporation | Delay test coverage without additional dummy latches in a scan-based test design |
US5612693A (en) | 1994-12-14 | 1997-03-18 | International Business Machines Corporation | Sliding window data compression using a toroidal bit shift register |
EP0875031B1 (de) | 1996-01-15 | 2001-06-20 | Infineon Technologies AG | Prozessor zur bildverarbeitung |
US6263530B1 (en) | 1996-09-24 | 2001-07-24 | Steve Feher | Selectively cooled or heated cushion and apparatus therefor |
US5892962A (en) | 1996-11-12 | 1999-04-06 | Lucent Technologies Inc. | FPGA-based processor |
US5771268A (en) | 1996-12-10 | 1998-06-23 | International Business Machines Corporation | High speed rotator with array method |
US6366289B1 (en) | 1998-07-17 | 2002-04-02 | Microsoft Corporation | Method and system for managing a display image in compressed and uncompressed blocks |
US6587158B1 (en) | 1998-07-23 | 2003-07-01 | Dvdo, Inc. | Method and apparatus for reducing on-chip memory in vertical video processing |
US7010177B1 (en) | 1998-08-27 | 2006-03-07 | Intel Corporation | Portability of digital images |
US6970196B1 (en) | 1999-03-16 | 2005-11-29 | Hamamatsu Photonics K.K. | High-speed vision sensor with image processing function |
JP3922859B2 (ja) | 1999-12-28 | 2007-05-30 | 株式会社リコー | 画像処理装置、画像処理方法およびその方法をコンピュータに実行させるプログラムを記録したコンピュータ読み取り可能な記録媒体 |
US6745319B1 (en) | 2000-02-18 | 2004-06-01 | Texas Instruments Incorporated | Microprocessor with instructions for shuffling and dealing data |
US6728862B1 (en) | 2000-05-22 | 2004-04-27 | Gazelle Technology Corporation | Processor array and parallel data processing methods |
US6728722B1 (en) | 2000-08-28 | 2004-04-27 | Sun Microsystems, Inc. | General data structure for describing logical data spaces |
US8058899B2 (en) * | 2000-10-06 | 2011-11-15 | Martin Vorbach | Logic cell array and bus system |
AU2001212724A1 (en) | 2000-10-16 | 2002-04-29 | Nokia Corporation | Multiplier and shift device using signed digit representation |
US7286717B2 (en) | 2001-10-31 | 2007-10-23 | Ricoh Company, Ltd. | Image data processing device processing a plurality of series of data items simultaneously in parallel |
JP4146654B2 (ja) | 2002-02-28 | 2008-09-10 | 株式会社リコー | 画像処理回路、複合画像処理回路、および、画像形成装置 |
US9170812B2 (en) | 2002-03-21 | 2015-10-27 | Pact Xpp Technologies Ag | Data processing system having integrated pipelined array data processor |
AU2003221680A1 (en) | 2002-04-09 | 2003-10-27 | The Research Foundation Of State University Of New York | Multiplier-based processor-in-memory architectures for image and graphics processing |
AU2003286131A1 (en) | 2002-08-07 | 2004-03-19 | Pact Xpp Technologies Ag | Method and device for processing data |
GB2395299B (en) * | 2002-09-17 | 2006-06-21 | Micron Technology Inc | Control of processing elements in parallel processors |
GB2397668B (en) * | 2003-01-27 | 2005-12-07 | Picochip Designs Ltd | Processor array |
JP4283014B2 (ja) * | 2003-03-19 | 2009-06-24 | パナソニック株式会社 | 固体撮像装置、固体撮像装置の駆動方法およびカメラ |
US7581080B2 (en) * | 2003-04-23 | 2009-08-25 | Micron Technology, Inc. | Method for manipulating data in a group of processing elements according to locally maintained counts |
US7913062B2 (en) * | 2003-04-23 | 2011-03-22 | Micron Technology, Inc. | Method of rotating data in a plurality of processing elements |
US20060044576A1 (en) | 2004-07-30 | 2006-03-02 | Kabushiki Kaisha Toshiba | Apparatus for image processing |
US7667764B2 (en) | 2004-06-04 | 2010-02-23 | Konica Minolta Holdings, Inc. | Image sensing apparatus |
JP4219887B2 (ja) | 2004-12-28 | 2009-02-04 | 富士通マイクロエレクトロニクス株式会社 | 画像処理装置及び画像処理方法 |
KR100594317B1 (ko) * | 2005-01-28 | 2006-06-30 | 삼성전자주식회사 | 소비전력이 적은 쉬프트 레지스터 및 상기 쉬프트레지스터의 동작방법 |
ATE504043T1 (de) | 2005-04-28 | 2011-04-15 | Univ Edinburgh | Umkonfigurierbares anweisungs-zellen-array |
US7882339B2 (en) | 2005-06-23 | 2011-02-01 | Intel Corporation | Primitives to enhance thread-level speculation |
JP2007067917A (ja) | 2005-08-31 | 2007-03-15 | Matsushita Electric Ind Co Ltd | 画像データ処理装置 |
US7602974B2 (en) | 2005-10-21 | 2009-10-13 | Mobilic Technology (Cayman) Corp. | Universal fixed-pixel-size ISP scheme |
FR2895103B1 (fr) | 2005-12-19 | 2008-02-22 | Dxo Labs Sa | Procede et systeme de traitement de donnees numeriques |
US7802073B1 (en) | 2006-03-29 | 2010-09-21 | Oracle America, Inc. | Virtual core management |
US20080111823A1 (en) | 2006-11-13 | 2008-05-15 | Faraday Technology Corp. | Graphics processing system |
EP1927949A1 (en) * | 2006-12-01 | 2008-06-04 | Thomson Licensing | Array of processing elements with local registers |
US8321849B2 (en) | 2007-01-26 | 2012-11-27 | Nvidia Corporation | Virtual architecture and instruction set for parallel thread computing |
US20080244222A1 (en) | 2007-03-30 | 2008-10-02 | Intel Corporation | Many-core processing using virtual processors |
US8126022B2 (en) | 2007-04-02 | 2012-02-28 | Stmicroelectronics Sa | Electronic multimode data shift device, in particular for coding/decoding with an LDPC code |
JP4389976B2 (ja) | 2007-06-29 | 2009-12-24 | ブラザー工業株式会社 | 画像処理装置および画像処理プログラム |
JP4844853B2 (ja) | 2007-09-05 | 2011-12-28 | 国立大学法人東北大学 | 固体撮像素子及びその駆動方法 |
JP5020029B2 (ja) * | 2007-11-16 | 2012-09-05 | 株式会社メガチップス | 画像処理装置 |
CN102047241B (zh) | 2008-05-30 | 2014-03-12 | 先进微装置公司 | 本地与全局数据共享 |
JP4999791B2 (ja) | 2008-06-30 | 2012-08-15 | キヤノン株式会社 | 情報処理装置、その制御方法、及びプログラム |
US8456480B2 (en) | 2009-01-14 | 2013-06-04 | Calos Fund Limited Liability Company | Method for chaining image-processing functions on a SIMD processor |
KR101572879B1 (ko) | 2009-04-29 | 2015-12-01 | 삼성전자주식회사 | 병렬 응용 프로그램을 동적으로 병렬처리 하는 시스템 및 방법 |
US20110055495A1 (en) | 2009-08-28 | 2011-03-03 | Qualcomm Incorporated | Memory Controller Page Management Devices, Systems, and Methods |
US8976195B1 (en) | 2009-10-14 | 2015-03-10 | Nvidia Corporation | Generating clip state for a batch of vertices |
US8436857B2 (en) | 2009-10-20 | 2013-05-07 | Oracle America, Inc. | System and method for applying level of detail schemes |
US8595428B2 (en) | 2009-12-22 | 2013-11-26 | Intel Corporation | Memory controller functionalities to support data swizzling |
US8749667B2 (en) | 2010-08-02 | 2014-06-10 | Texas Instruments Incorporated | System and method for maintaining maximum input rate while up-scaling an image vertically |
US8508612B2 (en) | 2010-09-30 | 2013-08-13 | Apple Inc. | Image signal processor line buffer configuration for processing ram image data |
EP2444973B1 (en) * | 2010-10-22 | 2015-12-23 | Nxp B.V. | Shift register, electronic device, control method and software program product |
US8797323B2 (en) | 2011-01-18 | 2014-08-05 | Intel Corporation | Shadowing dynamic volumetric media |
CN103339604B (zh) | 2011-01-31 | 2016-10-26 | 株式会社索思未来 | 程序生成装置、程序生成方法、处理器装置以及多处理器系统 |
US9092267B2 (en) | 2011-06-20 | 2015-07-28 | Qualcomm Incorporated | Memory sharing in graphics processing unit |
US20130027416A1 (en) | 2011-07-25 | 2013-01-31 | Karthikeyan Vaithianathan | Gather method and apparatus for media processing accelerators |
JP5742651B2 (ja) | 2011-10-15 | 2015-07-01 | コニカミノルタ株式会社 | 画像処理装置、連携方法および連携プログラム |
FR2984556B1 (fr) * | 2011-12-20 | 2014-09-26 | Commissariat Energie Atomique | Systeme et procede de communication entre un circuit d'acquisition et un circuit de traitement de donnees |
JP5746100B2 (ja) | 2011-12-27 | 2015-07-08 | 京セラドキュメントソリューションズ株式会社 | 画像形成装置 |
US8823736B2 (en) | 2012-01-20 | 2014-09-02 | Intel Corporation | Graphics tiling architecture with bounding volume hierarchies |
US10244246B2 (en) | 2012-02-02 | 2019-03-26 | Texas Instruments Incorporated | Sub-pictures for pixel rate balancing on multi-core platforms |
US9235769B2 (en) | 2012-03-15 | 2016-01-12 | Herta Security, S.L. | Parallel object detection method for heterogeneous multithreaded microarchitectures |
TWI520598B (zh) | 2012-05-23 | 2016-02-01 | 晨星半導體股份有限公司 | 影像處理裝置與影像處理方法 |
US20130316094A1 (en) | 2012-05-25 | 2013-11-28 | Novellus Systems, Inc. | Rf-powered, temperature-controlled gas diffuser |
US9232139B2 (en) | 2012-07-24 | 2016-01-05 | Apple Inc. | Image stabilization using striped output transformation unit |
US9378181B2 (en) | 2012-11-09 | 2016-06-28 | Intel Corporation | Scalable computing array |
US8954992B2 (en) | 2013-03-15 | 2015-02-10 | Lenovo Enterprise Solutions (Singapore) Pte. Ltd. | Distributed and scaled-out network switch and packet processing |
US9749548B2 (en) | 2015-01-22 | 2017-08-29 | Google Inc. | Virtual linebuffers for image signal processors |
US9772852B2 (en) | 2015-04-23 | 2017-09-26 | Google Inc. | Energy efficient processor core architecture for image processor |
US10095479B2 (en) | 2015-04-23 | 2018-10-09 | Google Llc | Virtual image processor instruction set architecture (ISA) and memory model and exemplary target hardware having a two-dimensional shift array structure |
US9785423B2 (en) | 2015-04-23 | 2017-10-10 | Google Inc. | Compiler for translating between a virtual image processor instruction set architecture (ISA) and target hardware having a two-dimensional shift array structure |
US10291813B2 (en) | 2015-04-23 | 2019-05-14 | Google Llc | Sheet generator for image processor |
US9965824B2 (en) | 2015-04-23 | 2018-05-08 | Google Llc | Architecture for high performance, power efficient, programmable image processing |
US9756268B2 (en) | 2015-04-23 | 2017-09-05 | Google Inc. | Line buffer unit for image processor |
US9769356B2 (en) | 2015-04-23 | 2017-09-19 | Google Inc. | Two dimensional shift array for image processor |
CN105161042B (zh) * | 2015-10-10 | 2017-11-07 | 京东方科技集团股份有限公司 | 一种阵列基板、显示面板及显示装置 |
-
2016
- 2016-11-15 US US15/352,260 patent/US10313641B2/en active Active
- 2016-11-29 GB GB1805589.7A patent/GB2557536B/en active Active
- 2016-11-29 CN CN201680059741.4A patent/CN108140417B/zh active Active
- 2016-11-29 DE DE112016005552.8T patent/DE112016005552T5/de not_active Ceased
- 2016-11-29 WO PCT/US2016/064034 patent/WO2017095824A1/en active Application Filing
- 2016-11-29 KR KR1020187010358A patent/KR102090885B1/ko active IP Right Grant
- 2016-11-29 EP EP16816792.2A patent/EP3384498B1/en active Active
- 2016-11-29 JP JP2018519289A patent/JP6567770B2/ja active Active
- 2016-11-29 EP EP19197812.1A patent/EP3605544B1/en active Active
-
2017
- 2017-05-15 US US15/595,403 patent/US10477164B2/en active Active
-
2019
- 2019-07-30 JP JP2019139835A patent/JP6745389B2/ja active Active
- 2019-10-22 US US16/659,695 patent/US10998070B2/en active Active
Also Published As
Publication number | Publication date |
---|---|
EP3384498A1 (en) | 2018-10-10 |
GB201805589D0 (en) | 2018-05-23 |
US20170163931A1 (en) | 2017-06-08 |
US20170251184A1 (en) | 2017-08-31 |
WO2017095824A1 (en) | 2017-06-08 |
KR102090885B1 (ko) | 2020-03-18 |
EP3384498B1 (en) | 2019-09-18 |
JP2019207745A (ja) | 2019-12-05 |
CN108140417B (zh) | 2021-08-03 |
US10998070B2 (en) | 2021-05-04 |
GB2557536A (en) | 2018-06-20 |
US10477164B2 (en) | 2019-11-12 |
DE112016005552T5 (de) | 2018-08-09 |
EP3605544A1 (en) | 2020-02-05 |
GB2557536B (en) | 2020-09-23 |
US10313641B2 (en) | 2019-06-04 |
US20200162705A1 (en) | 2020-05-21 |
WO2017095824A4 (en) | 2017-07-20 |
KR20180045029A (ko) | 2018-05-03 |
EP3605544B1 (en) | 2023-08-09 |
JP6745389B2 (ja) | 2020-08-26 |
CN108140417A (zh) | 2018-06-08 |
JP2019503027A (ja) | 2019-01-31 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP6567770B2 (ja) | 低減された配線複雑度を有するシフトレジスタ | |
KR102232722B1 (ko) | 프로그램 가능한 2차원 이미지 프로세서상의 컨볼루션 신경망 | |
JP6612403B2 (ja) | 画像プロセッサのためのエネルギ効率的なプロセッサコアアーキテクチャ | |
KR101973733B1 (ko) | 높은 성능, 전력 효율, 프로그램 가능 이미지 처리 프로세싱을 위한 아키텍처 | |
US11153464B2 (en) | Two dimensional shift array for image processor | |
JP2019507922A (ja) | 画像プロセッサのためのコンパイラ管理メモリ | |
EP3622399B1 (en) | Determination of per line buffer unit memory allocation | |
KR20190107101A (ko) | 지원 내부 네트워크 및 구성 가능한 개수의 활성 코어들을 갖는 이미지 프로세서 | |
KR20190095462A (ko) | 멀티 코어 이미지 프로세서에서의 애플리케이션 소프트웨어의 구성 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20180518 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20190401 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20190613 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20190701 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20190731 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 6567770 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
RD02 | Notification of acceptance of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: R3D02 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |