JP6402280B2 - 電子機器 - Google Patents

電子機器 Download PDF

Info

Publication number
JP6402280B2
JP6402280B2 JP2018503262A JP2018503262A JP6402280B2 JP 6402280 B2 JP6402280 B2 JP 6402280B2 JP 2018503262 A JP2018503262 A JP 2018503262A JP 2018503262 A JP2018503262 A JP 2018503262A JP 6402280 B2 JP6402280 B2 JP 6402280B2
Authority
JP
Japan
Prior art keywords
module
terminal
conductor layer
connector
terminals
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
JP2018503262A
Other languages
English (en)
Other versions
JPWO2018042660A1 (ja
Inventor
徹 引頭
徹 引頭
悦宏 神山
悦宏 神山
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shindengen Electric Manufacturing Co Ltd
Original Assignee
Shindengen Electric Manufacturing Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shindengen Electric Manufacturing Co Ltd filed Critical Shindengen Electric Manufacturing Co Ltd
Publication of JPWO2018042660A1 publication Critical patent/JPWO2018042660A1/ja
Application granted granted Critical
Publication of JP6402280B2 publication Critical patent/JP6402280B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/07Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L29/00
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/18Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different subgroups of the same main group of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K5/00Casings, cabinets or drawers for electric apparatus

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Casings For Electric Apparatus (AREA)
  • Inverter Devices (AREA)

Description

本発明は、電子機器に関する。
従来から、プリント配線板にMOSFET等の半導体装置を実装する電子機器が知られている(特開平10−173182号公報等)。従来の構成では、複数のパワーデバイスと制御部が同一平面に設けられていることから、基板面積が大きくなり小型化の妨げとなっていた。
また、従来の構成では、半導体装置からコネクタまでの配線経路が長くなりインピーダンス及びインダクタンスが大きくなるという問題があった。一般的に、配線は、基板おもて面及び裏面に設けられた導体層と、基板に埋設された導体層によって形成されており、半導体装置からコネクタまでの配線は基板に埋設された導体層によって形成されている。このため、インピーダンス及びインダクタンスが大きくなることを防止するために基板に埋設された導体層の厚みを厚くすることも考えられる。しかしながら、このように基板に埋設された導体層の厚みを厚くした場合には、当該導体層を部分的に厚くすることはできず、その全体を厚くする必要がある。そして、このように導体層の厚みが厚くなると製造コストがかかるという問題が発生する。
このような点に鑑み、本発明は、平面方向における大きさを小さくすることができ、かつ、配線経路を短くすることができる電子機器を提供する。
本発明による電子機器は、
複数の第一コネクタ端子を有するコネクタと、
封止部と、前記封止部内に設けられた複数のパワーデバイスと、前記パワーデバイスに接続されるとともに前記封止部から外方に突出し、前記封止部の第一側面に沿って設けられた複数の第一モジュール端子とを有するパワーモジュールと、
前記パワーモジュールのおもて面側に配置され、前記第一モジュール端子に接続されるとともに、前記パワーモジュールを制御する制御部を有する基板と、
を備え、
前記コネクタと前記第一側面とが対向して配置され、複数の前記第一コネクタ端子が複数の前記第一モジュール端子に対応して並んで設けられている。
本発明による電子機器は、
前記パワーモジュールは、前記パワーデバイスに接続されるとともに前記封止部から外方に突出し、前記封止部の側面に沿って設けられた複数の第二モジュール端子をさらに備え、
前記複数の第二モジュール端子が、前記封止部の前記第一側面とは反対側の第二側面に設けられてもよい。
本発明による電子機器において、
前記第一モジュール端子は第一パワー端子であり、
前記第二モジュール端子は第二パワー端子であり、
前記第一側面には複数の制御端子が設けられ、
前記第二側面には複数のグランド端子が設けられてもよい。
本発明による電子機器は、
前記第二モジュール端子に接続されたコンデンサをさらに備え、
前記コネクタが、前記複数の第一コネクタ端子に対して並んで設けられ、前記コンデンサに接続された第二コネクタ端子を有し、
前記コンデンサが、前記パワーモジュールの側方に設けられてもよい。
本発明による電子機器において、
前記封止部の前記第一側面及び前記第二側面とは異なる側面の側方に前記コンデンサが設けられてもよい。
本発明による電子機器において、
前記第二コネクタ端子は、前記第一コネクタ端子よりも前記コンデンサ側に設けられてもよい。
本発明による電子機器において、
前記基板は、おもて面に設けられた第一導体層又は裏面に設けられた第二導体層と、前記基板内に埋設された第三導体層とを有し、
前記第三導体層の厚みは、前記第一導体層又は前記第二導体層の厚みと対応した厚さとなっていてもよい。
本発明によれば、パワーモジュールと制御部を有する基板が積層されているので、平面方向における大きさを小さくすることができる。また、コネクタと第一側面とが対向して配置されて、複数の第一モジュール端子と複数の第一コネクタ端子とが対応して並んで設けられているので、第一モジュール端子と第一コネクタ端子との間の配線経路を短くすることができ、インピーダンス及びインダクタンスを抑えることができる。
図1は、本発明による実施の形態における電子機器の斜視図である。 図2は、本発明による実施の形態における電子機器の一部を拡大して平面図である。 図3は、本発明による実施の形態で用いられるパワーモジュールのおもて面側の外観を示した上方平面図である。 図4は、本発明による実施の形態で用いられるパワーモジュールの内部構造を示した上方平面図である。 図5は、本発明による実施の形態で用いられるパワーモジュールの回路図である。 図6は、本発明による実施の形態で用いられるパワーモジュールの裏面側の外観を示した下方平面図である。 図7は、本発明による実施の形態で用いられるパワーモジュールの側方側の外観を示した側方図である。 図8は、本発明による実施の形態で用いられる制御部を有する基板(制御基板)の層構成を示した断面図である。 図9は、本発明による実施の形態における電子機器の配置を説明するための概略平面図である。
実施の形態
《構成》
図1に示すように、本実施の形態の電子機器は、複数の第一コネクタ端子310(図2も参照)を有する入出力コネクタ300と、パワーモジュール100と、パワーモジュール100のおもて面側に配置され、第一モジュール端子11に接続されるとともに、パワーモジュール100を制御する1つ又は複数の制御部250(図9参照)を有する基板200(以下「制御基板200」ともいう。)と、を有している。図3又は図4に示すように、パワーモジュール100は、封止部60と、封止部60内に設けられた複数のパワーデバイス15,25と、パワーデバイス15,25に接続されるとともに封止部60から外方に突出し、封止部60の第一側面(図3及び図4の上側側面)に沿って設けられた複数の第一モジュール端子11とを有している。
図1に示すように、電子機器はパワーモジュール100が配置される金属製の筐体80を有してもよく、パワーモジュール100は筐体80に放熱絶縁膜70を介して配置されてもよい(図7参照)。図2に示す態様では、パワーモジュール100は筐体80に対して、長手方向の両端部において2つのネジ(締結部材)75によって固定されている。
図2に示すように、入出力コネクタ300と第一側面(図2の右側側面)とは対向して配置され、複数の第一コネクタ端子310は複数の第一モジュール端子11に対応して並んで設けられている。本実施の形態において「対向」とは少なくとも一部が向かい合っていることを意味し、図2に示すように第一側面の側方に入出力コネクタ300が位置することを意味している。また、「複数の第一コネクタ端子310」が「複数の第一モジュール端子11に対応して並んで設けられている」とは、第一コネクタ端子310と第一モジュール端子11とが電気的に接続される物同士で一対一で対応して並んで設けられていることを意味する。図2の最も上側に位置する第一コネクタ端子310は図2の最も上側に位置する第一モジュール端子11に接続され、図2の最も下側に位置する第一コネクタ端子310は図2の最も下側に位置する第一モジュール端子11に接続され、図2の上下方向の真ん中に位置する第一コネクタ端子310は図2の上下方向の真ん中に位置する第一モジュール端子11に接続される。
図3又は図4に示すように、本実施の形態のパワーモジュール100は、パワーデバイス15,25に接続されるとともに封止部60から外方に突出し、封止部60の側面に沿って設けられた複数の第二モジュール端子21を有してもよい。複数の第二モジュール端子21は、封止部60の第一側面とは反対側の第二側面(図3及び図4の下側側面)に設けられていてもよい。
第一モジュール端子11は比較的大きな電流が流れる第一パワー端子であってもよく、また第二モジュール端子21も比較的大きな電流が流れる第二パワー端子であってもよい。一例として、第一モジュール端子11は出力端子であり、第二モジュール端子21は電源端子であってもよい。
図4に示すように、パワーモジュール100は、少なくともおもて面及び側面が封止部60で覆われた第一導体部10と、少なくともおもて面及び側面が封止部60で覆われた第二導体部20と、を有してもよい。第一導体部10は、第一モジュール端子11と、第一モジュール端子11と一体になった第一本体部12と、を有してもよい。第二導体部20は、第二モジュール端子21と、第二モジュール端子21と一体になった第二本体部22と、を有してもよい。また、第一本体部12に第一パワーデバイス15が設けられ、第二本体部22に第二パワーデバイス25が設けられてもよい。第二本体部22と複数(図4に示す態様では3つ)の第二モジュール端子21とが一体になってもよい。第一本体部12及び第二本体部22は、例えば、銅合金等からなり、全面又は部分的にスズめっき処理やニッケルめっき処理等が施されていてもよい。封止部60としてはエポキシ樹脂等を用いてもよい。
第一パワーデバイス15及び第二パワーデバイス25としては、例えばMOSFETを用いてもよい。本実施の形態によるパワーモジュール100の回路図は例えば図5に示すようになってもよい。図5に示す態様では第一パワーデバイス15及び第二パワーデバイス25がMOSFETであり、第一パワーデバイス15であるMOSFETのドレインが第一本体部12側(図4の紙面裏側)に位置し、MOSFETのソースが第一本体部12と反対側(図4の紙面おもて側)に位置し、また、第二パワーデバイス25であるMOSFETのドレインが第二本体部22側(図4の紙面裏側)に位置し、MOSFETのソースが第二本体部22と反対側(図4の紙面おもて側)に位置している。
第一導体部10と第二導体部20とは接続されてもよい。第一導体部10と第二導体部20とは、ワイヤ61によって接続されてもよいし接続子によって接続されてもよい。一例として、図4に示すように、第二パワーデバイス25と第一本体部12とがワイヤ61で接続され、第二パワーデバイス25と後述する第三本体部32とがワイヤ61で接続されてもよい。なお、接続子としては例えば銅クリップを用いることができ、ワイヤ61としては例えばアルミワイヤを用いることができる。ちなみに、接続子を用いることで流れる電流量を上げることができる。
第一導体部10及び第二導体部20の裏面は封止部60から露出してもよい。このように露出された第一導体部10及び第二導体部20は、図7に示すように、放熱シート90、放熱性の接着剤等を介して筐体80上に載置されてもよい。なお、本実施の形態において、「裏面」とは図6に示す側のことを意味し、「おもて面」とは「裏面」と反対側のことを意味する。
図4に示すように、本実施の形態のパワーモジュール100は、第三モジュール端子31と、第三モジュール端子31と一体になった第三本体部32と、を有する第三導体部30をさらに有してもよい。第三導体部30は、第一パワーデバイス15と直接接続されてもよい。なお、第三モジュール端子31はグランド端子であってもよい。
第一側面には複数の制御端子41,42が設けられてもよいし、第二側面には複数の第三モジュール端子31が設けられてもよい。一例としては、一対の第一モジュール端子11の間に2つの制御端子41,42が設けられてもよいし、第二モジュール端子21の間に第三モジュール端子31が設けられてもよい。
各制御端子41,42はパワーデバイス15,25に接続されてもよい。一例としては、図4に示すように、第一制御端子41は第一パワーデバイス15にワイヤ61で接続され、第一パワーデバイス15を制御するために用いられてもよい。第二制御端子42は第二パワーデバイス25にワイヤ61で接続され、第二パワーデバイス25を制御するために用いられてもよい。なお、本実施の形態のパワーモジュール100では、図1に示すように、各端子11,21,31,41,42がおもて面側に曲げられており、おもて面側に載置される制御基板200に接続されるようになっている。
図1に示すように、本実施の形態の筐体80の内底面には、制御部、より具体的には制御基板200に接続される電子部品としては、1つのパワーモジュール100だけが放熱絶縁膜70を介して配置されてもよい。本実施の形態において、「筐体80の内底面」とは、筐体80の内側の面であって、側面に取り囲まれた領域を意味する。
図1に示すように、電子機器に含まれる入出力コネクタ300とコンデンサ500は制御基板200に接続され、入出力コネクタ300は筐体80の側面に取り付けられてもよい。これら入出力コネクタ300及びコンデンサ500は筐体80の内底面には接触しておらず、筐体80の内底面に接触しているのはパワーモジュール100の裏面だけ(放熱絶縁膜70を介してパワーモジュール100の裏面だけ)であってもよい。
図9に示すように、筐体80内のパワーモジュール100側の領域におけるパワーモジュール100の封止部60の側方には、制御部250に接続される電子部品としてコンデンサ500のみが存在してもよい。本実施の形態における「筐体80内のパワーモジュール100側の領域」とは、筐体80の内底面を、パワーモジュール100を含む第一領域と、第一領域と同じ面積からなるパワーモジュール100を含まない第二領域とに半分に分けた場合の第一領域のことを意味する。図9に示す態様では、中心線より上側の領域が第一領域であり、中心線より下側の領域が第二領域となっている。
より限定するならば、筐体80内のパワーモジュール100の封止部60の側方には、制御部250に接続される電子部品としてコンデンサ500のみが存在してもよい。なお、本実施の形態ではコネクタ300,400が「電子部品」に該当しないことから、図9でも、この態様になっている。
図1及び図9に示す態様では、第一領域に制御基板200に接続された一つの入出力コネクタ300が設けられており、第二領域に制御基板200に接続された一つの制御コネクタ400が設けられている。なお、「入出力コネクタ300」が出願当初の請求の範囲に記載された「コネクタ」に対応している。
図7に示すように、端子11,21,31,41,42の各々がおもて面側(封止部60側)に屈曲されてもよい。屈曲された際の端子11,21,31,41,42の高さHは例えば5〜15mm(典型的には10mm程)であり、封止部60の厚みD1は例えば2〜5mm(典型的には3.5mm程)であり、各端子11,21,31,41,42の厚みD2は例えば0.3〜0.9mm(典型的には0.6mm程)である。パワーモジュール100の長手方向の長さL1(図7参照)は40mm〜50mm(典型的には44mm)であり、パワーモジュール100の短手方向の長さ(端子11,21,31,41,42の屈曲部間の長さ)L2は15mm〜25mm(典型的には20mm)である。
図5に示すように、本実施の形態のパワーモジュール100は3相ブリッジ回路となっていてもよい。3つある出力端子のうちのいずれかがU相コイルに接続され、別の1つがV相コイルに接続され、残りの1つがW相コイルに接続されてもよい。より具体的には、図5において、第二パワーデバイス25であるMOSFETのドレインが電源ライン側に接続され、ソースが第一パワーデバイス15であるMOSFETのドレインに接続され、このMOSFETのソースはグランドに接続されている。そして、第一パワーデバイス15と第二パワーデバイス25との接続点は、モータのU相コイル、V相コイル又はW相コイルに接続されている。
図2に示すように、入出力コネクタ300は、複数の第一コネクタ端子310に対して並んで設けられ、コンデンサ500に接続された第二コネクタ端子320を有してもよい。コンデンサ500は、パワーモジュール100の側方に設けられてもよく、例えば第一側面及び第二側面とは異なる側面の側方に設けられてもよい。第二コネクタ端子320は、第一コネクタ端子310よりもコンデンサ500側に設けられてもよい。第二コネクタ端子320が第一コネクタ端子310よりもコンデンサ500側に設けられている場合には、第一コネクタ端子310と第一モジュール端子11とを電気的に接続するために配置される制御基板200内の導体層210,220,230,240の長さを短くしつつ、第二コネクタ端子320とコンデンサ500とを電気的に接続するために配置される制御基板200内の導体層210,220,230,240の長さを短くできる点で有益である。
入出力コネクタ300は、複数の第一コネクタ端子310に対して並んで設けられ、グランド端子等からなる第三モジュール端子31に接続される第三コネクタ端子330を有してもよい。この第三コネクタ端子330は、コンデンサ500に接続されてもよいし、コンデンサ500に接続されていなくてもよい。なお、図5では、第三モジュール端子31及び第三コネクタ端子330がコンデンサ500に接続されていない態様になっている。第三コネクタ端子330が第一コネクタ端子310よりもコンデンサ500側に設けられている場合であって第三モジュール端子31及び第三コネクタ端子330がコンデンサ500に接続されているときには、第一コネクタ端子310と第一モジュール端子11とを電気的に接続するために配置される制御基板200内の導体層210,220,230,240の長さを短くしつつ、第三コネクタ端子330とコンデンサ500とを電気的に接続するために配置される制御基板200内の導体層210,220,230,240の長さを短くできる点で有益である。
図8に示すように、制御基板200は、おもて面に設けられた第一導体層210と、裏面に設けられた第二導体層220と、基板200内に埋設された第三導体層230と、を有してもよい。そして、第三導体層230の厚みは、第一導体層210又は第二導体層220の厚みと対応した厚さとなっていてもよい。ここで、対応した厚さとは、基準となる第一導体層210又は第二導体層220の厚みに対して±10%の範囲内にある厚さを意味する。
また、制御基板200内には、第三導体層230の他に第四導体層240が設けられてもよいし、それ以上の導体層(第n導体層、「n」は四以上の整数である。)が制御基板200内に埋設されてもよい。第n導体層の厚みも第一導体層210又は第二導体層220の厚みと対応した厚さとなっていてもよい。なお、導体層の間には絶縁層250が設けられてもよく、図8に示す態様では、第一導体層210と第三導体層230との間、第三導体層230と第四導体層240との間及び第四導体層240と第二導体層220との間の各々に絶縁層250が設けられている。
一例としては、図8に示すように、第一導体層210、第二導体層220、第三導体層230及び第四導体層240が設けられ、第三導体層230及び第四導体層240の厚みが、第一導体層210又は第二導体層220の厚みに対して±10%の範囲内にあってもよい。また、別の例としては、第一導体層210、第二導体層220、第三導体層230及び第四導体層240の各々の厚みが同一又は最も厚みの薄い層若しくは最も厚みの厚い層の±10%の範囲内になっていてもよい。
なお、入出力コネクタ300、パワーモジュール100及びコンデンサ500の電気的な接続は、制御基板200に設けられた第一導体層210、第二導体層220、第三導体層230、第四導体層240、・・・、第n導体層によって行われている。
《作用・効果》
次に、上述した構成からなる本実施の形態による作用・効果であって、まだ説明していない作用・効果について説明する。
本実施の形態によれば、パワーモジュール100と制御部250を有する基板(制御基板)200が積層されて2段構成となっているので、平面方向(図2の紙面内方向)における大きさを小さくすることができる。また、入出力コネクタ300と封止部60の第一側面(図2の右側側面)とが対向して配置されて、複数の第一モジュール端子11と複数の第一コネクタ端子310とが対応して並んで設けられていので、第一モジュール端子11と第一コネクタ端子310との間の配線経路を短くすることができ、インピーダンス及びインダクタンスを抑えることができる。
図2に示すように、複数の第二モジュール端子21が封止部60の第一側面とは反対側の第二側面(図2の左側側面)に設けられている態様を採用した場合には、第二モジュール端子21を例えばコンデンサ500等を介して接続しやすい位置に位置づけることができる点で有益である。電源端子に入力される電流はコンデンサ500を通過させる必要があるが、前述したような構成を採用することで、コンデンサ500を通過した電流が流れ込む電源端子を第二側面にまとめて配置することができる点で有益である。
封止部60の第二側面(図2の左側側面)に複数のグランド端子である第三モジュール端子31が設けられている態様を採用した場合であって第三モジュール端子31をコンデンサ500に接続するときには、第三モジュール端子31を例えばコンデンサ500等を介して接続しやすい位置に位置づけることができる点で有益である。他方、封止部60の第一側面(図2の右側側面)に複数の制御端子41,42が設けられている態様を採用した場合には、第一モジュール端子11の間に複数の制御端子41,42を位置づけることができ、無駄のない端子の配置を実現できる点で有益である。
コンデンサ500が、パワーモジュール100の側方に設けられ、第一側面及び第二側面とは異なる側面(図2では上側側面)の側方に設けられる態様を採用した場合には、パワーモジュール100に近接した位置にコンデンサ500を位置づけることができ、コンデンサ500を通過した電流に対するインピーダンス及びインダクタンスを抑えたうえで、当該電流を例えば第二モジュール端子21に提供できる点で有益である。なお、コンデンサ500を通過した電流に対するインピーダンス及び/又はインダクタンスを抑えたうえで電流を提供できるという観点からすると、(電源端子である第二モジュール端子21とグランド端子である第三モジュール端子31とが第二側面に沿って配置されている場合には)第二モジュール端子21の方が第三モジュール端子31よりも全体を通じてコンデンサ500側に位置づけられている方が有益である。図2に示す態様では、第二モジュール端子21と第三モジュール端子31とが交互に配置されているが、コンデンサ500側の端には第二モジュール端子21が設けられており、第二モジュール端子21の方が第三モジュール端子31よりも全体を通じて(平均を見ると)コンデンサ500側に位置づけられている。
図9に示すように、筐体80内におけるパワーモジュール100の封止部60の側方に、制御基板200の制御部250に電気的に接続される電子部品としてコンデンサ500のみが存在する態様を採用した場合には、パワーモジュール100の側方に発熱の可能性がある電子部品としてコンデンサ500だけが配置されるので、パワーモジュール100から発生する熱を筐体80へより効率よく逃がすことができる点で有益である。
また、第二領域に電子部品を配置することでパワーモジュール100から発生する熱を逃がす効果に与える影響を小さくできることから、筐体80内のパワーモジュール100側の領域(第一領域)におけるパワーモジュール100の封止部60の側方に、制御基板200の制御部250に電気的に接続される電子部品としてコンデンサ500のみが存在する態様を採用してもよい。
図8に示すように、おもて面に設けられた第一導体層210と、裏面に設けられた第二導体層220と、基板200内に埋設された第三導体層230、第四導体層240、・・・、第n導体層とが設けられ、第三導体層230、第四導体層240、・・・、第n導体層の厚みが、第一導体層210又は第二導体層220の厚みと対応した厚さとなっている態様を採用した場合には、第三導体層230、第四導体層240、・・・、第n導体層の厚みを第一導体層210及び/又は第二導体層220と比較して特段厚くする必要がなくなる点で有益である。この点、このように第三導体層230、第四導体層240、・・・、第n導体層の厚みを厚くしないことで、基板200の製造コストを下げることができる点で有益である。
従前であれば、インピーダンス及びインダクタンスを抑えるために、入出力コネクタ300と出力端子とを繋ぐ導体層の厚みを厚くしていた。この導体層は制御基板内に埋設されることが一般的であることから、制御基板内の導体層の厚みを厚くしていた。しかしながら、このように制御基板内の導体層の厚みを厚くする場合には、一般的に採用されている製造工程を採用した場合には、入出力コネクタ300と出力端子とを繋ぐ役割を果たす以外の制御基板内の導体層全体の厚みを厚くする必要があった。このため、無駄に制御基板内の導体層全体の厚みが厚くなっており、その結果、製造コストが高くなってしまっていた。これに対して、本実施の形態のように、例えば出力端子である第一モジュール端子11が設けられている第一側面(図2の右側側面)と入出力コネクタ300とを対向して配置させ、第一モジュール端子11の各々を第一コネクタ端子310に対応した位置に位置づけることで、特段、第三導体層230、第四導体層240、・・・、第n導体層の厚みを厚くすることなくインピーダンス及びインダクタンスを抑えることができる。このため、製造コストを低く抑えることができる点で有益である。
1つのパワーモジュール100だけが用いられる態様を採用した場合には、設計を容易にし、その結果として製造コストを下げることを期待できるとともに、パワーモジュール100から発生する熱を筐体80に効率よく逃がすことができる点で有益である。また、裏面が露出した本体部12,22,32を有する1つだけのパワーモジュール100が金属製の筐体80に対して放熱絶縁膜70を介して設けられる態様を採用した場合には、より高い放熱性を実現できる。
パワーモジュール100が3相モータに接続される態様では、パワーモジュール100からの発熱が大きくなる可能性がある。このため、前述したように1つのパワーモジュール100だけを用いて放熱性を高めることは非常に有益である。
封止部60の裏面から露出した本体部12,22,32の裏面の全体が放熱絶縁膜70と接触した態様を採用した場合には、本体部から筐体80へと熱をより効率よく伝えることができ、より高い放熱効果を実現できる。
最後になったが、上述した実施の形態の記載及び図面の開示は、請求の範囲に記載された発明を説明するための一例に過ぎず、上述した実施の形態の記載又は図面の開示によって請求の範囲に記載された発明が限定されることはない。
10 第一導体部
11 第一モジュール端子
12 第一本体部
15 第一パワーデバイス
20 第二導体部
21 第二モジュール端子
22 第二本体部
25 第二パワーデバイス
41 第一制御端子
42 第二制御端子
60 封止部
100 パワーモジュール
200 基板(制御基板)
210 第一導体層
220 第二導体層
230 第三導体層
300 コネクタ(入出力コネクタ)
310 第一コネクタ端子
320 第二コネクタ端子
500 コンデンサ

Claims (7)

  1. 複数の第一コネクタ端子を有するコネクタと、
    封止部と、前記封止部内に設けられた複数のパワーデバイスと、前記パワーデバイスに接続されるとともに前記封止部から外方に突出し、前記封止部の第一側面に沿って設けられた複数の第一モジュール端子とを有するパワーモジュールと、
    前記パワーモジュールのおもて面側に配置され、前記第一モジュール端子に接続されるとともに、前記パワーモジュールを制御する制御部を有する基板と、
    を備え、
    前記コネクタと前記第一側面とは対向して配置され、複数の前記第一コネクタ端子は複数の前記第一モジュール端子に対応して並んで設けられていることを特徴とする電子機器。
  2. 前記パワーモジュールは、前記パワーデバイスに接続されるとともに前記封止部から外方に突出し、前記封止部の側面に沿って設けられた複数の第二モジュール端子をさらに備え、
    前記複数の第二モジュール端子は、前記封止部の前記第一側面とは反対側の第二側面に設けられていることを特徴とする請求項1に記載の電子機器。
  3. 前記第一モジュール端子は第一パワー端子であり、
    前記第二モジュール端子は第二パワー端子であり、
    前記第一側面には複数の制御端子が設けられ、
    前記第二側面には複数のグランド端子が設けられていることを特徴とする請求項2に記載の電子機器。
  4. 前記第二モジュール端子に接続されたコンデンサをさらに備え、
    前記コネクタは、前記複数の第一コネクタ端子に対して並んで設けられ、前記コンデンサに接続された第二コネクタ端子を有し、
    前記コンデンサは、前記パワーモジュールの側方に設けられていることを特徴とする請求項2又は3のいずれかに記載の電子機器。
  5. 前記封止部の前記第一側面及び前記第二側面とは異なる側面の側方に前記コンデンサが設けられていることを特徴とする請求項4に記載の電子機器。
  6. 前記第二コネクタ端子は、前記第一コネクタ端子よりも前記コンデンサ側に設けられていることを特徴とする請求項5に記載の電子機器。
  7. 前記基板は、おもて面に設けられた第一導体層又は裏面に設けられた第二導体層と、前記基板内に埋設された第三導体層とを有し、
    前記第三導体層の厚みは、前記第一導体層又は前記第二導体層の厚みと対応した厚さとなっていることを特徴とする請求項1乃至6のいずれか1項に記載の電子機器。
JP2018503262A 2016-09-05 2016-09-05 電子機器 Active JP6402280B2 (ja)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/JP2016/076001 WO2018042660A1 (ja) 2016-09-05 2016-09-05 電子機器

Publications (2)

Publication Number Publication Date
JPWO2018042660A1 JPWO2018042660A1 (ja) 2018-08-30
JP6402280B2 true JP6402280B2 (ja) 2018-10-10

Family

ID=61300412

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2018503262A Active JP6402280B2 (ja) 2016-09-05 2016-09-05 電子機器

Country Status (2)

Country Link
JP (1) JP6402280B2 (ja)
WO (1) WO2018042660A1 (ja)

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2002359349A (ja) * 2001-03-30 2002-12-13 Yazaki Corp 車載用電装ユニット、半導体リレーモジュール及びそれに用いられるリードフレーム
JP4385058B2 (ja) * 2007-05-07 2009-12-16 三菱電機株式会社 電子制御装置

Also Published As

Publication number Publication date
WO2018042660A1 (ja) 2018-03-08
JPWO2018042660A1 (ja) 2018-08-30

Similar Documents

Publication Publication Date Title
KR101748639B1 (ko) 전력 변환 장치
JP6166701B2 (ja) 半導体装置
JP5444619B2 (ja) 多層回路基板およびモータ駆動回路基板
JP5967071B2 (ja) 電子制御装置、および、これを用いた電動パワーステアリング装置
JP2017224839A (ja) 電子部品搭載用放熱基板
JP2010097967A (ja) 半導体装置
JP5481104B2 (ja) 半導体装置
JP7275619B2 (ja) 電力変換装置
US7902464B2 (en) Heat sink arrangement for electrical apparatus
JP6357596B1 (ja) 電子モジュール
JP6454051B2 (ja) 電子機器
JP6402280B2 (ja) 電子機器
JP2021082794A (ja) 電子部品および電子装置
US9553428B2 (en) Power supply module
NL2018505B1 (en) Semiconductor device
CN116648783A (zh) 功率半导体装置
JP5621812B2 (ja) 半導体装置
JP2016101071A (ja) 半導体装置
JP2019102477A (ja) 回路モジュール
JP2014204626A (ja) 半導体装置
US20220344286A1 (en) Semiconductor module
JP7031452B2 (ja) コンデンサ
JP2004063682A (ja) 半導体装置
JP2016152290A (ja) 熱伝導基板及び電子部品実装方法
JP2015106682A (ja) モールドパッケージ

Legal Events

Date Code Title Description
TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20180828

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20180910

R150 Certificate of patent or registration of utility model

Ref document number: 6402280

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150