JP6385176B2 - アナログ電子時計 - Google Patents

アナログ電子時計 Download PDF

Info

Publication number
JP6385176B2
JP6385176B2 JP2014146286A JP2014146286A JP6385176B2 JP 6385176 B2 JP6385176 B2 JP 6385176B2 JP 2014146286 A JP2014146286 A JP 2014146286A JP 2014146286 A JP2014146286 A JP 2014146286A JP 6385176 B2 JP6385176 B2 JP 6385176B2
Authority
JP
Japan
Prior art keywords
circuit
voltage
gate
output
output transistor
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
JP2014146286A
Other languages
English (en)
Other versions
JP2016023960A (ja
Inventor
真 見谷
真 見谷
考太郎 渡邊
考太郎 渡邊
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Ablic Inc
Original Assignee
Ablic Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ablic Inc filed Critical Ablic Inc
Priority to JP2014146286A priority Critical patent/JP6385176B2/ja
Priority to KR1020150096488A priority patent/KR20160009494A/ko
Priority to US14/797,416 priority patent/US9310775B2/en
Priority to TW104122865A priority patent/TWI591459B/zh
Priority to CN201510417671.2A priority patent/CN105278322B/zh
Publication of JP2016023960A publication Critical patent/JP2016023960A/ja
Application granted granted Critical
Publication of JP6385176B2 publication Critical patent/JP6385176B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G04HOROLOGY
    • G04FTIME-INTERVAL MEASURING
    • G04F5/00Apparatus for producing preselected time intervals for use as timing standards
    • G04F5/04Apparatus for producing preselected time intervals for use as timing standards using oscillators with electromechanical resonators producing electric oscillations or timing pulses
    • GPHYSICS
    • G04HOROLOGY
    • G04GELECTRONIC TIME-PIECES
    • G04G19/00Electric power supply circuits specially adapted for use in electronic time-pieces
    • G04G19/02Conversion or regulation of current or voltage
    • G04G19/06Regulation
    • GPHYSICS
    • G04HOROLOGY
    • G04GELECTRONIC TIME-PIECES
    • G04G19/00Electric power supply circuits specially adapted for use in electronic time-pieces
    • G04G19/08Arrangements for preventing voltage drop due to overloading the power supply
    • GPHYSICS
    • G04HOROLOGY
    • G04GELECTRONIC TIME-PIECES
    • G04G3/00Producing timing pulses
    • GPHYSICS
    • G04HOROLOGY
    • G04CELECTROMECHANICAL CLOCKS OR WATCHES
    • G04C10/00Arrangements of electric power supplies in time pieces
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M3/00Conversion of dc power input into dc power output
    • H02M3/02Conversion of dc power input into dc power output without intermediate conversion into ac
    • H02M3/04Conversion of dc power input into dc power output without intermediate conversion into ac by static converters
    • H02M3/10Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode
    • H02M3/145Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal
    • H02M3/155Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only
    • H02M3/156Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only with automatic control of output voltage or current, e.g. switching regulators
    • H02M3/1563Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only with automatic control of output voltage or current, e.g. switching regulators without using an external clock

Description

本発明は、アナログ電子時計に関し、特に、モーター駆動時の発振回路の安定動作に関する。
図5は、腕時計等に使用される水晶発振回路を用いたアナログ電子時計の一般なブロック図である。
アナログ電子時計は、半導体装置70、電池71、水晶振動子72、モーター73で構成される。半導体装置70は、外付けの水晶振動子72との組み合わせで安定した周波数での発振を可能とする発振回路702、発振回路702から得られる基準クロック信号OSCを所望の周波数のクロック信号に分周する分周回路703、発振回路702と分周回路703を駆動する定電圧回路701、モーター73を駆動する出力制御回路704から構成される。
従来の定電圧回路701の回路例を図6に示す。定電圧回路701は、基準電圧Vrefを発生させる基準電圧回路22と、差動増幅回路23と、出力トランジスタ10と、帰還回路21と、コンデンサで構成する電圧保持回路40と、スイッチ回路50を備えている。
定電圧回路701は、出力トランジスタ10のゲート電圧V1を保持する電圧保持回路40を備え、差動増幅回路23などを間欠動作させることによって消費電力を少なくしている。信号Φ1によって、差動増幅回路23や帰還回路21の動作を停止し、スイッチ回路50をオフする。このとき、出力トランジスタ10のゲート電圧は、電圧保持回路40によって、スイッチ回路50がオフする前の電圧を保持する。負荷電流が大きく変動しない限り、定電圧回路は、定電圧VREGを出力することができる(例えば、特許文献1参照)。
従来の発振回路702のブロック図を図7に示す。発振回路702は、PMOSトランジスタP01及びNMOSトランジスタN01で構成される発振インバータと、PMOSトランジスタP02及びNMOSトランジスタN02の並列接続で構成される帰還抵抗RFと、発振容量CG及びCDと、カップリング容量CCと、PMOSトランジスタP03及びNMOSトランジスタN03のトランスミッションゲートで構成されるスイッチ素子SWと、ゲート下に高濃度の不純物をドーピングされたNMOSトランジスタNR1で構成されるダンピング抵抗RDと、波形整形回路100を備えている。さらに、水晶振動子72を接続する端子XIN及びXOUTには、NMOSトランジスタN04で構成されたESD保護素子ESD1及びNMOSトランジスタN05で構成されたESD2を備えている。NMOSトランジスタN02、N03,N04,N05、NR1は、基板が電池71の負極端子VSSに接続されている。
ここで、アナログ電子時計が、出力制御回路704がモーターパルス出力を出力して、モーター73を回転させる場合を考える。電池71やモーター73には抵抗成分があるため、電池電圧VSSは、モーター負荷電流と電池71の内部抵抗の積で決まる電圧だけ降下する。この電圧降下により、定電圧回路701の出力電圧VREGにも過渡的な電圧降下が発生する。出力電圧VREGは、発振回路702と分周回路30の消費電流を少なくするため、発振回路702の発振停止電圧VDOSにできるだけ近づけて設定される。出力電圧VREGが電圧降下により発振停止電圧VDOSを下回ると発振が不安定になり、最悪の場合、発振が停止してしまう。
特開2000−298523号公報
しかしながら、従来の定電圧回路は、アナログ電子時計のモーターが駆動され、電池電圧が急激に降下するとき、差動増幅回路23の過渡応答特性が悪いので、出力トランジスタ10のゲート・ソース間電圧が小さくなって、定電圧VREGも変動してしまうという構造的な欠点がある。
さらに、従来の発振回路は電池電圧VSSそのものに対する変動に対して、安定的な発振を継続させることができない。具体的には、NMOSトランジスタN02、N03,N04,N05、NR1は基板の電位がVSSであるため、基板であるPWELLとドレイン(またはソース)であるN+拡散領域との寄生容量を通じて、VSSの変動がドレイン(またはソース)へノイズとして伝わる。NMOSトランジスタN02、N03,N04,N05、NR1のドレイン(またはソース)は発振動作を継続する上で重要なノード(XIN、XIN1、XOUT、XOUT2)に接続されているため、ノイズを受けると発振が不安定になってしまう。
本発明は、上記課題に鑑みてなされたものであり、電池電圧が変動しても安定した発振が継続されるアナログ電子時計を提供する。
従来の課題を解決するために、本発明のアナログ電子時計は以下のような構成とした。
水晶振動子、発振回路、分周回路、定電圧回路、出力制御回路、モーターを備え、発振回路と分周回路は定電圧回路の発生する定電圧を電源として動作し、定電圧回路は、出力端子と電源端子の間に接続された出力トランジスタと、出力端子と接地端子の間に接続され、出力端子の出力電圧を分圧して帰還電圧を出力する分圧回路と、基準電圧を出力する基準電圧回路と、基準電圧と帰還電圧に基づいて出力トランジスタのゲートの電圧を制御する差動増幅回路と、出力トランジスタのゲートと電源端子の間に接続される第一電圧保持回路と、を備えたことを特徴とするアナログ電子時計。
本発明のアナログ電子時計によれば、モーター回転時のモーター負荷がかかった状態でも安定した発振が得られ、低消費電流でかつ安定して動作することが出来る。
本実施形態の定電圧回路のブロック図である。 本実施形態の発振回路のブロック図である。 本実施形態の定電圧回路の他の例を示すブロック図である。 本実施形態の定電圧回路の他の例を示すブロック図である。 アナログ電子時計のブロック図である。 従来の定電圧回路のブロック図である。 従来の発振回路のブロック図である。
以下、本実施形態のアナログ電子時計を、図面を参照して説明する。
図5は、腕時計等に使用される水晶発振回路を用いたアナログ電子時計の一般なブロック図である。
アナログ電子時計は、半導体装置70、電池71、水晶振動子72、モーター73で構成される。半導体装置70は、外付けの水晶振動子72との組み合わせで安定した周波数での発振を可能とする発振回路702、発振回路702から得られる基準クロック信号OSCを所望の周波数のクロック信号に分周する分周回路703、発振回路702と分周回路703を駆動する定電圧回路701、モーター73を駆動する出力制御回路704から構成される。
図1は、本実施形態の定電圧回路を示すブロック図である。定電圧回路は、基準電圧回路22と、差動増幅回路23と、出力トランジスタ10と、帰還回路21と、電圧保持回路60を備えている。
基準電圧回路22は、基準電圧Vrefを発生させる。帰還回路21は、出力端子の電圧VREGを分圧して帰還電圧VFBを出力する。差動増幅回路23は、基準電圧Vrefと帰還電圧VFBが等しくなるように、出力トランジスタ10のゲートに電圧V1を出力する。電圧保持回路60は、例えば直列に接続された抵抗とコンデンサからなり、出力トランジスタ10のゲートと電源端子VSSの間に接続される。
ここで、例えばモーター73を駆動することによって電源電圧VSSが接地電圧VDD側に変動すると、定電圧回路701は以下のような動作をする。
出力トランジスタ10のゲート電圧V1は、電源電圧VSSが接地電圧VDD側に変動すると、電圧保持回路60を介してその影響を受けて接地電圧VDD側に変動する。従って、出力トランジスタ10は、ゲート・ソース間電圧が一定に保たれるので、そのドレイン電流は一定になる。この結果、定電圧回路701は、電源電圧VSSの変動の影響を受けずに、一定の定電圧VREGを出力することが出来る。
図2は、本実施形態の発振回路を示すブロック図である。
発振回路702は、PMOSトランジスタP01及びNMOSトランジスタN01で構成される発振インバータと、PMOSトランジスタP02及びNMOSトランジスタN02の並列接続で構成される帰還抵抗RFと、発振容量CG及びCDと、カップリング容量CCと、PMOSトランジスタP03及びNMOSトランジスタN03のトランスミッションゲートで構成されるスイッチ素子SWと、ゲート下に高濃度の不純物をドーピングされたNMOSトランジスタNR1で構成されるダンピング抵抗RDと、波形整形回路100を備えている。さらに、水晶振動子72を接続する端子XIN及びXOUTと、夫々の端子にNMOSトランジスタN04で構成されたESD保護素子ESD1及びNMOSトランジスタN05で構成されたESD保護素子ESD2を備えている。
ここで、本実施形態の発振回路702の特徴は、従来電源端子VSSに接続されていた端子が定電圧回路701の出力端子に接続されていることである。即ち、帰還抵抗RFを構成するNMOSトランジスタN02の基板及びPMOSトランジスタP02のゲートと、スイッチSWを構成するNMOSトランジスタN03の基板と、ダンピング抵抗RDを構成するNMOSトランジスタNR1の基板及びゲートを定電圧回路701の出力端子に接続する。また、ESD保護素子ESD1及びESD2を構成するNMOSトランジスタN04及びN05は、ゲートとソースと基板を夫々端子XIN及びXOUTに接続し、ドレインを電源端子VDDに接続する。
このように接続することで、電源電圧VSSが接地電圧VDD側に変動した場合、その電圧変動がノイズとして発振回路の内部ノード(XIN、XIN1、XOUT、XOUT1)に伝わることはない。
定電圧VREG電位のPWELLとNMOSトランジスタのドレイン(またはソース)のN+拡散領域の間の寄生容量は存在するが、電源電圧VSSが接地電圧VDD側に変動しても定電圧VREGは変動しないので、その電圧変動がノイズとして発振回路の内部ノードに伝わることはない。
本実施形態では、ESD保護素子ESD1及びESD2は、夫々ドレインをXIN及びXOUTに、ゲートとソースと基板を定電圧回路701の出力端子に接続してもよい。さらに、ESD保護素子ESD1及びESD2は、定電圧回路701の出力端子または電源端子VDDに接続するダイオードを用いて構成してもよい。
以上、本実施形態の定電圧回路701及び発振回路702によれば、電源電圧VSSが接地電圧VDD側に変動しても、定電圧VREGが変動しない、かつ、安定した発振を継続することができるので、消費電流が少なくとも安定して動作できるアナログ電子時計を提供することが出来る。
図3は、本実施形態の定電圧回路701の他の例を示すブロック図である。図2の回路に更に低消費電流の機能を備えた。
定電圧回路701は、出力トランジスタ10と、帰還回路21と、基準電圧回路22と、差動増幅回路23と、スイッチ回路50〜52と、電圧保持回路40及び60と、を備えている。
差動増幅回路23や帰還回路21は、信号Φ1によってオンオフ制御される。スイッチ回路50は、差動増幅回路23に同期して、信号Φ1によってオンオフ制御される。電圧保持回路40は、例えばコンデンサで構成され、出力トランジスタ10のゲートと出力端子の間に接続され、出力トランジスタ10のゲート電圧V1を保持する。電圧保持回路60は、例えばコンデンサで構成され、出力トランジスタ10のゲートと電源端子VSSの間に接続される。スイッチ回路51と52は、信号Φ2によってオンオフ制御され、スイッチ回路50がオフしたときオンして、出力トランジスタ10のゲート電圧V1を保持する。
定電圧回路701は、例えば信号Φ1と信号Φ2がともにHighレベルとき、差動増幅回路23や帰還回路21は動作し、スイッチ回路50及び52はオン、スイッチ回路51はオフして、通常のボルテージレギュレータとして動作する。また、例えば信号Φ1と信号Φ2がともにLowレベルとき、差動増幅回路23や帰還回路21は動作を停止し、スイッチ回路50及び52はオフ、スイッチ回路51はオンして、定電圧回路701はボルテージレギュレータとしての動作を停止し、低消費電流状態になる。このとき、電圧保持回路40は、出力トランジスタ10のゲートと出力端子の間に接続され、ゲート電圧V1を保持する。
従って図3の定電圧回路701は、差動増幅回路23や帰還回路21を信号Φ1によって間欠動作することによって、消費電流の低減を実現するし、かつ安定して定電圧VREGを出力することが出来る。
ここで、アナログ電子時計は、モーター73を駆動するときには、信号Φ1と信号Φ2が定電圧回路701を通常のボルテージレギュレータとして動作するように制御されれば、安定して動作することが出来、かつ低消費にすることが可能である。
図4は、本実施形態の定電圧回路701の他の例を示すブロック図である。図3の回路により安定動作するような回路を追加した。
定電圧回路701は、電圧保持回路60のコンデンサをプリチャージするためのプリチャージ回路を備えている。プリチャージ回路は、アンプ24とスイッチ回路53を備えている。アンプ24は、入力端子が出力トランジスタ10のゲートとアンプ24の出力端子に接続されていて、ボルテージフォロアを構成している。即ち、アンプ24は、出力トランジスタ10のゲート電圧V1を入力して、電圧保持回路60のコンデンサへ出力する。スイッチ回路53は、アンプ24の出力端子と電圧保持回路60の間に接続されていて、例えば信号Φ2がLowレベルの時にオンし、Highレベルの時にオフする。
図4の定電圧回路701は、通常のボルテージレギュレータとして動作する時に、スイッチ回路53をオンして、電圧保持回路60の電圧を電圧V1にプリチャージする。 従って、信号Φ2がHighレベルになるときに、出力トランジスタ10のゲート電圧V1は変動しないので、定電圧回路701は定電圧VREGを安定して出力することが出来る。
以上説明したように、本発明のアナログ電子時計は、図2に示した発振回路702と、図1、3、4のいずれかに示した定電圧回路701を備えることによって、低消費でかつ電源電圧の変動に対して安定した動作をすることが可能である。
なお、アンプ24は、低消費電流化のために新たな信号Φ3によって間欠動作をするように構成しても良い。
また、定電圧回路701は、電圧保持回路40にプリチャージ回路を設けてもよい。
なお、アナログ電子時計は接地電圧VDDを基準として説明したが、電源電圧VSSが基準であれば、それに応じて回路を構成すれば、同様に効果が得られる。
21 帰還回路
22 基準電圧回路
23 差動増幅回路
24 アンプ
40、60 電圧保持回路
70 半導体装置
100 波形整形回路
701 定電圧回路
702 発振回路
703 分周回路
704 出力制御回路

Claims (3)

  1. 水晶振動子、発振回路、分周回路、定電圧回路、出力制御回路、モーターを備えたアナログ電子時計であって、
    前記発振回路と前記分周回路は、前記定電圧回路の発生する定電圧を電源として動作し、
    前記定電圧回路は、
    出力端子と電源端子の間に接続された出力トランジスタと、
    前記出力端子と接地端子の間に接続され、前記出力端子の出力電圧を分圧して帰還電圧を出力する分圧回路と、
    基準電圧を出力する基準電圧回路と、
    前記基準電圧と前記帰還電圧に基づいて前記出力トランジスタのゲートの電圧を制御する差動増幅回路と、
    前記出力トランジスタのゲートと前記電源端子の間に接続され、前記出力トランジスタのゲート・ソース間電圧を一定に保つ第一電圧保持回路と、
    前記差動増幅回路の出力端子と前記出力トランジスタのゲートの間に接続された第一スイッチ回路と、
    前記出力トランジスタのゲートと前記第一電圧保持回路の間に接続された第二スイッチ回路と、
    前記出力トランジスタのゲートと前記出力端子の間に、第三スイッチ回路を介して接続され、前記出力トランジスタのゲート電圧を一定に保つ第二電圧保持回路と、を備え、
    第一制御信号によって、前記差動増幅回路と前記第一スイッチ回路をオフし、第二制御信号によって前記第二スイッチ回路をオフし前記第三スイッチ回路をオンする、第一動作モードと、
    前記第一制御信号によって、前記差動増幅回路と前記第一スイッチ回路をオンし、前記第二制御信号によって前記第二スイッチ回路をオンし前記第三スイッチ回路をオフする、第二動作モードと、を有する
    ことを特徴とするアナログ電子時計。
  2. 前記第一電圧保持回路にプリチャージ回路を備え、
    前記プリチャージ回路は、前記第二スイッチ回路がオフしているときに、前記第一電圧保持回路を前記出力トランジスタのゲートの電圧にチャージする、
    ことを特徴とする請求項1に記載のアナログ電子時計。
  3. 前記プリチャージ回路は、
    入力端子が前記出力トランジスタのゲートに接続されたボルテージフォロア回路と、前記ボルテージフォロア回路の出力端子と前記第一電圧保持回路の間に接続されに第四スイッチ回路と、を備えた
    ことを特徴とする請求項2に記載のアナログ電子時計。
JP2014146286A 2014-07-16 2014-07-16 アナログ電子時計 Active JP6385176B2 (ja)

Priority Applications (5)

Application Number Priority Date Filing Date Title
JP2014146286A JP6385176B2 (ja) 2014-07-16 2014-07-16 アナログ電子時計
KR1020150096488A KR20160009494A (ko) 2014-07-16 2015-07-07 아날로그 전자 시계
US14/797,416 US9310775B2 (en) 2014-07-16 2015-07-13 Analog electronic timepiece
TW104122865A TWI591459B (zh) 2014-07-16 2015-07-15 Analog electronic clock
CN201510417671.2A CN105278322B (zh) 2014-07-16 2015-07-16 模拟电子钟表

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2014146286A JP6385176B2 (ja) 2014-07-16 2014-07-16 アナログ電子時計

Publications (2)

Publication Number Publication Date
JP2016023960A JP2016023960A (ja) 2016-02-08
JP6385176B2 true JP6385176B2 (ja) 2018-09-05

Family

ID=55074527

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2014146286A Active JP6385176B2 (ja) 2014-07-16 2014-07-16 アナログ電子時計

Country Status (5)

Country Link
US (1) US9310775B2 (ja)
JP (1) JP6385176B2 (ja)
KR (1) KR20160009494A (ja)
CN (1) CN105278322B (ja)
TW (1) TWI591459B (ja)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP6370649B2 (ja) * 2014-09-09 2018-08-08 エイブリック株式会社 データ読出し回路
JP2020088706A (ja) * 2018-11-29 2020-06-04 セイコーエプソン株式会社 発振器、電子機器及び移動体

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS4994255A (ja) * 1973-01-11 1974-09-06
GB1602898A (en) * 1977-04-26 1981-11-18 Suwa Seikosha Kk Circuit for detecting a voltage
JPS5498677A (en) * 1978-01-11 1979-08-03 Citizen Watch Co Ltd Electronic watch
GB2077004B (en) * 1980-05-22 1983-10-26 Suwa Seikosha Kk Improvements in or relating to electronic timepieces
JPS5761981A (en) * 1980-10-01 1982-04-14 Hitachi Ltd Electronic circuit using voltage reguction means
JPS58143288A (ja) * 1982-02-22 1983-08-25 Seikosha Co Ltd 時計の電池寿命表示装置
JP3162652B2 (ja) * 1997-04-25 2001-05-08 セイコーインスツルメンツ株式会社 電子時計
JP3678075B2 (ja) * 1998-12-09 2005-08-03 セイコーエプソン株式会社 電源装置およびその制御方法、携帯型電子機器、計時装置およびその制御方法
JP4442948B2 (ja) 1999-04-14 2010-03-31 セイコーインスツル株式会社 定電圧出力回路
JP3702729B2 (ja) * 1999-11-24 2005-10-05 セイコーエプソン株式会社 電子時計および電子時計の駆動制御方法
JP2011090364A (ja) * 2009-10-20 2011-05-06 Seiko Epson Corp 定電圧発生回路及びそれを内蔵した半導体集積回路
JP5939852B2 (ja) * 2012-03-22 2016-06-22 エスアイアイ・セミコンダクタ株式会社 アナログ電子時計

Also Published As

Publication number Publication date
TW201606461A (zh) 2016-02-16
KR20160009494A (ko) 2016-01-26
US20160018788A1 (en) 2016-01-21
TWI591459B (zh) 2017-07-11
JP2016023960A (ja) 2016-02-08
CN105278322A (zh) 2016-01-27
US9310775B2 (en) 2016-04-12
CN105278322B (zh) 2019-05-28

Similar Documents

Publication Publication Date Title
US7391274B2 (en) Low voltage operating ring oscillator with almost constant delay time
JP4947703B2 (ja) チャージポンプ回路
US8729971B2 (en) Oscillator, and clock generator, semiconductor device, and electronic device including the same
KR101585958B1 (ko) 기준전압 발생회로
JP2010004717A (ja) 定電圧昇圧電源
JP2000148263A (ja) 内部電圧発生回路
JP6163310B2 (ja) 定電圧回路及びアナログ電子時計
JP2010178051A (ja) パワーオンリセット回路
US10230357B1 (en) Gate control circuit
US11398813B2 (en) Integrated oscillator
US9634608B2 (en) Crystal oscillation circuit and electronic timepiece
JP6385176B2 (ja) アナログ電子時計
US7218162B2 (en) Semiconductor integrated circuit having output circuit
JP7098997B2 (ja) 発振装置
TWI614994B (zh) 延遲電路、振盪電路及半導體裝置
JP2014155184A (ja) 発振用集積回路
JP3132212B2 (ja) 水晶発振回路
CN115104257A (zh) 低功率电子振荡器
JP2010187249A (ja) スタートアップ回路
RU1809936C (ru) Кварцевый генератор
JP2011090363A (ja) 定電圧発生回路及びそれを内蔵した半導体集積回路
JPH10303711A (ja) ディレイ回路
JP2006084382A (ja) 電子時計
JPH0414696A (ja) 半導体記憶装置
JPH04179157A (ja) 半導体装置の基板電圧発生回路

Legal Events

Date Code Title Description
A711 Notification of change in applicant

Free format text: JAPANESE INTERMEDIATE CODE: A711

Effective date: 20160112

A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20170517

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20180323

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20180403

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20180522

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20180724

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20180807

R150 Certificate of patent or registration of utility model

Ref document number: 6385176

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

S531 Written request for registration of change of domicile

Free format text: JAPANESE INTERMEDIATE CODE: R313531

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

S531 Written request for registration of change of domicile

Free format text: JAPANESE INTERMEDIATE CODE: R313531

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250