JP6330970B2 - 磁界支援式メモリを含む装置及びシステム、並びに磁界支援式メモリの操作方法 - Google Patents
磁界支援式メモリを含む装置及びシステム、並びに磁界支援式メモリの操作方法 Download PDFInfo
- Publication number
- JP6330970B2 JP6330970B2 JP2017510358A JP2017510358A JP6330970B2 JP 6330970 B2 JP6330970 B2 JP 6330970B2 JP 2017510358 A JP2017510358 A JP 2017510358A JP 2017510358 A JP2017510358 A JP 2017510358A JP 6330970 B2 JP6330970 B2 JP 6330970B2
- Authority
- JP
- Japan
- Prior art keywords
- state
- bit cell
- logic
- array
- bit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
- 230000015654 memory Effects 0.000 title claims description 319
- 230000005291 magnetic effect Effects 0.000 title claims description 146
- 238000000034 method Methods 0.000 title claims description 34
- 230000005294 ferromagnetic effect Effects 0.000 claims description 185
- 230000010287 polarization Effects 0.000 claims description 154
- 230000005415 magnetization Effects 0.000 claims description 61
- 238000006243 chemical reaction Methods 0.000 claims description 43
- 238000004804 winding Methods 0.000 claims description 28
- 230000009466 transformation Effects 0.000 claims description 18
- 238000012546 transfer Methods 0.000 claims description 17
- 238000003860 storage Methods 0.000 description 18
- 230000005540 biological transmission Effects 0.000 description 7
- 239000003302 ferromagnetic material Substances 0.000 description 6
- 238000001465 metallisation Methods 0.000 description 4
- 230000002093 peripheral effect Effects 0.000 description 4
- 238000004891 communication Methods 0.000 description 3
- 238000010586 diagram Methods 0.000 description 3
- 238000013507 mapping Methods 0.000 description 3
- 238000012986 modification Methods 0.000 description 3
- 230000004048 modification Effects 0.000 description 3
- 230000003287 optical effect Effects 0.000 description 3
- 238000012545 processing Methods 0.000 description 3
- 238000003491 array Methods 0.000 description 2
- 230000002457 bidirectional effect Effects 0.000 description 2
- 238000004590 computer program Methods 0.000 description 2
- 239000004020 conductor Substances 0.000 description 2
- 238000004519 manufacturing process Methods 0.000 description 2
- 239000000463 material Substances 0.000 description 2
- 239000002184 metal Substances 0.000 description 2
- 229910052751 metal Inorganic materials 0.000 description 2
- 238000002360 preparation method Methods 0.000 description 2
- 230000008569 process Effects 0.000 description 2
- 239000004065 semiconductor Substances 0.000 description 2
- 229910052710 silicon Inorganic materials 0.000 description 2
- 239000010703 silicon Substances 0.000 description 2
- 239000007787 solid Substances 0.000 description 2
- 230000007704 transition Effects 0.000 description 2
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 description 1
- 230000004913 activation Effects 0.000 description 1
- 230000003044 adaptive effect Effects 0.000 description 1
- 230000002411 adverse Effects 0.000 description 1
- 238000013459 approach Methods 0.000 description 1
- 230000002238 attenuated effect Effects 0.000 description 1
- 239000012620 biological material Substances 0.000 description 1
- 230000008859 change Effects 0.000 description 1
- 239000002800 charge carrier Substances 0.000 description 1
- 238000013461 design Methods 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 239000000835 fiber Substances 0.000 description 1
- 230000006870 function Effects 0.000 description 1
- 229910010272 inorganic material Inorganic materials 0.000 description 1
- 239000011147 inorganic material Substances 0.000 description 1
- 230000007246 mechanism Effects 0.000 description 1
- 239000013307 optical fiber Substances 0.000 description 1
- 239000011368 organic material Substances 0.000 description 1
- 230000002688 persistence Effects 0.000 description 1
- 239000011232 storage material Substances 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/02—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements
- G11C11/16—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements using elements in which the storage effect is based on magnetic spin effect
- G11C11/165—Auxiliary circuits
- G11C11/1675—Writing or programming circuits or methods
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/02—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements
- G11C11/16—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements using elements in which the storage effect is based on magnetic spin effect
- G11C11/161—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements using elements in which the storage effect is based on magnetic spin effect details concerning the memory cell structure, e.g. the layers of the ferromagnetic memory cell
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/02—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements
- G11C11/16—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements using elements in which the storage effect is based on magnetic spin effect
- G11C11/165—Auxiliary circuits
- G11C11/1653—Address circuits or decoders
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/02—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements
- G11C11/16—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements using elements in which the storage effect is based on magnetic spin effect
- G11C11/165—Auxiliary circuits
- G11C11/1659—Cell access
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/02—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements
- G11C11/16—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements using elements in which the storage effect is based on magnetic spin effect
- G11C11/165—Auxiliary circuits
- G11C11/1673—Reading or sensing circuits or methods
Landscapes
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Mram Or Spin Memory Techniques (AREA)
- Hall/Mr Elements (AREA)
Description
[項目1]
第1の部分配列の磁気抵抗(MRAM)ビットセルを有するMRAMビットセルの配列であって、各ビットセルは、第1の状態では平行分極及び逆平行分極の一方であり、第2の状態では平行分極及び逆平行分極の他方である分極を有する強磁性デバイスを含む、MRAMビットセルの配列と、
上記第1の部分配列のビットセルの上記強磁性デバイスが上記第2の状態のビットセルの呈する上記分極を有するように、上記第1の状態の上記第1の部分配列のビットセルの状態を上記第2の状態に変換する、制御回路部と、
上記第1の部分配列に隣接して位置付けられ、上記第1の部分配列の上記ビットセルの上記強磁性デバイスを通過するように磁界を方向づけて、上記MRAMのビットセル配列の上記第1の部分配列のビットセルの状態の上記第1の状態から上記第2の状態への変換を支援する、電磁石と、
を備える、装置。
[項目2]
上記MRAMビットセルはスピントランスファートルク(STT)ランダムアクセスメモリ(RAM)ビットセルであり、上記制御回路部は、上記第1の部分配列のビットセルの上記強磁性デバイスが上記第2の状態のビットセルの呈する上記分極を有するように、上記第1の部分配列のビットセルの上記強磁性デバイスを通過するようにスピン偏極電流を方向づけて、上記第1の状態の上記第1の部分配列のビットセルの状態を上記第2の状態に変換し、
上記制御回路部は更に、上記第1の状態に戻す変換をされた各第1の選択ビットセルがデータの論理1及び論理0の一方を表すように、上記第1の部分配列の第1の選択ビットセルの上記強磁性デバイスを通過するようにスピン偏極電流を方向づけて、上記第1の部分配列の上記第1の選択ビットセルを上記第2の状態から上記第1の状態に戻す変換をすることにより上記第1の部分配列のこれらの第1の選択ビットセル中に上記データを書き込み、上記制御回路部は更に、上記第2の状態に維持された各第2の選択ビットセルが上記データの論理1及び論理0の他方を表すように、上記第2の状態の上記第1の部分配列の第2の選択ビットセルの状態を維持する、項目1に記載の装置。
[項目3]
上記制御回路部は更に、上記第1の部分配列のビットセルのデータを消去し、上記消去は、上記第1の部分配列の全ビットセルが論理1及び論理0の他方を表す上記第2の状態を呈するように、上記第1の部分配列のビットセルの状態の上記第1の状態から上記第2の状態への磁界支援式の上記変換を含む、項目1に記載の装置。
[項目4]
上記電磁石は上記第1の部分配列に隣接して配置されたコイルを含む、項目1から3のいずれか一項に記載の装置。
[項目5]
上記第1の部分配列のビットセルは平面に配列され、上記第1の部分配列の各ビットセルの各強磁性デバイスは上記第1の部分配列のビットセルの上記平面内に磁化方向を有する強磁性層を有し、上記コイルは複数の巻線部分を含み、その各々は上記第1の部分配列のビットセルの上記平面に実質的に直交するように向けられ、上記電磁石は上記磁界を上記平面と、上記第1の部分配列の上記ビットセルの上記強磁性デバイスの上記強磁性層の磁化方向とに実質的に平行な方向に方向づけるように位置付けられる、項目4に記載の装置。
[項目6]
上記第1の部分配列のビットセルは平面に配列され、上記第1の部分配列の各ビットセルの各強磁性デバイスは、上記第1の部分配列のビットセルの上記平面に実質的に直交する磁化方向を有する強磁性層を有し、上記コイルは複数の巻線部分を含み、その各々は上記第1の部分配列のビットセルの上記平面に実質的に平行に向けられ、上記電磁石は、上記平面に実質的に直交する、上記第1の部分配列の上記ビットセルの上記強磁性デバイスの上記強磁性層の上記磁化方向に実質的に平行な、方向に上記磁界を方向づけるように位置付けられる、項目4に記載の装置。
[項目7]
上記制御回路部は更に、
上記第1の部分配列のビットセル内で第1の物理メモリアドレスに関連した論理メモリアドレスに対する書込みデータを受信し、
上記第1の物理メモリアドレスの全ビットセルが論理1及び論理0の他方を表す上記第2の状態を呈するように、上記第1の物理メモリアドレスの上記ビットセルを上記第2の状態に全て変換するかを判断し、かつ
上記第1の物理メモリアドレスの上記ビットセルを上記第2の状態に全て変換させることが判断された場合、上記第1の状態に戻す変換をされた各第1の選択ビットセルが書込みデータの論理1及び論理0の一方を表すように上記第1の物理メモリアドレスの第1の選択ビットセルを上記第2の状態から上記第1の状態に戻す変換をすることにより上記第1の部分配列の第1の選択ビットセルの上記強磁性デバイスを通過するようにスピン偏極電流を方向づけて、上記第1の物理メモリアドレスの上記第1の選択ビットセルにデータを書き込み、かつ上記第2の状態に維持された各第2の選択ビットセルが上記書込みデータの論理1及び論理0の他方を表すように上記第1の物理メモリアドレスの上記第2の選択ビットセルの状態を上記第2の状態に維持する、項目2に記載の装置。
[項目8]
上記制御回路部は更に、
上記第1の物理メモリアドレスの上記ビットセルの少なくとも一部を上記第1の状態に変換することが判断された場合、上記第1の部分配列のビットセルの利用可能な第2の物理メモリアドレスの全ビットセルが論理1及び論理0の他方を表す上記第2の状態を呈するように上記第2の物理メモリアドレスの上記ビットセルを上記第2の状態に全て変換するかを判断し、かつ
上記利用可能な第2の物理メモリアドレスの上記ビットセルを上記第2の状態に全て変換することが判断された場合、上記第1の物理メモリアドレスの上記ビットセルを無効にし、上記第2の物理メモリアドレスを上記書込みデータの上記論理メモリアドレスに割り当て、かつ上記第1の状態に戻す変換をされた各第1の選択ビットセルが上記書込みデータの論理1及び論理0の一方を表すように上記第2の物理メモリアドレスの第1の選択ビットセルを上記第2の状態から上記第1の状態に戻す変換をすることにより上記第2の物理メモリアドレスの第1の選択ビットセルの上記強磁性デバイスを通過するようにスピン偏極電流を方向づけて上記第2の物理メモリアドレスの第1の選択ビットセルに書込みデータを書き込み、かつ上記第2の状態に維持された各第2の選択ビットセルが上記書込みデータの論理1及び論理0の他方を表すように上記第2の物理メモリアドレスの第2の選択ビットセルの状態を上記第2の状態に維持する、項目7に記載の装置。
[項目9]
上記制御回路部は更に、
利用可能な物理メモリアドレスの全ビットセルが上記第2の状態に変換された、上記第1の部分配列のビットセルの利用可能な第2の物理メモリアドレスが存在しないことが判断された場合、利用可能な第2の部分配列のビットセルの全ビットセルが論理1及び論理0の他方を表す上記第2の状態を呈する、上記第2の部分配列のビットセルを選択し、かつ
上記第2の部分配列の第3の物理メモリアドレスを上記書込みデータの上記論理メモリアドレスに割り当て、かつ上記第1の状態に戻す変換をされた各第1の選択ビットセルが上記書込みデータの論理1及び論理0の一方を表すように上記第3の物理メモリアドレスの第1の選択ビットセルを上記第2の状態から上記第1の状態に戻す変換をすることにより、及び上記第2の状態に維持された各第2の選択ビットセルが上記書込みデータの論理1及び論理0の他方を表すように上記第3の物理メモリアドレスの上記第2の選択ビットセルの状態を上記第2の状態に維持することにより、上記第3の物理メモリアドレスのビットセルに上記書込みデータを書き込む、項目8に記載の装置。
[項目10]
上記制御回路部は更に、上記第1の部分配列に記憶された全有効データを上記第2の部分配列のビットセルに転送して上記第1の部分配列のビットセルからデータを消去し、上記消去は、上記第1の部分配列の全ビットセルが論理1及び論理0の他方を表す上記第2の状態を呈するように上記第1の部分配列のビットセルの状態の上記第1の状態から上記第2の状態への磁界支援式の上記変換を含む、項目9に記載の装置。
[項目11]
ディスプレイと共に使用されるコンピューティングシステムであって、
メモリ、
上記メモリに対してデータの書込み及び読出しをする、プロセッサ、及び
上記メモリ中のデータにより表される情報を表示する、ビデオコントローラ、
を備え、
上記メモリは磁気抵抗ランダムアクセスメモリ(MRAM)を含み、上記磁気抵抗ランダムアクセスメモリ(MRAM)は、
第1の部分配列のMRAMビットセルを有するMRAMビットセルの配列であって、各ビットセルは、第1の状態では平行分極及び逆平行分極の一方であり第2の状態では平行分極及び逆平行分極の他方である、分極を有する強磁性デバイスを含む、MRAMビットセルの配列、
上記第1の部分配列のビットセルの強磁性デバイスが上記第2の状態のビットセルに呈される上記分極を有するように上記第1の部分配列のビットセルの上記強磁性デバイスを通過するようにスピン偏極電流を方向づけて、上記第1の状態の上記第1の部分配列のビットセルの状態を上記第2の状態に変換する、制御回路部、及び
上記第1の部分配列のビットセルの上記強磁性デバイスを通過するように磁界を方向づけるために上記第1の部分配列に隣接して位置付けられて、上記MRAMのビットセルの配列の上記第1の部分配列のビットセルの状態の上記第1の状態から上記第2の状態への変換を支援する、電磁石
を備える、システム。
[項目12]
上記MRAMビットセルはスピントランスファートルク(STT)ランダムアクセスメモリ(RAM)ビットセルであり、上記制御回路部は、上記第1の部分配列のビットセルの強磁性デバイスが上記第2の状態のビットセルの呈する上記分極を有するように上記第1の部分配列のビットセルの上記強磁性デバイスを通過するようにスピン偏極電流を方向づけて上記第1の状態の上記第1の部分配列のビットセルの状態を上記第2の状態へ変換し、上記制御回路部は更に、上記第1の状態に戻す変換をされた各第1の選択ビットセルが上記データの論理1及び論理0の一方を表すように、上記第1の部分配列の第1の選択ビットセルの上記強磁性デバイスを通過するようにスピン偏極電流を方向づけて、上記第1の部分配列の上記第1の選択ビットセルを上記第2の状態から上記第1の状態に戻す変換をすることにより上記第1の部分配列のこれらの第1の選択ビットセル中にデータを書き込み、上記制御回路部は更に、上記第2の状態に維持された各第2の選択ビットセルが上記データの論理1及び論理0の他方を表すように、上記第1の部分配列の第2の選択ビットセルの状態を上記第2の状態に維持する、項目11に記載のシステム。
[項目13]
上記制御回路部は更に、上記第1の部分配列のビットセルからデータを消去し、上記消去は、上記第1の部分配列の全ビットセルが論理1及び論理0の他方を表す上記第2の状態を呈するように上記第1の部分配列のビットセルの状態の上記第1の状態から上記第2の状態への磁界支援式の上記変換を含む、項目11に記載のシステム。
[項目14]
上記電磁石は、上記第1の部分配列に隣接して配置されたコイルを含む、項目11から13のいずれか一項に記載のシステム。
[項目15]
上記第1の部分配列のビットセルは平面に配列され、上記第1の部分配列の各ビットセルの各強磁性デバイスは上記第1の部分配列のビットセルの上記平面内に磁化方向を有する強磁性層を有し、上記コイルは複数の巻線部分を含み、その各々は上記第1の部分配列のビットセルの上記平面に実質的に直交するように向けられ、上記電磁石は上記磁界を上記平面と、上記第1の部分配列の上記ビットセルの上記強磁性デバイスの上記強磁性層の上記磁化方向とに実質的に平行な方向に方向づけるように位置付けられる、項目14に記載のシステム。
[項目16]
上記第1の部分配列のビットセルは平面に配列され、上記第1の部分配列の各ビットセルの各強磁性デバイスは、上記第1の部分配列のビットセルの上記平面に実質的に直交する磁化方向を有する強磁性層を有し、上記コイルは複数の巻線部分を含み、その各々は上記第1の部分配列のビットセルの上記平面に実質的に平行に向けられ、上記電磁石は、上記平面に実質的に直交する、上記第1の部分配列の上記ビットセルの上記強磁性デバイスの上記強磁性層の上記磁化方向に実質的に平行な、方向に上記磁界を方向づけるように位置付けられる、項目14に記載のシステム。
[項目17]
上記制御回路部は更に、
上記第1の部分配列のビットセル内で第1の物理メモリアドレスに関連した論理メモリアドレスに対する書込みデータを受信し、
上記第1の物理メモリアドレスの全ビットセルが論理1及び論理0の他方を表す上記第2の状態を呈するように、上記第1の物理メモリアドレスの上記ビットセルを上記第2の状態に全て変換するかを判断し、かつ
上記第1の物理メモリアドレスの上記ビットセルを上記第2の状態に全て変換させることが判断された場合、上記第1の状態に戻す変換をされた各第1の選択ビットセルが上記書込みデータの論理1及び論理0の一方を表すように上記第1の物理メモリアドレスの第1の選択ビットセルを上記第2の状態から上記第1の状態に戻す変換をすることにより上記第1の部分配列の第1の選択ビットセルの上記強磁性デバイスを通過するようにスピン偏極電流を方向づけて、上記第1の物理メモリアドレスの第1の選択ビットセルにデータを書き込み、かつ上記第2の状態に維持された各第2の選択ビットセルが上記書込みデータの論理1及び論理0の他方を表すように上記第1の物理メモリアドレスの上記第2の選択ビットセルの状態を上記第2の状態に維持する、項目12に記載のシステム。
[項目18]
上記制御回路部は更に、
上記第1の物理メモリアドレスの上記ビットセルの少なくとも一部を上記第1の状態に変換することが判断された場合、第2の物理メモリアドレスの全ビットセルが論理1及び論理0の他方を表す上記第2の状態を呈するように上記第1の部分配列のビットセルの利用可能な上記第2の物理メモリアドレスのビットセルを上記第2の状態に全て変換するかを判断し、かつ
利用可能な上記第2の物理メモリアドレスの上記ビットセルを上記第2の状態に全て変換することが判断された場合、上記第1の物理メモリアドレスの上記ビットセルを無効にし、上記第2の物理メモリアドレスを上記書込みデータの上記論理メモリアドレスに割り当て、かつ上記第1の状態に戻す変換をされた各第1の選択ビットセルが上記書込みデータの論理1及び論理0の一方を表すように上記第2の物理メモリアドレスの第1の選択ビットセルを上記第2の状態から上記第1の状態に戻す変換をすることにより上記第2の物理メモリアドレスの第1の選択ビットセルの上記強磁性デバイスを通過するようにスピン偏極電流を方向づけて上記第2の物理メモリアドレスの第1の選択ビットセルに上記書込みデータを書き込み、かつ上記第2の状態に維持された各第2の選択ビットセルが上記書込みデータの論理1及び論理0の他方を表すように上記第2の物理メモリアドレスの第2の選択ビットセルの状態を上記第2の状態に維持する、項目17に記載のシステム。
[項目19]
上記制御回路部は更に、
利用可能な物理メモリアドレスの全ビットセルが上記第2の状態に変換された、上記第1の部分配列のビットセルの利用可能な第2の物理メモリアドレスが存在しないことが判断された場合、第2の部分配列のビットセルの全ビットセルが論理1及び論理0の他方を表す上記第2の状態を呈する、利用可能な上記第2の部分配列のビットセルを選択し、かつ
上記第2の部分配列の第3の物理メモリアドレスを上記書込みデータの上記論理メモリアドレスに割り当て、かつ上記第1の状態に戻す変換をされた各第1の選択ビットセルが上記書込みデータの論理1及び論理0の一方を表すように上記第3の物理メモリアドレスの第1の選択ビットセルを上記第2の状態から上記第1の状態に戻す変換をすることにより、及び上記第2の状態に維持された各第2の選択ビットセルが書込みデータの論理1及び論理0の他方を表す上記第2の状態を維持するように上記第3の物理メモリアドレスの第2の選択ビットセルの状態を上記第2の状態に維持することにより、上記第3の物理メモリアドレスのビットセルに上記書込みデータを書き込む、項目18に記載のシステム。
[項目20]
上記制御回路部は更に、上記第1の部分配列に記憶された全有効データを上記第2の部分配列のビットセルに転送して上記第1の部分配列のビットセルからデータを消去し、上記消去は、上記第1の部分配列の全ビットセルが論理1及び論理0の他方を表す上記第2の状態を呈するように上記第1の部分配列のビットセルの状態の上記第1の状態から上記第2の状態への磁界支援式の上記変換を含む、項目19に記載のシステム。
[項目21]
磁気抵抗ランダムアクセスメモリ(MRAM)を操作する方法であって、
上記MRAMのビットセル配列のうちの第1の部分配列のビットセルの状態の第1の状態から第2の状態への磁界支援式変換であって、上記第1の部分配列の変換状態の上記ビットセルは、上記第1の状態が論理1及び論理0の一方を表し上記第2の状態が論理1及び論理0の他方を表す、上記第2の状態を呈し、各ビットセルは上記第1の状態では平行分極及び逆平行分極の一方であり上記第2の状態では平行分極及び逆平行分極の他方である分極を有する強磁性デバイスを含み、上記磁界支援式変換は上記第1の部分配列のビットセルの上記強磁性デバイスを通過するように磁界を方向づけることでの上記MRAMのビットセル配列のうちの上記第1の部分配列のビットセルの状態の上記第1の状態から上記第2の状態への上記磁界支援式変換の支援を含む、磁界支援式変換を含む方法。
[項目22]
上記MRAMはスピントランスファートルク(STT)MRAMであり、上記磁界支援式変換は、上記第1の部分配列のビットセルの強磁性デバイスは上記第2の状態のビットセルが呈する分極を有するように、上記第1の部分配列のビットセルの上記強磁性デバイスを通過するようにスピン偏極電流を方向づけて上記第1の状態の上記第1の部分配列のビットセルの状態を上記第2の状態へ変換することを更に含み、上記方法は、
上記第1の状態に戻す変換をされた各第1の選択ビットセルがデータの論理1及び論理0の一方を表すように、上記第1の部分配列の第1の選択ビットセルを上記第2の状態から上記第1の状態に戻す変換をすることと、第2の状態に維持された各第2の選択ビットセルが上記データの論理1及び論理0の他方を表すように上記第1の部分配列の第2の選択ビットセルの状態を上記第2の状態に維持することとにより、上記第1の部分配列のビットセルに上記データを書き込むことを更に含む、項目21に記載の方法。
[項目23]
上記磁界の方向づけは上記第1の部分配列に隣接して配置されたコイルを用いて上記磁界を生成することを含み、
上記第1の部分配列のビットセルは平面に配列され、上記第1の部分配列の各ビットセルの各強磁性デバイスは、上記第1の部分配列のビットセルの上記平面内に磁化方向を有する強磁性層を有し、上記コイルは複数の巻線部分を含み、その各々は、
上記第1の部分配列のビットセルの上記平面に実質的に直交する向きに定めたものであって、上記磁界の方向づけは、上記平面、及び上記第1の部分配列のビットセルの上記強磁性デバイスの上記強磁性層の上記磁化方向、に実質的に平行な方向での上記磁界の方向づけを含む、向きに定めたもの、ならびに
上記第1の部分配列のビットセルの上記平面に実質的に平行する向きに定めたものであって、上記磁界の方向づけは、上記平面に実質的に直交し、かつ上記第1の部分配列のビットセルの上記強磁性デバイスの上記強磁性層の上記磁化方向に実質的に平行な方向への上記磁界の方向づけを含む、向きに定めたもの、
の一方である、項目21または22に記載の方法。
[項目24]
上記第1の部分配列のビットセル内で第1の物理メモリアドレスに関連した論理メモリアドレスに対する書込みデータを受信すること、
上記第1の物理メモリアドレスの全ビットセルが論理1及び論理0の他方を表す上記第2の状態を呈するように、上記第1の物理メモリアドレスの上記ビットセルを上記第2の状態に全て変換するかを判断すること、ならびに
上記第1の物理メモリアドレスの上記ビットセルを上記第2の状態に全て変換させることが判断された場合、上記第1の状態に戻す変換をされた各第1の選択ビットセルが上記書込みデータの論理1及び論理0の一方を表すように上記第1の物理メモリアドレスの第1の選択ビットセルを上記第2の状態から上記第1の状態に戻す変換をすることにより、かつ上記第2の状態に維持された各第2の選択ビットセルが上記書込みデータの論理1及び論理0の他方を表すように上記第1の物理メモリアドレスの第2の選択ビットセルの状態を上記第2の状態に維持することにより、上記第1の部分配列の上記第1の選択ビットセルの上記強磁性デバイスを通過するようにスピン偏極電流を方向づけて、上記第1の物理メモリアドレスのビットセルに上記書込みデータを書き込むこと、
上記第1の物理メモリアドレスの上記ビットセルの少なくとも一部を上記第1の状態に変換することが判断された場合、第2の物理メモリアドレスの全ビットセルが論理1及び論理0の他方を表す上記第2の状態を呈するように上記第1の部分配列のビットセルの利用可能な上記第2の物理メモリアドレスのビットセルを上記第2の状態に全て変換するかを判断すること、ならびに
利用可能な上記第2の物理メモリアドレスの上記ビットセルを第2の状態に全て変換することが判断された場合、上記第1の物理メモリアドレスの上記ビットセルを無効にし、上記第2の物理メモリアドレスを上記書込みデータの上記論理メモリアドレスに割り当て、かつ上記第1の状態に戻す変換をされた各第1の選択ビットセルが上記書込みデータの論理1及び論理0の一方を表すように、上記第2の物理メモリアドレスの第1の選択ビットセルを上記第2の状態から上記第1の状態に戻す変換であって、上記第2の物理メモリアドレスの第1の選択ビットセルの上記強磁性デバイスを通過するようにスピン偏極電流を方向づけることを含む、変換により、かつ上記第2の状態に維持された各第2の選択ビットセルが上記書込みデータの論理1及び論理0の他方を表すように、上記第2の物理メモリアドレスの第2の選択ビットセルの状態を第2の状態に維持することにより、上記第2の物理メモリアドレスの上記第1の選択ビットセルに上記書込みデータを書き込むこと、
利用可能な物理メモリアドレスの全ビットセルが上記第2の状態に変換した、上記第1の部分配列のビットセルの利用可能な上記第2の物理メモリアドレスが存在しないことが判断された場合、利用可能な第2の部分配列のビットセルの全ビットセルが論理1及び論理0の他方を表す上記第2の状態を呈する、利用可能な上記第2の部分配列のビットセルを選択すること、ならびに
上記第2の部分配列の第3の物理メモリアドレスを上記書込みデータの上記論理メモリアドレスに割り当て、かつ上記第1の状態に戻す変換をされた各第1の選択ビットセルが上記書込みデータの論理1及び論理0の一方を表すように上記第3の物理メモリアドレスの第1の選択ビットセルを上記第2の状態から上記第1の状態に戻す変換をすることと、上記第2の状態に維持された各第2の選択ビットセルが上記書込みデータの論理1及び論理0の他方を表すように上記第3の物理メモリアドレスの第2の選択ビットセルの状態を上記第2の状態に維持することと、により、上記第3の物理メモリアドレスのビットセルに上記書込みデータを書き込むこと、
を更に含む、項目22に記載の方法。
[項目25]
上記第1の部分配列に記憶された全有効データを上記第2の部分配列のビットセルに転送して上記第1の部分配列のビットセルからデータを消去し、上記消去は、上記第1の部分配列の全ビットセルが論理1及び論理0の他方を表す上記第2の状態を呈するように、上記第1の部分配列のビットセルの状態の上記第1の状態から上記第2の状態への上記磁界支援式変換を更に含む、項目24に記載の方法。
Claims (20)
- 第1の部分配列の磁気抵抗(MRAM)ビットセルを有するMRAMビットセルの配列であって、各ビットセルは、第1の状態では平行分極及び逆平行分極の一方であり、第2の状態では平行分極及び逆平行分極の他方である分極を有する強磁性デバイスを含む、MRAMビットセルの配列と、
前記第1の部分配列のビットセルの前記強磁性デバイスが前記第2の状態のビットセルの呈する前記分極を有するように、前記第1の状態の前記第1の部分配列のビットセルの状態を前記第2の状態に変換する、制御回路部と、
前記第1の部分配列に隣接して位置付けられ、前記第1の部分配列の前記ビットセルの前記強磁性デバイスを通過するように磁界を方向づけて、前記MRAMのビットセル配列の前記第1の部分配列のビットセルの状態の前記第1の状態から前記第2の状態への変換を支援する、電磁石と、
を備え、
前記電磁石は前記第1の部分配列に隣接して配置されたコイルを含み、
前記第1の部分配列のビットセルは平面に配列され、前記第1の部分配列の各ビットセルの各強磁性デバイスは前記第1の部分配列の前記ビットセルの前記平面内に磁化方向を有する強磁性層を有し、前記コイルは複数の巻線部分を含み、その各々は前記第1の部分配列の前記ビットセルの前記平面に実質的に直交するように向けられ、前記電磁石は前記磁界を前記平面と、前記第1の部分配列の前記ビットセルの前記強磁性デバイスの前記強磁性層の前記磁化方向とに実質的に平行な方向に方向づけるように位置付けられる、
装置。 - 第1の部分配列の磁気抵抗(MRAM)ビットセルを有するMRAMビットセルの配列であって、各ビットセルは、第1の状態では平行分極及び逆平行分極の一方であり、第2の状態では平行分極及び逆平行分極の他方である分極を有する強磁性デバイスを含む、MRAMビットセルの配列と、
前記第1の部分配列のビットセルの前記強磁性デバイスが前記第2の状態のビットセルの呈する前記分極を有するように、前記第1の状態の前記第1の部分配列のビットセルの状態を前記第2の状態に変換する、制御回路部と、
前記第1の部分配列に隣接して位置付けられ、前記第1の部分配列の前記ビットセルの前記強磁性デバイスを通過するように磁界を方向づけて、前記MRAMのビットセル配列の前記第1の部分配列のビットセルの状態の前記第1の状態から前記第2の状態への変換を支援する、電磁石と、
を備え、
前記電磁石は前記第1の部分配列に隣接して配置されたコイルを含み、
前記第1の部分配列のビットセルは平面に配列され、前記第1の部分配列の各ビットセルの各強磁性デバイスは、前記第1の部分配列の前記ビットセルの前記平面に実質的に直交する磁化方向を有する強磁性層を有し、前記コイルは複数の巻線部分を含み、その各々は前記第1の部分配列の前記ビットセルの前記平面に実質的に平行に向けられ、前記電磁石は、前記平面に実質的に直交する、前記第1の部分配列の前記ビットセルの前記強磁性デバイスの前記強磁性層の前記磁化方向に実質的に平行な、方向に前記磁界を方向づけるように位置付けられる、
装置。 - 前記MRAMビットセルはスピントランスファートルク(STT)ランダムアクセスメモリ(RAM)ビットセルであり、前記制御回路部は、前記第1の部分配列のビットセルの前記強磁性デバイスが前記第2の状態のビットセルの呈する前記分極を有するように、前記第1の部分配列のビットセルの前記強磁性デバイスを通過するようにスピン偏極電流を方向づけて、前記第1の状態の前記第1の部分配列のビットセルの状態を前記第2の状態に変換し、
前記制御回路部は更に、前記第1の状態に戻す変換をされた各第1の選択ビットセルがデータの論理1及び論理0の一方を表すように、前記第1の部分配列の第1の選択ビットセルの前記強磁性デバイスを通過するようにスピン偏極電流を方向づけて、前記第1の部分配列の前記第1の選択ビットセルを前記第2の状態から前記第1の状態に戻す変換をすることにより前記第1の部分配列のこれらの第1の選択ビットセル中に前記データを書き込み、前記制御回路部は更に、前記第2の状態に維持された各第2の選択ビットセルが前記データの論理1及び論理0の他方を表すように、前記第2の状態の前記第1の部分配列の第2の選択ビットセルの状態を維持する、請求項1または2に記載の装置。 - 前記制御回路部は更に、前記第1の部分配列のビットセルのデータを消去し、前記消去は、前記第1の部分配列の全ビットセルが論理1及び論理0の他方を表す前記第2の状態を呈するように、前記第1の部分配列のビットセルの状態の前記第1の状態から前記第2の状態への磁界支援式の前記変換を含む、請求項1または2に記載の装置。
- 前記制御回路部は更に、
前記第1の部分配列のビットセル内で第1の物理メモリアドレスに関連した論理メモリアドレスに対する書込みデータを受信し、
前記第1の物理メモリアドレスの全ビットセルが論理1及び論理0の他方を表す前記第2の状態を呈するように、前記第1の物理メモリアドレスの前記ビットセルを前記第2の状態に全て変換するかを判断し、かつ
前記第1の物理メモリアドレスの前記ビットセルを前記第2の状態に全て変換させることが判断された場合、前記第1の状態に戻す変換をされた各第1の選択ビットセルが書込みデータの論理1及び論理0の一方を表すように前記第1の物理メモリアドレスの第1の選択ビットセルを前記第2の状態から前記第1の状態に戻す変換をすることにより前記第1の部分配列の第1の選択ビットセルの前記強磁性デバイスを通過するようにスピン偏極電流を方向づけて、前記第1の物理メモリアドレスの前記第1の選択ビットセルにデータを書き込み、かつ前記第2の状態に維持された各第2の選択ビットセルが前記書込みデータの論理1及び論理0の他方を表すように前記第1の物理メモリアドレスの前記第2の選択ビットセルの状態を前記第2の状態に維持する、請求項3に記載の装置。 - 前記制御回路部は更に、
前記第1の物理メモリアドレスの前記ビットセルの少なくとも一部を前記第1の状態に変換することが判断された場合、前記第1の部分配列のビットセルの利用可能な第2の物理メモリアドレスの全ビットセルが論理1及び論理0の他方を表す前記第2の状態を呈するように前記第2の物理メモリアドレスの前記ビットセルを前記第2の状態に全て変換するかを判断し、かつ
前記利用可能な第2の物理メモリアドレスの前記ビットセルを前記第2の状態に全て変換することが判断された場合、前記第1の物理メモリアドレスの前記ビットセルを無効にし、前記第2の物理メモリアドレスを前記書込みデータの前記論理メモリアドレスに割り当て、かつ前記第1の状態に戻す変換をされた各第1の選択ビットセルが前記書込みデータの論理1及び論理0の一方を表すように前記第2の物理メモリアドレスの第1の選択ビットセルを前記第2の状態から前記第1の状態に戻す変換をすることにより前記第2の物理メモリアドレスの第1の選択ビットセルの前記強磁性デバイスを通過するようにスピン偏極電流を方向づけて前記第2の物理メモリアドレスの第1の選択ビットセルに書込みデータを書き込み、かつ前記第2の状態に維持された各第2の選択ビットセルが前記書込みデータの論理1及び論理0の他方を表すように前記第2の物理メモリアドレスの第2の選択ビットセルの状態を前記第2の状態に維持する、請求項5に記載の装置。 - 前記制御回路部は更に、
利用可能な物理メモリアドレスの全ビットセルが前記第2の状態に変換された、前記第1の部分配列のビットセルの利用可能な第2の物理メモリアドレスが存在しないことが判断された場合、利用可能な第2の部分配列のビットセルの全ビットセルが論理1及び論理0の他方を表す前記第2の状態を呈する、前記第2の部分配列のビットセルを選択し、かつ
前記第2の部分配列の第3の物理メモリアドレスを前記書込みデータの前記論理メモリアドレスに割り当て、かつ前記第1の状態に戻す変換をされた各第1の選択ビットセルが前記書込みデータの論理1及び論理0の一方を表すように前記第3の物理メモリアドレスの第1の選択ビットセルを前記第2の状態から前記第1の状態に戻す変換をすることにより、及び前記第2の状態に維持された各第2の選択ビットセルが前記書込みデータの論理1及び論理0の他方を表すように前記第3の物理メモリアドレスの前記第2の選択ビットセルの状態を前記第2の状態に維持することにより、前記第3の物理メモリアドレスのビットセルに前記書込みデータを書き込む、請求項6に記載の装置。 - 前記制御回路部は更に、前記第1の部分配列に記憶された全有効データを前記第2の部分配列のビットセルに転送して前記第1の部分配列のビットセルからデータを消去し、前記消去は、前記第1の部分配列の全ビットセルが論理1及び論理0の他方を表す前記第2の状態を呈するように前記第1の部分配列のビットセルの状態の前記第1の状態から前記第2の状態への磁界支援式の前記変換を含む、請求項7に記載の装置。
- ディスプレイと共に使用されるコンピューティングシステムであって、
メモリ、
前記メモリに対してデータの書込み及び読出しをする、プロセッサ、及び
前記メモリ中のデータにより表される情報を表示する、ビデオコントローラ、
を備え、
前記メモリは磁気抵抗ランダムアクセスメモリ(MRAM)を含み、前記磁気抵抗ランダムアクセスメモリ(MRAM)は、
第1の部分配列のMRAMビットセルを有するMRAMビットセルの配列であって、各ビットセルは、第1の状態では平行分極及び逆平行分極の一方であり第2の状態では平行分極及び逆平行分極の他方である、分極を有する強磁性デバイスを含む、MRAMビットセルの配列、
前記第1の部分配列のビットセルの強磁性デバイスが前記第2の状態のビットセルに呈される前記分極を有するように前記第1の部分配列のビットセルの前記強磁性デバイスを通過するようにスピン偏極電流を方向づけて、前記第1の状態の前記第1の部分配列のビットセルの状態を前記第2の状態に変換する、制御回路部、及び
前記第1の部分配列のビットセルの前記強磁性デバイスを通過するように磁界を方向づけるために前記第1の部分配列に隣接して位置付けられて、前記MRAMのビットセルの配列の前記第1の部分配列のビットセルの状態の前記第1の状態から前記第2の状態への変換を支援する、電磁石
を備え、
前記電磁石は、前記第1の部分配列に隣接して配置されたコイルを含み、
前記第1の部分配列のビットセルは平面に配列され、前記第1の部分配列の各ビットセルの各強磁性デバイスは前記第1の部分配列の前記ビットセルの前記平面内に磁化方向を有する強磁性層を有し、前記コイルは複数の巻線部分を含み、その各々は前記第1の部分配列の前記ビットセルの前記平面に実質的に直交するように向けられ、前記電磁石は前記磁界を前記平面と、前記第1の部分配列の前記ビットセルの前記強磁性デバイスの前記強磁性層の前記磁化方向とに実質的に平行な方向に方向づけるように位置付けられる、
システム。 - ディスプレイと共に使用されるコンピューティングシステムであって、
メモリ、
前記メモリに対してデータの書込み及び読出しをする、プロセッサ、及び
前記メモリ中のデータにより表される情報を表示する、ビデオコントローラ、
を備え、
前記メモリは磁気抵抗ランダムアクセスメモリ(MRAM)を含み、前記磁気抵抗ランダムアクセスメモリ(MRAM)は、
第1の部分配列のMRAMビットセルを有するMRAMビットセルの配列であって、各ビットセルは、第1の状態では平行分極及び逆平行分極の一方であり第2の状態では平行分極及び逆平行分極の他方である、分極を有する強磁性デバイスを含む、MRAMビットセルの配列、
前記第1の部分配列のビットセルの強磁性デバイスが前記第2の状態のビットセルに呈される前記分極を有するように前記第1の部分配列のビットセルの前記強磁性デバイスを通過するようにスピン偏極電流を方向づけて、前記第1の状態の前記第1の部分配列のビットセルの状態を前記第2の状態に変換する、制御回路部、及び
前記第1の部分配列のビットセルの前記強磁性デバイスを通過するように磁界を方向づけるために前記第1の部分配列に隣接して位置付けられて、前記MRAMのビットセルの配列の前記第1の部分配列のビットセルの状態の前記第1の状態から前記第2の状態への変換を支援する、電磁石
を備え、
前記電磁石は、前記第1の部分配列に隣接して配置されたコイルを含み、
前記第1の部分配列のビットセルは平面に配列され、前記第1の部分配列の各ビットセルの各強磁性デバイスは、前記第1の部分配列の前記ビットセルの前記平面に実質的に直交する磁化方向を有する強磁性層を有し、前記コイルは複数の巻線部分を含み、その各々は前記第1の部分配列の前記ビットセルの前記平面に実質的に平行に向けられ、前記電磁石は、前記平面に実質的に直交する、前記第1の部分配列の前記ビットセルの前記強磁性デバイスの前記強磁性層の前記磁化方向に実質的に平行な、方向に前記磁界を方向づけるように位置付けられる、
システム。 - 前記MRAMビットセルはスピントランスファートルク(STT)ランダムアクセスメモリ(RAM)ビットセルであり、前記制御回路部は、前記第1の部分配列のビットセルの強磁性デバイスが前記第2の状態のビットセルの呈する前記分極を有するように前記第1の部分配列のビットセルの前記強磁性デバイスを通過するようにスピン偏極電流を方向づけて前記第1の状態の前記第1の部分配列のビットセルの状態を前記第2の状態へ変換し、前記制御回路部は更に、前記第1の状態に戻す変換をされた各第1の選択ビットセルが前記データの論理1及び論理0の一方を表すように、前記第1の部分配列の第1の選択ビットセルの前記強磁性デバイスを通過するようにスピン偏極電流を方向づけて、前記第1の部分配列の前記第1の選択ビットセルを前記第2の状態から前記第1の状態に戻す変換をすることにより前記第1の部分配列のこれらの第1の選択ビットセル中にデータを書き込み、前記制御回路部は更に、前記第2の状態に維持された各第2の選択ビットセルが前記データの論理1及び論理0の他方を表すように、前記第1の部分配列の第2の選択ビットセルの状態を前記第2の状態に維持する、請求項9または10に記載のシステム。
- 前記制御回路部は更に、前記第1の部分配列のビットセルからデータを消去し、前記消去は、前記第1の部分配列の全ビットセルが論理1及び論理0の他方を表す前記第2の状態を呈するように前記第1の部分配列のビットセルの状態の前記第1の状態から前記第2の状態への磁界支援式の前記変換を含む、請求項9または10に記載のシステム。
- 前記制御回路部は更に、
前記第1の部分配列のビットセル内で第1の物理メモリアドレスに関連した論理メモリアドレスに対する書込みデータを受信し、
前記第1の物理メモリアドレスの全ビットセルが論理1及び論理0の他方を表す前記第2の状態を呈するように、前記第1の物理メモリアドレスの前記ビットセルを前記第2の状態に全て変換するかを判断し、かつ
前記第1の物理メモリアドレスの前記ビットセルを前記第2の状態に全て変換させることが判断された場合、前記第1の状態に戻す変換をされた各第1の選択ビットセルが前記書込みデータの論理1及び論理0の一方を表すように前記第1の物理メモリアドレスの第1の選択ビットセルを前記第2の状態から前記第1の状態に戻す変換をすることにより前記第1の部分配列の第1の選択ビットセルの前記強磁性デバイスを通過するようにスピン偏極電流を方向づけて、前記第1の物理メモリアドレスの第1の選択ビットセルにデータを書き込み、かつ前記第2の状態に維持された各第2の選択ビットセルが前記書込みデータの論理1及び論理0の他方を表すように前記第1の物理メモリアドレスの前記第2の選択ビットセルの状態を前記第2の状態に維持する、請求項11に記載のシステム。 - 前記制御回路部は更に、
前記第1の物理メモリアドレスの前記ビットセルの少なくとも一部を前記第1の状態に変換することが判断された場合、第2の物理メモリアドレスの全ビットセルが論理1及び論理0の他方を表す前記第2の状態を呈するように前記第1の部分配列のビットセルの利用可能な前記第2の物理メモリアドレスのビットセルを前記第2の状態に全て変換するかを判断し、かつ
利用可能な前記第2の物理メモリアドレスの前記ビットセルを前記第2の状態に全て変換することが判断された場合、前記第1の物理メモリアドレスの前記ビットセルを無効にし、前記第2の物理メモリアドレスを前記書込みデータの前記論理メモリアドレスに割り当て、かつ前記第1の状態に戻す変換をされた各第1の選択ビットセルが前記書込みデータの論理1及び論理0の一方を表すように前記第2の物理メモリアドレスの第1の選択ビットセルを前記第2の状態から前記第1の状態に戻す変換をすることにより前記第2の物理メモリアドレスの第1の選択ビットセルの前記強磁性デバイスを通過するようにスピン偏極電流を方向づけて前記第2の物理メモリアドレスの第1の選択ビットセルに前記書込みデータを書き込み、かつ前記第2の状態に維持された各第2の選択ビットセルが前記書込みデータの論理1及び論理0の他方を表すように前記第2の物理メモリアドレスの第2の選択ビットセルの状態を前記第2の状態に維持する、請求項13に記載のシステム。 - 前記制御回路部は更に、
利用可能な物理メモリアドレスの全ビットセルが前記第2の状態に変換された、前記第1の部分配列のビットセルの利用可能な第2の物理メモリアドレスが存在しないことが判断された場合、第2の部分配列のビットセルの全ビットセルが論理1及び論理0の他方を表す前記第2の状態を呈する、利用可能な前記第2の部分配列のビットセルを選択し、かつ
前記第2の部分配列の第3の物理メモリアドレスを前記書込みデータの前記論理メモリアドレスに割り当て、かつ前記第1の状態に戻す変換をされた各第1の選択ビットセルが前記書込みデータの論理1及び論理0の一方を表すように前記第3の物理メモリアドレスの第1の選択ビットセルを前記第2の状態から前記第1の状態に戻す変換をすることにより、及び前記第2の状態に維持された各第2の選択ビットセルが書込みデータの論理1及び論理0の他方を表す前記第2の状態を維持するように前記第3の物理メモリアドレスの第2の選択ビットセルの状態を前記第2の状態に維持することにより、前記第3の物理メモリアドレスのビットセルに前記書込みデータを書き込む、請求項14に記載のシステム。 - 前記制御回路部は更に、前記第1の部分配列に記憶された全有効データを前記第2の部分配列のビットセルに転送して前記第1の部分配列のビットセルからデータを消去し、前記消去は、前記第1の部分配列の全ビットセルが論理1及び論理0の他方を表す前記第2の状態を呈するように前記第1の部分配列のビットセルの状態の前記第1の状態から前記第2の状態への磁界支援式の前記変換を含む、請求項15に記載のシステム。
- 磁気抵抗ランダムアクセスメモリ(MRAM)を操作する方法であって、
前記MRAMのビットセル配列のうちの第1の部分配列のビットセルの状態の第1の状態から第2の状態への磁界支援式変換であって、前記第1の部分配列の変換状態の前記ビットセルは、前記第1の状態が論理1及び論理0の一方を表し前記第2の状態が論理1及び論理0の他方を表す、前記第2の状態を呈し、各ビットセルは前記第1の状態では平行分極及び逆平行分極の一方であり前記第2の状態では平行分極及び逆平行分極の他方である分極を有する強磁性デバイスを含み、前記磁界支援式変換は前記第1の部分配列のビットセルの前記強磁性デバイスを通過するように磁界を方向づけることでの前記MRAMのビットセル配列のうちの前記第1の部分配列のビットセルの状態の前記第1の状態から前記第2の状態への前記磁界支援式変換の支援を含み、
前記磁界の方向づけは前記第1の部分配列に隣接して配置されたコイルを用いて前記磁界を生成することを含み、
前記第1の部分配列のビットセルは平面に配列され、前記第1の部分配列の各ビットセルの各強磁性デバイスは、前記第1の部分配列のビットセルの前記平面内に磁化方向を有する強磁性層を有し、前記コイルは複数の巻線部分を含み、その各々は、
前記第1の部分配列のビットセルの前記平面に実質的に直交する向きに定めたものであって、前記磁界の方向づけは、前記平面、及び前記第1の部分配列の前記ビットセルの前記強磁性デバイスの前記強磁性層の前記磁化方向に実質的に平行な方向での前記磁界の方向づけを含む、向きに定めたもの、ならびに
前記第1の部分配列のビットセルの前記平面に実質的に平行する向きに定めたものであって、前記磁界の方向づけは、前記平面に実質的に直交し、かつ前記第1の部分配列の前記ビットセルの前記強磁性デバイスの前記強磁性層の前記磁化方向に実質的に平行な方向への前記磁界の方向づけを含む、向きに定めたもの、
の一方である、
磁界支援式変換を含む方法。 - 前記MRAMはスピントランスファートルク(STT)MRAMであり、前記磁界支援式変換は、前記第1の部分配列のビットセルの強磁性デバイスは前記第2の状態のビットセルが呈する分極を有するように、前記第1の部分配列のビットセルの前記強磁性デバイスを通過するようにスピン偏極電流を方向づけて前記第1の状態の前記第1の部分配列のビットセルの状態を前記第2の状態へ変換することを更に含み、前記方法は、
前記第1の状態に戻す変換をされた各第1の選択ビットセルがデータの論理1及び論理0の一方を表すように、前記第1の部分配列の第1の選択ビットセルを前記第2の状態から前記第1の状態に戻す変換をすることと、第2の状態に維持された各第2の選択ビットセルが前記データの論理1及び論理0の他方を表すように前記第1の部分配列の第2の選択ビットセルの状態を前記第2の状態に維持することとにより、前記第1の部分配列のビットセルに前記データを書き込むことを更に含む、請求項17に記載の方法。 - 前記第1の部分配列のビットセル内で第1の物理メモリアドレスに関連した論理メモリアドレスに対する書込みデータを受信すること、
前記第1の物理メモリアドレスの全ビットセルが論理1及び論理0の他方を表す前記第2の状態を呈するように、前記第1の物理メモリアドレスの前記ビットセルを前記第2の状態に全て変換するかを判断すること、ならびに
前記第1の物理メモリアドレスの前記ビットセルを前記第2の状態に全て変換させることが判断された場合、前記第1の状態に戻す変換をされた各第1の選択ビットセルが前記書込みデータの論理1及び論理0の一方を表すように前記第1の物理メモリアドレスの第1の選択ビットセルを前記第2の状態から前記第1の状態に戻す変換をすることにより、かつ前記第2の状態に維持された各第2の選択ビットセルが前記書込みデータの論理1及び論理0の他方を表すように前記第1の物理メモリアドレスの第2の選択ビットセルの状態を前記第2の状態に維持することにより、前記第1の部分配列の前記第1の選択ビットセルの前記強磁性デバイスを通過するようにスピン偏極電流を方向づけて、前記第1の物理メモリアドレスのビットセルに前記書込みデータを書き込むこと、
前記第1の物理メモリアドレスの前記ビットセルの少なくとも一部を前記第1の状態に変換することが判断された場合、第2の物理メモリアドレスの全ビットセルが論理1及び論理0の他方を表す前記第2の状態を呈するように前記第1の部分配列のビットセルの利用可能な前記第2の物理メモリアドレスのビットセルを前記第2の状態に全て変換するかを判断すること、ならびに
利用可能な前記第2の物理メモリアドレスの前記ビットセルを第2の状態に全て変換することが判断された場合、前記第1の物理メモリアドレスの前記ビットセルを無効にし、前記第2の物理メモリアドレスを前記書込みデータの前記論理メモリアドレスに割り当て、かつ前記第1の状態に戻す変換をされた各第1の選択ビットセルが前記書込みデータの論理1及び論理0の一方を表すように、前記第2の物理メモリアドレスの第1の選択ビットセルを前記第2の状態から前記第1の状態に戻す変換であって、前記第2の物理メモリアドレスの第1の選択ビットセルの前記強磁性デバイスを通過するようにスピン偏極電流を方向づけることを含む、変換により、かつ前記第2の状態に維持された各第2の選択ビットセルが前記書込みデータの論理1及び論理0の他方を表すように、前記第2の物理メモリアドレスの第2の選択ビットセルの状態を第2の状態に維持することにより、前記第2の物理メモリアドレスの前記第1の選択ビットセルに前記書込みデータを書き込むこと、
利用可能な物理メモリアドレスの全ビットセルが前記第2の状態に変換した、前記第1の部分配列のビットセルの利用可能な前記第2の物理メモリアドレスが存在しないことが判断された場合、利用可能な第2の部分配列のビットセルの全ビットセルが論理1及び論理0の他方を表す前記第2の状態を呈する、利用可能な前記第2の部分配列のビットセルを選択すること、ならびに
前記第2の部分配列の第3の物理メモリアドレスを前記書込みデータの前記論理メモリアドレスに割り当て、かつ前記第1の状態に戻す変換をされた各第1の選択ビットセルが前記書込みデータの論理1及び論理0の一方を表すように前記第3の物理メモリアドレスの第1の選択ビットセルを前記第2の状態から前記第1の状態に戻す変換をすることと、前記第2の状態に維持された各第2の選択ビットセルが前記書込みデータの論理1及び論理0の他方を表すように前記第3の物理メモリアドレスの第2の選択ビットセルの状態を前記第2の状態に維持することと、により、前記第3の物理メモリアドレスのビットセルに前記書込みデータを書き込むこと、
を更に含む、請求項18に記載の方法。 - 前記第1の部分配列に記憶された全有効データを前記第2の部分配列のビットセルに転送して前記第1の部分配列のビットセルからデータを消去し、前記消去は、前記第1の部分配列の全ビットセルが論理1及び論理0の他方を表す前記第2の状態を呈するように、前記第1の部分配列のビットセルの状態の前記第1の状態から前記第2の状態への前記磁界支援式変換を更に含む、請求項19に記載の方法。
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US14/499,067 | 2014-09-26 | ||
US14/499,067 US9747967B2 (en) | 2014-09-26 | 2014-09-26 | Magnetic field-assisted memory operation |
PCT/US2015/047014 WO2016048560A1 (en) | 2014-09-26 | 2015-08-26 | Magnetic field-assisted memory operation |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2017535907A JP2017535907A (ja) | 2017-11-30 |
JP6330970B2 true JP6330970B2 (ja) | 2018-05-30 |
Family
ID=55581770
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2017510358A Expired - Fee Related JP6330970B2 (ja) | 2014-09-26 | 2015-08-26 | 磁界支援式メモリを含む装置及びシステム、並びに磁界支援式メモリの操作方法 |
Country Status (7)
Country | Link |
---|---|
US (2) | US9747967B2 (ja) |
EP (1) | EP3198603B1 (ja) |
JP (1) | JP6330970B2 (ja) |
KR (1) | KR102240162B1 (ja) |
CN (1) | CN106605268B (ja) |
TW (1) | TWI592928B (ja) |
WO (1) | WO2016048560A1 (ja) |
Families Citing this family (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US9666257B2 (en) * | 2015-04-24 | 2017-05-30 | Intel Corporation | Bitcell state retention |
US10600477B2 (en) * | 2018-04-23 | 2020-03-24 | Arm Limited | Coupling compensation circuitry |
US10573364B1 (en) * | 2018-12-13 | 2020-02-25 | Nxp Usa, Inc. | Magnetic disturb diagnostic system for MRAM |
JP2020149748A (ja) | 2019-03-14 | 2020-09-17 | キオクシア株式会社 | 信頼性評価装置 |
US12093812B2 (en) * | 2020-10-02 | 2024-09-17 | Sandisk Technologies Llc | Ultralow power inference engine with external magnetic field programming assistance |
CN112835522A (zh) * | 2021-02-02 | 2021-05-25 | 致真存储(北京)科技有限公司 | 基于非易失存储器的视频数据存取装置及方法 |
CN113672053B (zh) * | 2021-08-23 | 2024-09-17 | 浙江大学 | 一种基于机械结构的可编辑可读写数据存储器 |
US12112067B2 (en) * | 2022-03-21 | 2024-10-08 | Everspin Technologies, Inc. | Persistent xSPI STT-MRAM with optional erase operation |
Family Cites Families (44)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5732016A (en) | 1996-07-02 | 1998-03-24 | Motorola | Memory cell structure in a magnetic random access memory and a method for fabricating thereof |
IL132499A0 (en) | 1999-10-21 | 2001-03-19 | Advanced Coding Systems Ltd | A security system for protecting various items and a method for reading a code pattern |
US7005733B2 (en) | 1999-12-30 | 2006-02-28 | Koemmerling Oliver | Anti tamper encapsulation for an integrated circuit |
JP4043438B2 (ja) * | 2001-07-24 | 2008-02-06 | シーゲイト テクノロジー エルエルシー | 高度異方性メディア用の書き込みヘッド |
US7159120B2 (en) | 2001-11-19 | 2007-01-02 | Good Technology, Inc. | Method and system for protecting data within portable electronic devices |
CN100367349C (zh) * | 2002-10-03 | 2008-02-06 | 皇家飞利浦电子股份有限公司 | 使用电磁阵列的存储系统 |
EP1576613B1 (en) | 2002-12-18 | 2014-06-18 | Crocus Technology Inc. | Method and device for protection of an mram device against tampering |
US7072209B2 (en) * | 2003-12-29 | 2006-07-04 | Micron Technology, Inc. | Magnetic memory having synthetic antiferromagnetic pinned layer |
US7164611B2 (en) | 2004-10-26 | 2007-01-16 | Micron Technology, Inc. | Data retention kill function |
KR100604913B1 (ko) | 2004-10-28 | 2006-07-28 | 삼성전자주식회사 | 멀티 비트 셀 어레이 구조를 가지는 마그네틱 램 |
EP1672460B1 (en) | 2004-12-15 | 2009-11-25 | STMicroelectronics (Research & Development) Limited | Computer user detection apparatus |
JP5193419B2 (ja) * | 2005-10-28 | 2013-05-08 | 株式会社東芝 | スピン注入磁気ランダムアクセスメモリとその書き込み方法 |
US7577017B2 (en) * | 2006-01-20 | 2009-08-18 | Industrial Technology Research Institute | High-bandwidth magnetoresistive random access memory devices and methods of operation thereof |
GB2442023B (en) | 2006-09-13 | 2011-03-02 | Advanced Risc Mach Ltd | Memory access security management |
US7877563B2 (en) | 2006-12-07 | 2011-01-25 | International Business Machines Corporation | Programmable memory device security |
EP2135254B1 (en) * | 2007-03-09 | 2016-05-25 | NVE Corporation | Stressed magnetoresistive tamper detection devices |
US7873803B2 (en) | 2007-09-25 | 2011-01-18 | Sandisk Corporation | Nonvolatile memory with self recovery |
US8041912B2 (en) | 2007-09-28 | 2011-10-18 | Macronix International Co., Ltd. | Memory devices with data protection |
US7577020B2 (en) * | 2007-10-01 | 2009-08-18 | Shine Chung | System and method for reading multiple magnetic tunnel junctions with a single select transistor |
US8659852B2 (en) * | 2008-04-21 | 2014-02-25 | Seagate Technology Llc | Write-once magentic junction memory array |
US8315876B2 (en) | 2008-05-09 | 2012-11-20 | Plantronics, Inc. | Headset wearer identity authentication with voice print or speech recognition |
US8607034B2 (en) | 2008-05-24 | 2013-12-10 | Via Technologies, Inc. | Apparatus and method for disabling a microprocessor that provides for a secure execution mode |
US9519772B2 (en) | 2008-11-26 | 2016-12-13 | Free Stream Media Corp. | Relevancy improvement through targeting of information based on data gathered from a networked device associated with a security sandbox of a client device |
US7581326B1 (en) | 2008-12-31 | 2009-09-01 | Lockheed Martin Corporation | Optical solid-state heading sensor |
US9092649B2 (en) | 2009-03-02 | 2015-07-28 | Macronix International Co., Ltd. | Data protecting method capable of effectively recording protection information and memory using thereof |
US8239663B2 (en) | 2009-05-30 | 2012-08-07 | Lsi Corporation | System and method for maintaining the security of memory contents and computer architecture employing the same |
EP2270708A1 (en) | 2009-06-29 | 2011-01-05 | Thomson Licensing | Data security in solid state memory |
JP5688081B2 (ja) * | 2009-07-10 | 2015-03-25 | シーゲイト テクノロジー エルエルシー | ブロック消去および一方向書込みを行う抵抗検知素子を有する不揮発性メモリアレイ |
WO2011108359A1 (ja) * | 2010-03-05 | 2011-09-09 | 株式会社日立製作所 | 磁気メモリセル及び磁気ランダムアクセスメモリ |
JP2012238811A (ja) | 2011-05-13 | 2012-12-06 | Toshiba Corp | 半導体不揮発性記憶装置およびその製造方法 |
US8732195B2 (en) | 2012-06-13 | 2014-05-20 | Opus Deli, Inc. | Multi-media management, streaming, and electronic commerce techniques implemented over a computer network |
US8638596B2 (en) | 2011-07-25 | 2014-01-28 | Qualcomm Incorporated | Non-volatile memory saving cell information in a non-volatile memory array |
JP5814680B2 (ja) * | 2011-07-29 | 2015-11-17 | 株式会社東芝 | 磁気抵抗素子及び磁気メモリ |
TWI451248B (zh) | 2012-01-13 | 2014-09-01 | Phison Electronics Corp | 資料保護方法、記憶體控制器與記憶體儲存裝置 |
US8854870B2 (en) | 2012-03-13 | 2014-10-07 | Honeywell International Inc. | Magnetoresistive random access memory (MRAM) die including an integrated magnetic security structure |
BR112014024312B1 (pt) | 2012-03-30 | 2022-04-12 | Intel Corporation | Sistema e método de implementação de uma matriz de dispositivo programável em um sistema eletrônico |
US9543507B2 (en) | 2012-04-12 | 2017-01-10 | Intel Corporation | Selector for low voltage embedded memory |
US8467770B1 (en) | 2012-08-21 | 2013-06-18 | Mourad Ben Ayed | System for securing a mobile terminal |
KR20140052760A (ko) * | 2012-10-25 | 2014-05-07 | 삼성전자주식회사 | 자기메모리소자 및 그 동작방법 |
US9131381B1 (en) | 2012-10-26 | 2015-09-08 | Facebook, Inc. | Mobile device auto wipe |
US9214212B2 (en) * | 2012-12-03 | 2015-12-15 | Taiwan Semiconductor Manufacturing Company, Ltd. | Magnetic tunnel junction memory device |
EP2741295B1 (en) | 2012-12-04 | 2016-03-02 | Imec | Spin transfer torque magnetic memory device |
US9166150B2 (en) | 2012-12-21 | 2015-10-20 | Intel Corporation | Electric field enhanced spin transfer torque memory (STTM) device |
US20150071432A1 (en) * | 2013-09-09 | 2015-03-12 | Qualcomm Incorporated | Physically unclonable function based on resistivity of magnetoresistive random-access memory magnetic tunnel junctions |
-
2014
- 2014-09-26 US US14/499,067 patent/US9747967B2/en active Active
-
2015
- 2015-08-25 TW TW104127715A patent/TWI592928B/zh not_active IP Right Cessation
- 2015-08-26 WO PCT/US2015/047014 patent/WO2016048560A1/en active Application Filing
- 2015-08-26 JP JP2017510358A patent/JP6330970B2/ja not_active Expired - Fee Related
- 2015-08-26 KR KR1020177004596A patent/KR102240162B1/ko active IP Right Grant
- 2015-08-26 EP EP15843190.8A patent/EP3198603B1/en active Active
- 2015-08-26 CN CN201580045595.5A patent/CN106605268B/zh not_active Expired - Fee Related
-
2017
- 2017-08-14 US US15/676,964 patent/US20180025764A1/en not_active Abandoned
Also Published As
Publication number | Publication date |
---|---|
US20180025764A1 (en) | 2018-01-25 |
KR20170033383A (ko) | 2017-03-24 |
CN106605268A (zh) | 2017-04-26 |
JP2017535907A (ja) | 2017-11-30 |
TWI592928B (zh) | 2017-07-21 |
EP3198603A1 (en) | 2017-08-02 |
EP3198603B1 (en) | 2019-07-31 |
CN106605268B (zh) | 2020-09-11 |
EP3198603A4 (en) | 2018-05-30 |
KR102240162B1 (ko) | 2021-04-14 |
US9747967B2 (en) | 2017-08-29 |
US20160093355A1 (en) | 2016-03-31 |
TW201626380A (zh) | 2016-07-16 |
WO2016048560A1 (en) | 2016-03-31 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP6330970B2 (ja) | 磁界支援式メモリを含む装置及びシステム、並びに磁界支援式メモリの操作方法 | |
US10387276B2 (en) | Semiconductor memory devices with error correction and methods of operating the same | |
US10156995B2 (en) | Semiconductor memory devices and methods of operating the same | |
US9711203B2 (en) | Memory device including boosted voltage generator | |
KR102131812B1 (ko) | 소스라인 플로팅 회로, 이를 포함하는 메모리 장치 및 메모리 장치의 독출 방법 | |
US10622066B2 (en) | Resistive memory device including reference cell and operating method thereof | |
TWI709963B (zh) | 供應切換式雙胞元記憶位元格 | |
US20190087250A1 (en) | Methods and devices for healing reset errors in a magnetic memory | |
US9183911B2 (en) | Hybrid read scheme for spin torque MRAM | |
US9304913B2 (en) | Mixed memory type hybrid cache | |
US10431277B2 (en) | Memory device | |
CN109712655B (zh) | 具有电压相关的面内磁各向异性的mram | |
KR102065391B1 (ko) | 저항성 재료들에 대한 데이터-마스크 아날로그 및 디지털 판독 | |
US20140140124A1 (en) | Resistive memory device having selective sensing operation and access control method thereof | |
US10037817B2 (en) | Semiconductor memory devices and memory systems including the same | |
US20170345475A1 (en) | Resistive-type memory devices and integrated circuits including the same | |
US9627024B2 (en) | Magnetic-assisted nondestructive self-reference sensing method for spin-transfer torque random access memory | |
US20160172032A1 (en) | Semiconductor memory device and method of controlling semiconductor memory device | |
US9812199B2 (en) | Electronic device with semiconductor memory having variable resistance elements for storing data and associated driving circuitry | |
US9437270B2 (en) | Nonvolatile memory apparatus for controlling a voltage level of enabling a local switch | |
US20170076791A1 (en) | Semiconductor memory device | |
US20150262640A1 (en) | Memory system | |
US9767863B2 (en) | Redundancy memory device comprising a plurality of selecting circuits | |
JP6557488B2 (ja) | 不揮発性メモリ装置及びそれを含む格納装置、それの書込み方法及び読出し方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20171219 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20180319 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20180403 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20180409 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 6330970 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
LAPS | Cancellation because of no payment of annual fees |