JP5734034B2 - 情報処理装置、情報処理装置の制御方法、およびプログラム - Google Patents
情報処理装置、情報処理装置の制御方法、およびプログラム Download PDFInfo
- Publication number
- JP5734034B2 JP5734034B2 JP2011053558A JP2011053558A JP5734034B2 JP 5734034 B2 JP5734034 B2 JP 5734034B2 JP 2011053558 A JP2011053558 A JP 2011053558A JP 2011053558 A JP2011053558 A JP 2011053558A JP 5734034 B2 JP5734034 B2 JP 5734034B2
- Authority
- JP
- Japan
- Prior art keywords
- data
- transfer
- time
- information processing
- power saving
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Landscapes
- Power Sources (AREA)
Description
データ制御装置から転送されたデータを処理する情報処理装置であって、
前記データ制御装置へデータを転送するように要求する要求手段と、
前記転送された前記データを処理して逐次出力する出力手段と、
前記転送が完了してから次に転送が開始されるまでの第1の時間を、前記要求手段により要求されたデータの転送量と、前記出力手段により出力される出力レートとに基づいて算出する算出手段と、
前記第1の時間と、前記データ制御装置と接続するチップ間バスを省電力状態へ遷移させるのに要する時間と前記省電力状態から復帰させるのに要する時間との合計である第2の時間と、を比較する比較手段と、
前記比較手段により前記第1の時間が前記第2の時間よりも長いと判断されると、前記チップ間バスを前記省電力状態へ遷移させる変更手段と
を備え、
前記算出手段は、前記データの転送量を前記出力レートで除算した値からクロック周期に従って減算を行った値を前記第1の時間として算出することを特徴とする。
最初に、PCI−Expressの省電力管理機構の概要を説明する。図7に示すように、PCI−Expressでは消費電力を低く抑えるために、L0/L0s/L1/L2というリンクステート(リンク状態)が定義されている。L0は通常モードで、L0sからL2へと移るにつれて低消費電力となる。L0s状態は、リンクがコモンモード電圧であり、クロックや主電源がオンの状態である。L1状態は、リンクがコモンモード電圧であり、クロックはオフの状態であり、主電源がオンの状態である。L2状態は、クロックや主電源がオフの状態であり、補助電源がある場合は供給が行われる状態である。
データ要求量 ≦ 画像データバッファサイズ − トリガレベル
という関係を満たすようにあらかじめ設定される。
カウンタ初期値 = データ要求量 / データ消費レート
である。ここで、データ消費レートは、印刷エンジンの処理速度によって決定される値をタイマクロック周期に換算した値である。タイマは、DMA要求信号を受け取ると、カウンタ初期値をロードし、クロック周期に従い、1ずつカウント値を減らしていき、値が0となることによって、あるいは、DMA部112からの指示によって、カウント動作を停止するように構成されている。要求したすべてのデータの受信を完了した時、このタイマの値を参照し、予め設定されている設定値と比較する。
また、本発明は、以下の処理を実行することによっても実現される。即ち、上述した実施形態の機能を実現するソフトウェア(プログラム)を、ネットワーク又は各種記憶媒体を介してシステム或いは装置に供給し、そのシステム或いは装置のコンピュータ(またはCPUやMPU等)がプログラムを読み出して実行する処理である。
Claims (6)
- データ制御装置から転送されたデータを処理する情報処理装置であって、
前記データ制御装置へデータを転送するように要求する要求手段と、
前記転送された前記データを処理して逐次出力する出力手段と、
前記転送が完了してから次に転送が開始されるまでの第1の時間を、前記要求手段により要求されたデータの転送量と、前記出力手段により出力される出力レートとに基づいて算出する算出手段と、
前記第1の時間と、前記データ制御装置と接続するチップ間バスを省電力状態へ遷移させるのに要する時間と前記省電力状態から復帰させるのに要する時間との合計である第2の時間と、を比較する比較手段と、
前記比較手段により前記第1の時間が前記第2の時間よりも長いと判断されると、前記チップ間バスを前記省電力状態へ遷移させる変更手段と
を備え、
前記算出手段は、前記データの転送量を前記出力レートで除算した値からクロック周期に従って減算を行った値を前記第1の時間として算出することを特徴とする情報処理装置。 - 前記データ制御装置から転送された前記データを受信して蓄積する蓄積手段をさらに備え、
前記要求手段は、前記出力手段により前記データが出力されていき、前記蓄積手段のバッファ残量が閾値以下になった場合に、前記データ制御装置へデータを転送するように要求することを特徴とする請求項1に記載の情報処理装置。 - 前記チップ間バスにPCI−Expressを使用することを特徴とする請求項1または2に記載の情報処理装置。
- 前記省電力状態はL1状態であることを特徴とする請求項3に記載の情報処理装置。
- データ制御装置から転送されたデータを処理する情報処理装置の制御方法であって、
前記データ制御装置へデータを転送するように要求する要求工程と、
前記転送された前記データを処理して逐次出力する出力工程と、
前記転送が完了してから次に転送が開始されるまでの第1の時間を、前記要求工程により要求されるデータの転送量と、前記出力工程により出力される出力レートとに基づいて算出する算出工程と、
前記第1の時間と、前記データ制御装置と接続するチップ間バスを省電力状態へ遷移させるのに要する時間および前記省電力状態から復帰させるのに要する時間の合計である第2の時間と、を比較する比較工程と、
前記比較工程により前記第1の時間が前記第2の時間よりも長いと判断されると、前記チップ間バスを前記省電力状態へ遷移させる変更工程と、
を備え、
前記算出工程では、前記データの転送量を前記出力レートで除算した値からクロック周期に従って減算を行った値を前記第1の時間として算出することを特徴とする情報処理装置の制御方法。 - コンピュータに請求項5に記載の情報処理装置の制御方法の各工程を実行させるためのプログラム。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2011053558A JP5734034B2 (ja) | 2011-03-10 | 2011-03-10 | 情報処理装置、情報処理装置の制御方法、およびプログラム |
US13/295,612 US9025194B2 (en) | 2010-12-01 | 2011-11-14 | Data transmission apparatus for transferring data to an output device for outputting data, printer, information processing apparatus, and control method thereof |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2011053558A JP5734034B2 (ja) | 2011-03-10 | 2011-03-10 | 情報処理装置、情報処理装置の制御方法、およびプログラム |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2012190283A JP2012190283A (ja) | 2012-10-04 |
JP5734034B2 true JP5734034B2 (ja) | 2015-06-10 |
Family
ID=47083359
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2011053558A Expired - Fee Related JP5734034B2 (ja) | 2010-12-01 | 2011-03-10 | 情報処理装置、情報処理装置の制御方法、およびプログラム |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP5734034B2 (ja) |
Families Citing this family (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP6089597B2 (ja) * | 2011-11-04 | 2017-03-08 | 株式会社リコー | 画像形成装置およびその制御方法 |
JP6083243B2 (ja) * | 2013-01-31 | 2017-02-22 | 株式会社リコー | 画像形成装置 |
JP6525858B2 (ja) * | 2015-01-21 | 2019-06-05 | キヤノン株式会社 | 情報処理装置 |
JP6799265B2 (ja) | 2017-04-19 | 2020-12-16 | 富士通株式会社 | 演算処理装置、情報処理装置及び演算処理装置の制御方法 |
Family Cites Families (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH08152978A (ja) * | 1994-11-29 | 1996-06-11 | Oki Data:Kk | プリンタエンジンの制御装置 |
JP4175974B2 (ja) * | 2003-07-24 | 2008-11-05 | シャープ株式会社 | 画像データ転送制御装置 |
JP4578396B2 (ja) * | 2005-12-08 | 2010-11-10 | 株式会社日立超エル・エス・アイ・システムズ | 情報処理装置 |
JP4943788B2 (ja) * | 2006-09-14 | 2012-05-30 | 株式会社リコー | 画像形成装置 |
JP2008197948A (ja) * | 2007-02-14 | 2008-08-28 | Seiko Epson Corp | 情報処理装置、情報処理システム、及び情報処理装置の制御方法 |
JP2010140151A (ja) * | 2008-12-10 | 2010-06-24 | Hitachi Ltd | マルチプロセッサおよびその状態制御方法 |
-
2011
- 2011-03-10 JP JP2011053558A patent/JP5734034B2/ja not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
JP2012190283A (ja) | 2012-10-04 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US7702841B2 (en) | Semiconductor integrated circuit and image processing apparatus having the same | |
US9025194B2 (en) | Data transmission apparatus for transferring data to an output device for outputting data, printer, information processing apparatus, and control method thereof | |
JP3636157B2 (ja) | データ転送制御装置、電子機器及びデータ転送制御方法 | |
JP5791397B2 (ja) | デバイスコントローラ、usbデバイスコントローラ及び電力制御方法 | |
US20100115311A1 (en) | PCI Express System and Method of Transiting Link State Thereof | |
JP2011175555A (ja) | 記憶装置および記憶システム | |
JP2001180083A (ja) | 印刷装置 | |
US7859693B2 (en) | Printing system with power saving mode | |
JP2011186894A (ja) | データ転送装置、画像処理装置、データ転送方法、データ転送プログラム及び記録媒体 | |
JP5734034B2 (ja) | 情報処理装置、情報処理装置の制御方法、およびプログラム | |
JP2004334417A (ja) | データ転送制御装置、電子機器及びデータ転送制御方法 | |
CN104603867A (zh) | 存储器控制装置、便携终端、存储器控制程序以及计算机可读取的记录介质 | |
US9552050B2 (en) | Information processing device, printing device, and control method | |
JP2005122372A (ja) | データ転送制御装置、電子機器及びデータ転送制御方法 | |
JP5741245B2 (ja) | 画像処理装置、画像処理制御方法及び画像処理制御プログラム | |
JP5760723B2 (ja) | 画像処理装置、画像処理方法、画像処理プログラム及び記録媒体 | |
US9910812B2 (en) | Initiating multiple data transactions on a system bus | |
JP5531427B2 (ja) | スイッチ、情報処理装置、アービトレーション方法及び画像形成システム | |
JP5736847B2 (ja) | 画像形成装置およびその制御方法 | |
JP7009866B2 (ja) | 電子機器、通信処理方法及びプログラム | |
JP6083243B2 (ja) | 画像形成装置 | |
JP2012118821A (ja) | データ転送装置、プリンタ、制御方法 | |
JP6089597B2 (ja) | 画像形成装置およびその制御方法 | |
US20080104286A1 (en) | Data transfer apparatus and data transfer method | |
JP4190969B2 (ja) | バスシステム及びambaにおけるバス調停システム |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20140204 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20141022 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20141027 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20141219 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20150316 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20150414 |
|
R151 | Written notification of patent or utility model registration |
Ref document number: 5734034 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R151 |
|
LAPS | Cancellation because of no payment of annual fees |