JP5465548B2 - レベルシフト回路 - Google Patents
レベルシフト回路 Download PDFInfo
- Publication number
- JP5465548B2 JP5465548B2 JP2010015788A JP2010015788A JP5465548B2 JP 5465548 B2 JP5465548 B2 JP 5465548B2 JP 2010015788 A JP2010015788 A JP 2010015788A JP 2010015788 A JP2010015788 A JP 2010015788A JP 5465548 B2 JP5465548 B2 JP 5465548B2
- Authority
- JP
- Japan
- Prior art keywords
- level shift
- input
- transistor
- level
- signal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Landscapes
- Logic Circuits (AREA)
- Amplifiers (AREA)
Description
図1は、本発明の第1の実施の形態によるレベルシフト回路1の回路図である。このレベルシフト回路1は、レベルシフト部10と、クランプ部20と、出力バッファ部30とを備えている。
図2は、第1の実施の形態によるレベルシフト回路1の直流特性をグラフで示す図である。レベルシフト部10に低電位(L)の入力信号VINが入力されると、入力トランジスタ12を流れる電流のほうが入力トランジスタ13を流れるよりも大きくなる。したがって、入力トランジスタ13のコレクタ出力である中間信号Vmの電位が下がる。入力トランジスタ13のベースとコレクタとは短絡しているので、中間信号Vmの電位は、入力トランジスタ12のベース電流による入力抵抗14の電圧降下分を無視すれば、入力信号VINとほぼ同電位となる。
図3は、本発明の第2の実施の形態によるレベルシフト回路2の回路図である。なお、図3において、上述の第1の実施の形態と共通又は対応する構成要素に対し共通の符号を使用している。また、ここでは、第1の実施の形態と相違し又は追加した構成についてのみ説明し、その他共通する構成要素については第1の実施の形態における説明により参照される。
図4は、第2の実施の形態によるレベルシフト回路2の直流特性をグラフで示す図である。入力信号VINが0〜5.6Vの範囲では、レベルシフト部10で変換される中間信号Vmの電位は、入力信号のVINに従ってほぼ同一電位で変動する。入力信号VINが5.6V以上になると、入力トランジスタ13のコレクタ電流がクランプ部20を介して電源ラインVCCに流れ、これにより中間信号Vmが5.6Vにクランプされる。
20…クランプ部、21…npnバイポーラトランジスタ
30…出力バッファ部、31…pMOSトランジスタ、32…抵抗、33…pMOSトランジスタ、34…nMOSトランジスタ
40…出力バッファ部、41…nMOSトランジスタ、42…抵抗、43…pMOSトランジスタ、44…nMOSトランジスタ
51…レベルシフト部、52…クランプダイオード、53…出力バッファ部
Q…nMOSトランジスタ、VBB…電源ライン(12V)、VCC…電源ライン(5V)、VIN…入力信号、Vm…中間信号、VNOUT…反転出力、VPOUT…非反転出力
Claims (2)
- 第1の電圧電源で駆動され入力信号を入力してレベルシフトした中間信号を出力するレベルシフト部と、
レベルシフトされた前記中間信号の振幅を制限するクランプ部と、
前記第1の電源電圧よりも低電圧である第2の電圧電源で駆動され、前記中間信号に基づく出力信号を出力するバッファ部と、を有し、
前記バッファ部は、前記中間信号がゲート入力されるpMOSトランジスタのドレインとグランドとの間に接続される抵抗を備えるレベルシフト回路。 - 前記レベルシフト部は、入力段がバイポーラトランジスタによる差動増幅回路で構成され、前記バイポーラトランジスタの負荷は、カレントミラー回路により定ドレイン電流としたアクティブ負荷で構成されている請求項1に記載のレベルシフト回路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2010015788A JP5465548B2 (ja) | 2010-01-27 | 2010-01-27 | レベルシフト回路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2010015788A JP5465548B2 (ja) | 2010-01-27 | 2010-01-27 | レベルシフト回路 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2011155497A JP2011155497A (ja) | 2011-08-11 |
JP5465548B2 true JP5465548B2 (ja) | 2014-04-09 |
Family
ID=44541131
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2010015788A Active JP5465548B2 (ja) | 2010-01-27 | 2010-01-27 | レベルシフト回路 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP5465548B2 (ja) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP3309963A1 (en) | 2016-10-17 | 2018-04-18 | Kabushiki Kaisha Tokai-Rika-Denki-Seisakusho | Level shifter |
EP3355473A1 (en) | 2017-01-25 | 2018-08-01 | Kabushiki Kaisha Tokai Rika Denki Seisakusho | Level shifter |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103856207A (zh) * | 2012-12-06 | 2014-06-11 | 艾尔瓦特集成电路科技(天津)有限公司 | 电平转换电路和电平转换方法 |
Family Cites Families (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5543299B2 (ja) * | 1972-06-01 | 1980-11-05 | ||
JPS5711536A (en) * | 1980-06-24 | 1982-01-21 | Nec Corp | High-voltage mos inverter and its driving method |
JPH03175727A (ja) * | 1989-12-04 | 1991-07-30 | Nec Corp | 高電圧信号入力回路 |
JPH04213713A (ja) * | 1990-12-11 | 1992-08-04 | Nec Ic Microcomput Syst Ltd | 基準電圧回路 |
JPH0590946A (ja) * | 1991-09-27 | 1993-04-09 | Nec Kansai Ltd | 入力レベルシフト回路 |
JPH11136850A (ja) * | 1997-10-28 | 1999-05-21 | Nec Corp | 過電流防止回路 |
JP4449264B2 (ja) * | 2001-07-23 | 2010-04-14 | 株式会社デンソー | インターフェイス回路 |
JP3910568B2 (ja) * | 2003-08-14 | 2007-04-25 | 富士通株式会社 | レベルダウンコンバータ |
-
2010
- 2010-01-27 JP JP2010015788A patent/JP5465548B2/ja active Active
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP3309963A1 (en) | 2016-10-17 | 2018-04-18 | Kabushiki Kaisha Tokai-Rika-Denki-Seisakusho | Level shifter |
US10312913B2 (en) | 2016-10-17 | 2019-06-04 | Kabushiki Kaisha Tokai-Rika-Denki-Seisakusho | Level shifter |
EP3355473A1 (en) | 2017-01-25 | 2018-08-01 | Kabushiki Kaisha Tokai Rika Denki Seisakusho | Level shifter |
US10128848B2 (en) | 2017-01-25 | 2018-11-13 | Kabushiki Kaisha Tokai-Rika-Denki-Seisakusho | Level shifter |
Also Published As
Publication number | Publication date |
---|---|
JP2011155497A (ja) | 2011-08-11 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US7764123B2 (en) | Rail to rail buffer amplifier | |
JP3666383B2 (ja) | 電圧レギュレータ | |
KR20100078400A (ko) | 고속 차동 레벨 쉬프터 및 이를 포함하는 부트스트랩 드라이버 | |
JP2012070333A (ja) | レベルシフト回路及びそれを用いたスイッチングレギュレータ | |
CN107342685B (zh) | Dcdc转换器 | |
JP3922129B2 (ja) | D級増幅器 | |
JP5465548B2 (ja) | レベルシフト回路 | |
US7583138B1 (en) | System and method for controlling an error amplifier between control mode changes | |
JP4800688B2 (ja) | ミューティング回路を設けた半導体集積回路 | |
US8129671B2 (en) | Power supply dependent optical receiver and amplifier and photocoupler using the same | |
JP4768476B2 (ja) | 自己消弧型半導体素子の駆動装置 | |
JP2022531197A (ja) | ゲート電流再使用を伴うGaNレーザダイオード駆動FET | |
JP4827858B2 (ja) | 負出力レギュレータ回路及びこれを用いた電気機器 | |
JP2017005609A (ja) | 過電圧検出回路 | |
JP3882694B2 (ja) | 演算増幅回路 | |
JP2017011391A (ja) | サージ保護機能付き電流電圧変換回路 | |
JP4360267B2 (ja) | 増幅回路 | |
JP2006025085A (ja) | Cmos駆動回路 | |
US9356587B2 (en) | High voltage comparison circuit | |
EP1638205A1 (en) | Driver circuit | |
JPH07161926A (ja) | アナログ信号切替え回路 | |
JP5014910B2 (ja) | 出力回路 | |
JP4887180B2 (ja) | 短絡保護機能付き半導体装置 | |
JP3870906B2 (ja) | ヒステリシス回路 | |
JP6447164B2 (ja) | パルス信号の伝達回路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20120725 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20130906 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20131008 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20131204 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20140107 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20140122 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 5465548 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 Free format text: JAPANESE INTERMEDIATE CODE: R150 |