JP5383243B2 - 通信装置及びその制御方法 - Google Patents
通信装置及びその制御方法 Download PDFInfo
- Publication number
- JP5383243B2 JP5383243B2 JP2009034827A JP2009034827A JP5383243B2 JP 5383243 B2 JP5383243 B2 JP 5383243B2 JP 2009034827 A JP2009034827 A JP 2009034827A JP 2009034827 A JP2009034827 A JP 2009034827A JP 5383243 B2 JP5383243 B2 JP 5383243B2
- Authority
- JP
- Japan
- Prior art keywords
- determination unit
- power
- interface card
- network interface
- unit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Landscapes
- Small-Scale Networks (AREA)
Description
10 被制御機器
20 NIC
21 コネクタ
22 パルストランス部22
23 PHY部
24 MAC部
30 起動部
31 ID判定部
40 プロセッサ
50 主電源
100、102 スイッチングハブ
103 制御機器
Claims (8)
- プロセッサと、
電気信号の電位レベルからIDを特定し、特定したIDが所定の起動用IDと一致するか否か判定する判定部と、
電気信号を受信し、電力が供給されている時は前記電気信号を前記プロセッサへ出力し、電力が供給されていない時は前記電気信号を前記判定部へ出力するネットワークインタフェースカードと、
短絡時に前記プロセッサ及び前記ネットワークインタフェースカードへ電力を供給し、開放時に電力供給を停止し、前記ネットワークインタフェースカードが所定の起動パケットを受信した時に短絡され、前記プロセッサによる待機状態への移行の決定に伴い開放される第1のスイッチと、
短絡時にネットワークインタフェースカードへ電力を供給し、開放時に電力供給を停止し、前記判定部による判定結果が一致した時に前記判定部により短絡され、前記判定結果が一致してから所定時間内に前記ネットワークインタフェースカードが前記起動パケットを受信しない場合に前記判定部により開放される第2のスイッチと、
短絡時に前記判定部へ電力を供給し、開放時に電力供給を停止し、前記プロセッサによる待機状態への移行の決定に伴い短絡され、前記第1のスイッチの短絡に伴い開放される第3のスイッチと、
を備え、
前記プロセッサは、待機状態への移行の決定に伴い、通信規格を10BASE−Tに変更し、
前記ネットワークインタフェースカードは、
前記電気信号の高電圧を遮断するパルストランス部と、
前記高電圧が遮断された電気信号の波形を整形するPHY部と、
前記整形された電気信号をイーサネット(登録商標)フレームとして処理し、前記プロセッサへ出力するMAC部と、
電力が供給されている時は前記高電圧が遮断された電気信号を前記PHY部の受信回路へ出力し、電力が供給されていない時は前記高電圧が遮断された電気信号を前記パルストランス部の送信回路及び前記判定部へ出力する第4のスイッチと、
を有し、
前記第4のスイッチから出力される前記高電圧が遮断された電気信号をフィルタリングするフィルタと、
前記フィルタの出力電位と所定の閾値電位とを比較し、比較結果を前記判定部へ出力するコンパレータと、
が設けられ、
前記判定部は前記比較結果に基づいて前記IDを特定し、
前記フィルタは、中心周波数が5MHzのバンドパスフィルタ又はカットオフ周波数が5MHzのローパスフィルタであることを特徴とする通信装置。 - 前記コンパレータは、前記フィルタの出力電位が前記閾値電位以上の場合はハイレベルの信号を出力し、前記閾値電位未満の場合はローレベルの信号を出力し、
前記判定部は、前記コンパレータのハイレベルの出力信号を1、ローレベルの出力信号を0としてIDを特定し、
前記起動用IDは、1が所定数連続する値であることを特徴とする請求項1に記載の通信装置。 - プロセッサと、
電気信号の電位レベルからIDを特定し、特定したIDが所定の起動用IDと一致するか否か判定する判定部と、
電気信号を受信し、電力が供給されている時は前記電気信号を前記プロセッサへ出力し、電力が供給されていない時は前記電気信号を前記判定部へ出力するネットワークインタフェースカードと、
短絡時に前記プロセッサ及び前記ネットワークインタフェースカードへ電力を供給し、開放時に電力供給を停止し、前記ネットワークインタフェースカードが所定の起動パケットを受信した時に短絡され、前記プロセッサによる待機状態への移行の決定に伴い開放される第1のスイッチと、
短絡時にネットワークインタフェースカードへ電力を供給し、開放時に電力供給を停止し、前記判定部による判定結果が一致した時に前記判定部により短絡され、前記判定結果が一致してから所定時間内に前記ネットワークインタフェースカードが前記起動パケットを受信しない場合に前記判定部により開放される第2のスイッチと、
短絡時に前記判定部へ電力を供給し、開放時に電力供給を停止し、前記プロセッサによる待機状態への移行の決定に伴い短絡され、前記第1のスイッチの短絡に伴い開放される第3のスイッチと、
を備え、
前記プロセッサは、待機状態への移行の決定に伴い、通信規格を10BASE−Tに変更し、
前記ネットワークインタフェースカードは、
前記電気信号の高電圧を遮断するパルストランス部と、
前記高電圧が遮断された電気信号の波形を整形するPHY部と、
前記整形された電気信号をイーサネット(登録商標)フレームとして処理し、前記プロセッサへ出力するMAC部と、
電力が供給されている時は前記高電圧が遮断された電気信号を前記PHY部の受信回路へ出力し、電力が供給されていない時は前記高電圧が遮断された電気信号を前記パルストランス部の送信回路及び前記判定部へ出力する第4のスイッチと、
を有し、
前記第4のスイッチから出力される前記高電圧が遮断された電気信号をフィルタリングする第1のフィルタと、
前記第4のスイッチから出力される前記高電圧が遮断された電気信号をフィルタリングする第2のフィルタと、
前記第1のフィルタの出力電位と第1の閾値電位とを比較し、第1の比較結果を出力する第1のコンパレータと、
前記第2のフィルタの出力電位と第2の閾値電位とを比較し、第2の比較結果を出力する第2のコンパレータと、
前記第1の比較結果及び第2の比較結果を入力信号とするXOR回路と、
が設けられ、
前記判定部は、前記XOR回路の出力信号に基づいて前記IDを特定し、
前記第1のフィルタは、中心周波数が5MHzのバンドパスフィルタ又はカットオフ周波数が5MHzのローパスフィルタであり、
前記第2のフィルタは、中心周波数が10MHzのバンドパスフィルタ又はカットオフ周波数が10MHzのハイパスフィルタであることを特徴とする通信装置。 - 前記第1のコンパレータは、前記第1のフィルタの出力電位が前記第1の閾値電位以上の場合はハイレベルの信号を出力し、前記第1の閾値電位未満の場合はローレベルの信号を出力し、
前記第2のコンパレータは、前記第2のフィルタの出力電位が前記第2の閾値電位以上の場合はハイレベルの信号を出力し、前記第2の閾値電位未満の場合はローレベルの信号を出力し、
前記判定部は、前記XOR回路のハイレベルの出力信号を1、ローレベルの出力信号を0としてIDを特定し、
前記起動用IDは、1が所定数連続する値であることを特徴とする請求項3に記載の通信装置。 - プロセッサと、電気信号の電位レベルからIDを特定し、特定したIDが所定の起動用IDと一致するか否か判定する判定部と、パルストランス部、PHY部、及びMAC部を有し、電気信号を受信し、電力が供給されている時は前記電気信号を前記プロセッサへ出力し、電力が供給されていない時は前記電気信号を前記判定部へ出力するネットワークインタフェースカードと、を備える通信装置の制御方法であって、
前記プロセッサによる待機状態への移行の決定に伴い、通信規格を10BASE−Tに変更し、前記プロセッサ及び前記ネットワークインタフェースカードへの電力供給を停止し、前記判定部へ電力を供給し、
前記判定部による判定結果が一致した時に、前記ネットワークインタフェースカードへ電力を供給し、
前記判定結果が一致してから所定時間内に前記ネットワークインタフェースカードが所定の起動パケットを受信しない場合に、前記ネットワークインタフェースカードへの電力供給を停止し、
前記判定結果が一致してから所定時間内に前記ネットワークインタフェースカードが所定の起動パケットを受信した場合に、前記プロセッサへ電力を供給し、前記判定部への電力供給を停止し、
前記パルストランス部を用いて、前記電気信号の高電圧を遮断し、
前記PHY部を用いて、前記高電圧が遮断された電気信号の波形を整形し、
前記MAC部を用いて、前記整形された電気信号をイーサネット(登録商標)フレームとして処理して前記プロセッサへ出力し、
前記ネットワークインタフェースカードに電力が供給されている時は、前記高電圧が遮断された電気信号を前記PHY部の受信回路へ出力し、
前記ネットワークインタフェースカードに電力が供給されていない時は、前記高電圧が遮断された電気信号を前記パルストランス部の送信回路及び前記判定部へ出力し、
前記高電圧が遮断された電気信号を中心周波数が5MHzのバンドパスフィルタ又はカットオフ周波数が5MHzのローパスフィルタでフィルタリングし、
前記判定部を用いて、前記フィルタの出力電位と所定の閾値電位との比較結果に基づいて前記IDを特定することを特徴とする通信装置の制御方法。 - プロセッサと、電気信号の電位レベルからIDを特定し、特定したIDが所定の起動用IDと一致するか否か判定する判定部と、パルストランス部、PHY部、及びMAC部を有し、電気信号を受信し、電力が供給されている時は前記電気信号を前記プロセッサへ出力し、電力が供給されていない時は前記電気信号を前記判定部へ出力するネットワークインタフェースカードと、を備える通信装置の制御方法であって、
前記プロセッサによる待機状態への移行の決定に伴い、通信規格を10BASE−Tに変更し、前記プロセッサ及び前記ネットワークインタフェースカードへの電力供給を停止し、前記判定部へ電力を供給し、
前記判定部による判定結果が一致した時に、前記ネットワークインタフェースカードへ電力を供給し、
前記判定結果が一致してから所定時間内に前記ネットワークインタフェースカードが所定の起動パケットを受信しない場合に、前記ネットワークインタフェースカードへの電力供給を停止し、
前記判定結果が一致してから所定時間内に前記ネットワークインタフェースカードが所定の起動パケットを受信した場合に、前記プロセッサへ電力を供給し、前記判定部への電力供給を停止し、
前記パルストランス部を用いて、前記電気信号の高電圧を遮断し、
前記PHY部を用いて、前記高電圧が遮断された電気信号の波形を整形し、
前記MAC部を用いて、前記整形された電気信号をイーサネット(登録商標)フレームとして処理して前記プロセッサへ出力し、
前記ネットワークインタフェースカードに電力が供給されている時は、前記高電圧が遮断された電気信号を前記PHY部の受信回路へ出力し、
前記ネットワークインタフェースカードに電力が供給されていない時は、前記高電圧が遮断された電気信号を前記パルストランス部の送信回路及び前記判定部へ出力し、
前記高電圧が遮断された電気信号を中心周波数が5MHzのバンドパスフィルタ又はカットオフ周波数が5MHzのローパスフィルタでフィルタリングし、フィルタの出力電位と第1の閾値電位とを比較した第1の比較結果と、前記高電圧が遮断された電気信号を中心周波数が10MHzのバンドパスフィルタ又はカットオフ周波数が10MHzのハイパスフィルタでフィルタリングし、フィルタの出力電位と第2の閾値電位とを比較した第2の比較結果とをXOR回路に入力し、
前記判定部を用いて、前記XOR回路の出力信号に基づいて前記IDを特定することを特徴とする通信装置の制御方法。 - プロセッサと、電気信号の電位レベルからIDを特定し、特定したIDが所定の起動用IDと一致するか否か判定する判定部と、パルストランス部、PHY部、及びMAC部を有し、電気信号を受信し、電力が供給されている時は前記電気信号を前記プロセッサへ出力し、電力が供給されていない時は前記電気信号を前記判定部へ出力するネットワークインタフェースカードと、を備える通信装置を制御するプログラムであって、
前記プロセッサによる待機状態への移行の決定に伴い、通信規格を10BASE−Tに変更し、前記プロセッサ及び前記ネットワークインタフェースカードへの電力供給を停止し、前記判定部へ電力を供給するステップと、
前記判定部による判定結果が一致した時に、前記ネットワークインタフェースカードへ電力を供給するステップと、
前記判定結果が一致してから所定時間内に前記ネットワークインタフェースカードが所定の起動パケットを受信しない場合に、前記ネットワークインタフェースカードへの電力供給を停止するステップと、
前記判定結果が一致してから所定時間内に前記ネットワークインタフェースカードが所定の起動パケットを受信した場合に、前記プロセッサへ電力を供給し、前記判定部への電力供給を停止するステップと、
前記パルストランス部を用いて前記電気信号の高電圧を遮断するステップと、
前記PHY部を用いて、前記高電圧が遮断された電気信号の波形を整形するステップと、
前記MAC部を用いて、前記整形された電気信号をイーサネット(登録商標)フレームとして処理して前記プロセッサへ出力するステップと、
前記ネットワークインタフェースカードに電力が供給されている時は、前記高電圧が遮断された電気信号を前記PHY部の受信回路へ出力するステップと、
前記ネットワークインタフェースカードに電力が供給されていない時は、前記高電圧が遮断された電気信号を前記パルストランス部の送信回路及び前記判定部へ出力するステップと、
前記高電圧が遮断された電気信号を中心周波数が5MHzのバンドパスフィルタ又はカットオフ周波数が5MHzのローパスフィルタでフィルタリングするステップと、
前記判定部を用いて、前記フィルタの出力電位と所定の閾値電位との比較結果に基づいて前記IDを特定するステップと、
をコンピュータに実行させることを特徴とするプログラム。 - プロセッサと、電気信号の電位レベルからIDを特定し、特定したIDが所定の起動用IDと一致するか否か判定する判定部と、パルストランス部、PHY部、及びMAC部を有し、電気信号を受信し、電力が供給されている時は前記電気信号を前記プロセッサへ出力し、電力が供給されていない時は前記電気信号を前記判定部へ出力するネットワークインタフェースカードと、を備える通信装置を制御するプログラムであって、
前記プロセッサによる待機状態への移行の決定に伴い、通信規格を10BASE−Tに変更し、前記プロセッサ及び前記ネットワークインタフェースカードへの電力供給を停止し、前記判定部へ電力を供給するステップと、
前記判定部による判定結果が一致した時に、前記ネットワークインタフェースカードへ電力を供給するステップと、
前記判定結果が一致してから所定時間内に前記ネットワークインタフェースカードが所定の起動パケットを受信しない場合に、前記ネットワークインタフェースカードへの電力供給を停止するステップと、
前記判定結果が一致してから所定時間内に前記ネットワークインタフェースカードが所定の起動パケットを受信した場合に、前記プロセッサへ電力を供給し、前記判定部への電力供給を停止するステップと、
前記パルストランス部を用いて、前記電気信号の高電圧を遮断するステップと、
前記PHY部を用いて、前記高電圧が遮断された電気信号の波形を整形するステップと、
前記MAC部を用いて、前記整形された電気信号をイーサネット(登録商標)フレームとして処理して前記プロセッサへ出力するステップと、
前記ネットワークインタフェースカードに電力が供給されている時は、前記高電圧が遮断された電気信号を前記PHY部の受信回路へ出力するステップと、
前記ネットワークインタフェースカードに電力が供給されていない時は、前記高電圧が遮断された電気信号を前記パルストランス部の送信回路及び前記判定部へ出力するステップと、
前記高電圧が遮断された電気信号を中心周波数が5MHzのバンドパスフィルタ又はカットオフ周波数が5MHzのローパスフィルタでフィルタリングし、フィルタの出力電位と第1の閾値電位とを比較した第1の比較結果と、前記高電圧が遮断された電気信号を中心周波数が10MHzのバンドパスフィルタ又はカットオフ周波数が10MHzのハイパスフィルタでフィルタリングし、フィルタの出力電位と第2の閾値電位とを比較した第2の比較結果とをXOR回路に入力するステップと、
前記判定部を用いて、前記XOR回路の出力信号に基づいて前記IDを特定するステップと、
をコンピュータに実行させることを特徴とするプログラム。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2009034827A JP5383243B2 (ja) | 2009-02-18 | 2009-02-18 | 通信装置及びその制御方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2009034827A JP5383243B2 (ja) | 2009-02-18 | 2009-02-18 | 通信装置及びその制御方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2010193126A JP2010193126A (ja) | 2010-09-02 |
JP5383243B2 true JP5383243B2 (ja) | 2014-01-08 |
Family
ID=42818700
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2009034827A Expired - Fee Related JP5383243B2 (ja) | 2009-02-18 | 2009-02-18 | 通信装置及びその制御方法 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP5383243B2 (ja) |
Families Citing this family (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102742252B (zh) | 2010-02-01 | 2015-09-09 | 株式会社索思未来 | 网络装置 |
JP2012049885A (ja) * | 2010-08-27 | 2012-03-08 | Denso Corp | トランシーバ及び通信装置 |
JP5091292B2 (ja) * | 2010-09-15 | 2012-12-05 | 株式会社日本自動車部品総合研究所 | 通信システム、トランシーバ、ノード |
JP5221617B2 (ja) * | 2010-09-24 | 2013-06-26 | 株式会社東芝 | 通信装置、通信システム、制御方法及びプログラム |
JP5662188B2 (ja) * | 2011-02-08 | 2015-01-28 | 株式会社日本自動車部品総合研究所 | 通信システム、トランシーバ、ノード |
JP5772240B2 (ja) | 2011-06-01 | 2015-09-02 | 株式会社リコー | 通信装置および通信方法 |
JP5677206B2 (ja) * | 2011-06-13 | 2015-02-25 | ルネサスエレクトロニクス株式会社 | データ受信装置、半導体集積回路、およびデータ受信装置の制御方法 |
JP2013058906A (ja) * | 2011-09-08 | 2013-03-28 | Denso Corp | 通信ネットワークシステム |
JP5870319B2 (ja) | 2011-08-15 | 2016-02-24 | パナソニックIpマネジメント株式会社 | ネットワーク端末、その制御方法およびネットワークシステム |
KR101333145B1 (ko) | 2011-12-20 | 2013-11-26 | 전남대학교산학협력단 | 서브 프로세서 장치, 이를 구비한 휴대단말 및 이를 구비한 센서 네트워크 시스템 |
JP6083950B2 (ja) * | 2012-05-21 | 2017-02-22 | キヤノン株式会社 | 画像形成装置、画像形成装置の制御方法、及びプログラム |
JP2016208120A (ja) * | 2015-04-16 | 2016-12-08 | 株式会社日本自動車部品総合研究所 | ネットワーク制御装置 |
Family Cites Families (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS6231232A (ja) * | 1985-08-02 | 1987-02-10 | Nec Corp | ロ−カル・エリア・ネツトワ−ク |
JPS62112440A (ja) * | 1985-11-12 | 1987-05-23 | Oki Electric Ind Co Ltd | 遠隔電源制御方式 |
JPS62114351A (ja) * | 1985-11-13 | 1987-05-26 | Oki Electric Ind Co Ltd | 遠隔電源制御方式 |
JP4046776B2 (ja) * | 1998-03-10 | 2008-02-13 | コーニンクレッカ フィリップス エレクトロニクス エヌ ヴィ | データ伝送システム |
JP2002271334A (ja) * | 2001-03-13 | 2002-09-20 | Ricoh Co Ltd | ネットワーク端末制御装置およびネットワーク端末制御方法 |
JP2005175625A (ja) * | 2003-12-08 | 2005-06-30 | Hitachi Ltd | リモート制御システム及び方法 |
CN101065931A (zh) * | 2004-11-24 | 2007-10-31 | 松下电器产业株式会社 | 无线lan传输系统和无线通信终端 |
JP2007276341A (ja) * | 2006-04-10 | 2007-10-25 | Canon Inc | 通信装置 |
-
2009
- 2009-02-18 JP JP2009034827A patent/JP5383243B2/ja not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
JP2010193126A (ja) | 2010-09-02 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5383243B2 (ja) | 通信装置及びその制御方法 | |
JP5187277B2 (ja) | 情報処理装置、及びモード切り替え方法 | |
US7995605B2 (en) | Apparatus and method for implementing a suspend mode in an ethernet-based communications system | |
JP4786381B2 (ja) | 通信装置および通信装置の制御方法 | |
WO2023065886A1 (zh) | 唤醒方法、装置及电子设备 | |
JP5905678B2 (ja) | トランシーバ | |
JP2008141252A (ja) | 通信機器、通信方法、通信回路、通信システム、プログラム、およびプログラムを記録したコンピュータ読み取り可能な記録媒体 | |
US20120191998A1 (en) | Dynamic power management in a communications device | |
WO2018095181A1 (zh) | 数据传输方法及装置 | |
JP2013030932A (ja) | 通信システム及び、当該通信システムに用いられるサブマスタノード | |
US10038459B2 (en) | Network control device | |
JP2003152614A (ja) | 一対多の無線通信における通信の干渉及び切れ現象を防止することが可能な無線通信方法 | |
JP5382818B2 (ja) | 通信回路および通信方法 | |
KR101208894B1 (ko) | 생체이식형 의료기기의 데이터 송수신 장치 및 방법 | |
EP1578065B1 (en) | Data transmission device, data transmission system, and method | |
JP2019106724A (ja) | ネットワーク制御装置 | |
JP4239025B2 (ja) | 通信端末装置及びその起動方法並びに通信システム | |
CN112419700A (zh) | 一种自适应单线异步通信电路、通信方法及装置 | |
JP4977943B2 (ja) | 通信システム | |
CN104900032B (zh) | 无线设备控制方法及系统 | |
JP2006174187A (ja) | リモコン信号受信装置 | |
JP3823288B2 (ja) | ネットワーク送受信機用の自動検出システムおよび方法 | |
JP2003141673A (ja) | サーボシステム | |
JP2012095272A (ja) | 通信装置、通信装置の制御方法及びプログラム | |
CN209785089U (zh) | 一种智能门锁 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20110916 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20121210 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20121214 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20130207 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20130510 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20130705 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20130906 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20131001 |
|
LAPS | Cancellation because of no payment of annual fees |