JP5215552B2 - 強誘電体メモリ装置の製造方法 - Google Patents
強誘電体メモリ装置の製造方法 Download PDFInfo
- Publication number
- JP5215552B2 JP5215552B2 JP2006321467A JP2006321467A JP5215552B2 JP 5215552 B2 JP5215552 B2 JP 5215552B2 JP 2006321467 A JP2006321467 A JP 2006321467A JP 2006321467 A JP2006321467 A JP 2006321467A JP 5215552 B2 JP5215552 B2 JP 5215552B2
- Authority
- JP
- Japan
- Prior art keywords
- barrier film
- hydrogen barrier
- film
- insulating film
- ferroelectric
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D1/00—Resistors, capacitors or inductors
- H10D1/60—Capacitors
- H10D1/68—Capacitors having no potential barriers
- H10D1/692—Electrodes
- H10D1/694—Electrodes comprising noble metals or noble metal oxides
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B53/00—Ferroelectric RAM [FeRAM] devices comprising ferroelectric memory capacitors
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B53/00—Ferroelectric RAM [FeRAM] devices comprising ferroelectric memory capacitors
- H10B53/30—Ferroelectric RAM [FeRAM] devices comprising ferroelectric memory capacitors characterised by the memory core region
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D1/00—Resistors, capacitors or inductors
- H10D1/60—Capacitors
- H10D1/68—Capacitors having no potential barriers
- H10D1/682—Capacitors having no potential barriers having dielectrics comprising perovskite structures
- H10D1/688—Capacitors having no potential barriers having dielectrics comprising perovskite structures comprising barrier layers to prevent diffusion of hydrogen or oxygen
Landscapes
- Semiconductor Memories (AREA)
Description
しかし、強誘電体メモリ装置の製造プロセスでは、キャパシタ間のギャップを埋め込む場合、前述したように強誘電性キャパシタの特性劣化を引き起こすことなく行う必要があることから、単なる金属配線間を埋め込む場合に比べてはるかに厳しい制約がある。すなわち、高密度プラズマ(HDP)によるプラズマダメージや、HDP・SOGの成膜中に発生する水素・水によるダメージによってキャパシタの特性劣化が引き起こされてしまうため、こうしたダメージのない成膜・埋め込みの技術が求められているのである。
本発明の強誘電体メモリ装置の製造方法は、基体上に下部電極と強誘電体膜と上部電極とからなる強誘電体キャパシタを形成する工程と、前記強誘電体キャパシタを覆って前記基体上に第1水素バリア膜を化学気相成長法で形成する工程と、前記第1水素バリア膜上に絶縁膜を形成する工程と、前記絶縁膜をエッチバックし、前記強誘電体キャパシタの側部に前記絶縁膜からなるサイドウォールを形成する工程と、前記第1水素バリア膜上及び前記サイドウォール上に第2水素バリア膜を化学気相成長法で形成する工程と、前記第2水素バリア膜上に層間絶縁膜を形成する工程と、を有してなることを特徴としている。
また、第1水素バリア膜と第2水素バリア膜とで強誘電体キャパシタを覆っているので、強誘電体キャパシタの水素に対する耐性を良好に確保することができる。
したがって、この製造方法によれば、キャパシタの高密度化を可能にし、しかも特性の劣化による信頼性低下を防止した、強誘電体メモリ装置を得ることができる。
前記したようにアルミニウム酸化物はカバレッジ性が良いことから、キャパシタ間の比較的狭い隙間や、サイドウォール間の狭い隙間を良好に埋め込むことが可能になる。
このように、化学気相成長法の一種である原子層気相成長法を用いれば、カバレッジ性がより良くなることから、前記のサイドウォール間が狭小化しても、この狭い隙間を確実に埋め込むことができるようになる。
このようにすれば、サイドウォール中に水分や水素などが残留していても、加熱処理を行うことにより、これら水分や水素をサイドウォール中から除去することができる。すなわち、サイドウォール形成後、これを覆って第2水素バリア膜を形成することから、サイドウォール中に水分や水素などが残留したままであると、該第2水素バリア膜で封止されて除去されずに残留した水分や水素が、得られた製品の膜中を拡散することなどによってキャパシタ等に悪影響を与えてしまい、特性の劣化を引き起こして信頼性を損なうおそれがある。しかし、前記したように第2水素バリア膜の形成前に水分や水素をサイドウォール中から除去しておけば、特性の劣化を確実に防止することが可能になる。
まず、本発明の強誘電体メモリ装置の製造方法の説明に先立ち、この製造方法によって製造される強誘電体メモリ装置の一例を説明する。図1は、本発明の製造方法によって製造される強誘電体メモリ装置の一例を模式的に示す側断面図であり、図1中符号1は強誘電体メモリ装置である。この強誘電体メモリ装置1は、1T/1C型のメモリセル構造を有したスタック型のもので、基体2と、この基体2上に形成された強誘電体キャパシタ3とを備えて構成されたものである。なお、本実施形態では1T/1C型のメモリセル構造のものについて説明するが、本発明は1T/1C型に限定されないのはもちろんである。
下部電極14及び上部電極16は、イリジウム(Ir)や、酸化イリジウム(IrO2)、白金(Pt)、ルテニウム(Ru)、酸化ルテニウム(RuO2)等からなるもので、本実施形態では特にイリジウムによって形成されている。
強誘電体膜15は、ペロブスカイト型の結晶構造を有し、ABXO3の一般式で示されるもので、具体的には、Pb(Zr、Ti)O3(PZT)や(Pb、La)(Zr、Ti)O3(PLZT)、さらに、これら材料にニオブ(Nb)等の金属が加えられたものなどによって形成されたものである。本実施形態では、特にPZTによって形成されている。
なお、コンタクトホール17に埋設されたプラグ18は、本実施形態ではタングステン(W)によって形成されている。
さらに、この層間絶縁膜22上には、前記配線等を覆って別の層間絶縁膜(図示せず)が形成されている。
まず、図2(a)に示すように、予め公知の手法によってシリコン基板4に駆動トランジスタ5を形成し、続いてCVD法等により酸化珪素(SiO2)を成膜し、さらにこれをCMP法等によって平坦化することにより、第1下地絶縁膜6を形成する。
第2下地絶縁膜7については、CVD法等によって酸化珪素(SiO2)を成膜し、さらにこれをCMP法等によって平坦化することにより、第2下地絶縁膜7を形成する。
次に、この酸素バリア層13a上に、下部電極14の形成材料であるイリジウムをスパッタ法等によって成膜し、下部電極層14aを形成する。
次いで、この強誘電体層15a上に、上部電極16の形成材料であるイリジウムをスパッタ法等によって成膜し、上部電極層16aを形成する。
なお、絶縁膜20aの成膜法としては、前記したように強誘電体キャパシタ3に対するダメージが十分に小さい方法として、他に例えばスパッタ法によるSiO2の成膜を挙げることができる。しかし、この方法も、カバレッジ性についてはプラズマTEOS法と同様に、良好であるとは言えない。
こうして形成されたサイドウォール20、20には、微量ではあるが水素や水が残存しており、以後の工程中に少しずつ強誘電体キャパシタに拡散していく危険がある。特にこのサイドウォール20、20上には第2水素バリア膜が形成されるので、残存水素及び水はその内側に閉じ込められてしまうので影響は小さくない。そこで、第2水素バリア膜の形成前に、サイドウォール20、20から残存水素及び水を除去するための加熱処理をすることが有効である。具体的には、酸素もしくは窒素雰囲気下で450℃〜600℃の温度で処理するものである。
このようにしてエッチングを行うと、エッチング耐性が高く、したがってエッチング性が悪いAlOxからなる第2水素バリア膜21と第1水素バリア膜19とが直接積層されているため、これが見掛け上単一層となることにより、加工上の障害となってエッチングの負荷が大きくなるのが抑えられる。したがって、水素バリア膜を二層設けることにより、強誘電体キャパシタ3の特性劣化をより良好に防止しているにもかかわらず、コンタクトホールの加工性については水素バリア膜が一層である場合と同等にすることができる。
その後、前記上部電極16に通じるコンタクトホール(図示せず)を層間絶縁膜22に形成し、さらにこのコンタクトホール内にプラグ(図示せず)を埋設する。そして、層間絶縁膜22上に別の層間絶縁膜(図示せず)等を形成することにより、強誘電体メモリ装置1を得る。
また、第1水素バリア膜19と第2水素バリア膜20とで強誘電体キャパシタを二重に覆っているので、強誘電体キャパシタ3の水素に対する耐性を良好に確保することができる。
したがって、この製造方法によれば、強誘電体キャパシタ3の高密度化を可能にし、しかも特性の劣化による信頼性低下を防止した、信頼性の高い強誘電体メモリ装置1を得ることができる。
Claims (2)
- 基体上に下部電極と強誘電体膜と上部電極を各々有する第1および第2の強誘電体キャパシタを形成する工程と、
前記第1および第2の強誘電体キャパシタを覆って前記基体上に第1水素バリア膜を化学気相成長法で形成する工程と、
前記第1水素バリア膜上に絶縁膜を形成する工程と、
前記絶縁膜をエッチバックし、前記第1の強誘電体キャパシタの側部に前記絶縁膜からなる第1のサイドウォールを形成するとともに前記第2の強誘電体キャパシタの側部に前記絶縁膜からなる第2のサイドウォールを形成する工程と、
前記第1水素バリア膜上及び前記第1および第2のサイドウォール上に第2水素バリア膜を化学気相成長法で形成する工程と、
前記第2水素バリア膜上に層間絶縁膜を形成する工程と、
前記第1のサイドウォールおよび前記第2のサイドウォールを形成する工程と前記第2水素バリア膜を化学気相成長法で形成する工程との間に、前記第1のサイドウォールおよび前記第2のサイドウォールの加熱処理を行う工程と、を有し、
前記第1水素バリア膜及び第2水素バリア膜がアルミニウム酸化物であり、
前記第1および第2のサイドウォールの一部が互いに接することを特徴とする強誘電体メモリ装置の製造方法。 - 前記第1水素バリア膜及び第2水素バリア膜の形成法として、原子層気相成長法を用いることを特徴と請求項1記載の強誘電体メモリ装置の製造方法。
Priority Applications (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2006321467A JP5215552B2 (ja) | 2006-11-29 | 2006-11-29 | 強誘電体メモリ装置の製造方法 |
| US11/998,177 US7642099B2 (en) | 2006-11-29 | 2007-11-28 | Manufacturing method for ferroelectric memory device |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2006321467A JP5215552B2 (ja) | 2006-11-29 | 2006-11-29 | 強誘電体メモリ装置の製造方法 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JP2008135617A JP2008135617A (ja) | 2008-06-12 |
| JP5215552B2 true JP5215552B2 (ja) | 2013-06-19 |
Family
ID=39527813
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2006321467A Expired - Fee Related JP5215552B2 (ja) | 2006-11-29 | 2006-11-29 | 強誘電体メモリ装置の製造方法 |
Country Status (2)
| Country | Link |
|---|---|
| US (1) | US7642099B2 (ja) |
| JP (1) | JP5215552B2 (ja) |
Families Citing this family (9)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2011061085A (ja) * | 2009-09-11 | 2011-03-24 | Toshiba Corp | 強誘電体記憶装置 |
| US10847201B2 (en) | 2019-02-27 | 2020-11-24 | Kepler Computing Inc. | High-density low voltage non-volatile differential memory bit-cell with shared plate line |
| US11476261B2 (en) | 2019-02-27 | 2022-10-18 | Kepler Computing Inc. | High-density low voltage non-volatile memory with unidirectional plate-line and bit-line and pillar capacitor |
| US11183503B2 (en) | 2019-07-31 | 2021-11-23 | Taiwan Semiconductor Manufacturing Company, Ltd. | Memory cell having top and bottom electrodes defining recesses |
| US11527277B1 (en) | 2021-06-04 | 2022-12-13 | Kepler Computing Inc. | High-density low voltage ferroelectric memory bit-cell |
| US12108609B1 (en) | 2022-03-07 | 2024-10-01 | Kepler Computing Inc. | Memory bit-cell with stacked and folded planar capacitors |
| US20230395134A1 (en) | 2022-06-03 | 2023-12-07 | Kepler Computing Inc. | Write disturb mitigation for non-linear polar material based multi-capacitor bit-cell |
| US12347476B1 (en) | 2022-12-27 | 2025-07-01 | Kepler Computing Inc. | Apparatus and method to improve sensing noise margin in a non-linear polar material based bit-cell |
| US12334127B2 (en) | 2023-01-30 | 2025-06-17 | Kepler Computing Inc. | Non-linear polar material based multi-capacitor high density bit-cell |
Family Cites Families (6)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2005229001A (ja) * | 2004-02-16 | 2005-08-25 | Toshiba Corp | 半導体装置及び半導体装置の製造方法 |
| JP3793207B2 (ja) * | 2004-03-18 | 2006-07-05 | 株式会社東芝 | 強誘電体記憶装置及びその製造方法 |
| JP2006005234A (ja) * | 2004-06-18 | 2006-01-05 | Seiko Epson Corp | 半導体装置の製造方法及び半導体装置 |
| JP4803995B2 (ja) * | 2004-06-28 | 2011-10-26 | 富士通セミコンダクター株式会社 | 半導体装置及びその製造方法 |
| JP2006019571A (ja) * | 2004-07-02 | 2006-01-19 | Toshiba Corp | 半導体記憶装置及びその製造方法 |
| JP2006222389A (ja) * | 2005-02-14 | 2006-08-24 | Toshiba Corp | 半導体記憶装置及びその製造方法 |
-
2006
- 2006-11-29 JP JP2006321467A patent/JP5215552B2/ja not_active Expired - Fee Related
-
2007
- 2007-11-28 US US11/998,177 patent/US7642099B2/en not_active Expired - Fee Related
Also Published As
| Publication number | Publication date |
|---|---|
| US7642099B2 (en) | 2010-01-05 |
| US20080145954A1 (en) | 2008-06-19 |
| JP2008135617A (ja) | 2008-06-12 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JP4453846B2 (ja) | 強誘電体メモリ装置およびその製造方法 | |
| JP2006049795A (ja) | 半導体装置及びその製造方法 | |
| US7642099B2 (en) | Manufacturing method for ferroelectric memory device | |
| JP2003347517A (ja) | 半導体装置及びその製造方法 | |
| JP2007150025A (ja) | 強誘電体メモリの製造方法 | |
| US8324671B2 (en) | Semiconductor device and method of manufacturing the same | |
| JP5168273B2 (ja) | 半導体装置とその製造方法 | |
| US20080020492A1 (en) | Ferroelectric memory and its manufacturing method | |
| JP4893304B2 (ja) | 半導体装置及びその製造方法 | |
| JP2003086771A (ja) | 容量素子、半導体記憶装置及びその製造方法 | |
| JP4578471B2 (ja) | 半導体装置及びその製造方法 | |
| JP5024046B2 (ja) | 半導体装置とその製造方法 | |
| JP2004087807A (ja) | 半導体装置及びその製造方法 | |
| JP4930371B2 (ja) | 半導体装置及びその製造方法 | |
| JP4580284B2 (ja) | 強誘電体素子の製造方法 | |
| JP5242044B2 (ja) | 強誘電体メモリ装置とその製造方法 | |
| JP4661572B2 (ja) | 強誘電体メモリ、及び強誘電体メモリの製造方法 | |
| JP5022679B2 (ja) | 強誘電体メモリ装置の製造方法 | |
| JP2010040905A (ja) | 半導体装置およびその製造方法 | |
| JP4809367B2 (ja) | 半導体装置とその製造方法 | |
| JP4968063B2 (ja) | 半導体装置及びその製造方法 | |
| JP2006269764A (ja) | 強誘電体記憶装置および製造方法 | |
| JP2005327989A (ja) | 半導体装置及びその製造方法 | |
| JP2007242930A (ja) | 強誘電体メモリ装置の製造方法及び強誘電体メモリ装置 | |
| JP2010153897A (ja) | 半導体装置の製造方法 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| A711 | Notification of change in applicant |
Free format text: JAPANESE INTERMEDIATE CODE: A712 Effective date: 20081219 |
|
| RD03 | Notification of appointment of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7423 Effective date: 20090210 |
|
| A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20090812 |
|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A821 Effective date: 20090813 |
|
| RD04 | Notification of resignation of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7424 Effective date: 20120127 |
|
| A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20120306 |
|
| A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20120308 |
|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20120426 |
|
| A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20120529 |
|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20120726 |
|
| A02 | Decision of refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A02 Effective date: 20120821 |
|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20121116 |
|
| A911 | Transfer to examiner for re-examination before appeal (zenchi) |
Free format text: JAPANESE INTERMEDIATE CODE: A911 Effective date: 20130111 |
|
| TRDD | Decision of grant or rejection written | ||
| A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20130219 |
|
| A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20130301 |
|
| R150 | Certificate of patent or registration of utility model |
Ref document number: 5215552 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
| FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20160308 Year of fee payment: 3 |
|
| S111 | Request for change of ownership or part of ownership |
Free format text: JAPANESE INTERMEDIATE CODE: R313117 |
|
| R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
| S531 | Written request for registration of change of domicile |
Free format text: JAPANESE INTERMEDIATE CODE: R313531 |
|
| R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
| LAPS | Cancellation because of no payment of annual fees |