JP5078393B2 - フィルターの中心周波数を自動的に校正できる校正ループ、フィルター回路及び関連方法 - Google Patents
フィルターの中心周波数を自動的に校正できる校正ループ、フィルター回路及び関連方法 Download PDFInfo
- Publication number
- JP5078393B2 JP5078393B2 JP2007054520A JP2007054520A JP5078393B2 JP 5078393 B2 JP5078393 B2 JP 5078393B2 JP 2007054520 A JP2007054520 A JP 2007054520A JP 2007054520 A JP2007054520 A JP 2007054520A JP 5078393 B2 JP5078393 B2 JP 5078393B2
- Authority
- JP
- Japan
- Prior art keywords
- integrator
- filter
- operating voltage
- oscillator
- amplitude
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03H—IMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
- H03H11/00—Networks using active elements
- H03H11/02—Multiple-port networks
- H03H11/04—Frequency selective two-port networks
- H03H11/0422—Frequency selective two-port networks using transconductance amplifiers, e.g. gmC filters
- H03H11/0472—Current or voltage controlled filters
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03H—IMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
- H03H11/00—Networks using active elements
- H03H11/02—Multiple-port networks
- H03H11/04—Frequency selective two-port networks
- H03H11/0422—Frequency selective two-port networks using transconductance amplifiers, e.g. gmC filters
- H03H11/0444—Simulation of ladder networks
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03H—IMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
- H03H11/00—Networks using active elements
- H03H11/02—Multiple-port networks
- H03H11/04—Frequency selective two-port networks
- H03H2011/0494—Complex filters
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03H—IMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
- H03H2210/00—Indexing scheme relating to details of tunable filters
- H03H2210/01—Tuned parameter of filter characteristics
- H03H2210/012—Centre frequency; Cut-off frequency
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03H—IMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
- H03H2210/00—Indexing scheme relating to details of tunable filters
- H03H2210/02—Variable filter component
- H03H2210/021—Amplifier, e.g. transconductance amplifier
- H03H2210/023—Tuning of transconductance via tail current source
Landscapes
- Networks Using Active Elements (AREA)
- Channel Selection Circuits, Automatic Tuning Circuits (AREA)
- Oscillators With Electromechanical Resonators (AREA)
- Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
Description
12 校正ループ
13 発振器
14 積分器
15 振幅比較器
16 動作電圧調整器
18 フィルター
22、24 電圧源
26 ジャイレーター
152、262 第一入力端
154、264 第二入力端
162 入力端
164 出力端
266 第一出力端
268 第二出力端
C コンデンサー
CLK 基準クロック信号
fc 中心周波数
fu ユニティー利得周波数
gm トランスコンダクタ
gm1 第一トランスコンダクタ
gm2 第二トランスコンダクタ
gm3 第三トランスコンダクタ
gm4 第四トランスコンダクタ
V1 動作電圧
VinI、VinQ、Vin 入力電圧
VoutI、VoutQ、Vout 出力電圧
Claims (9)
- フィルターの中心周波数を自動的に校正できる校正ループであって、
基準クロック信号を生成する発振器と、
前記発振器に結合され、前記基準クロック信号と動作電圧に基づいて出力振幅を生成する積分器と、
第一入力端が前記積分器に結合され、第二入力端が前記発振器に結合され、前記積分器による前記出力振幅と前記発振器による前記基準クロック信号の振幅を比較して比較結果を出力する振幅比較器と、
前記振幅比較器に結合される入力端と、前記積分器に結合される出力端を有し、前記振幅比較器から出力された前記比較結果に基づいて前記積分器に入力する前記動作電圧を調整する動作電圧調整器と、
を含み、
前記発振器と前記動作電圧調整器に結合され、前記基準クロック信号と前記動作電圧に基づいて駆動信号を生成するトランスコンダクタと、前記トランスコンダクタに結合され、前記トランスコンダクタによる前記駆動信号に基づいて充放電を行い、前記出力振幅を生成するコンデンサーと、を含む前記積分器がユニティー利得周波数を有し、前記ユニティー利得周波数が前記積分器の前記トランスコンダクタ及び前記コンデンサーによって定められ、前記出力振幅が前記ユニティー利得周波数に対応しており、
前記積分器の前記ユニティー利得周波数が前記フィルターの中心周波数に対応しており、
前記積分器が前記動作電圧調整器により調整された前記動作電圧によって前記出力振幅を生成することで、前記フィルターの中心周波数を校正する、
ことを特徴とする校正ループ。 - 前記発振器、前記積分器、前記振幅比較器及び前記動作電圧調整器が同一チップに設けられることを特徴とする請求項1記載の校正ループ。
- 前記発振器が石英発振器であることを特徴とする請求項1記載の校正ループ。
- フィルターの中心周波数を自動的に校正できるフィルター回路であって、
基準クロック信号を生成する発振器と、
前記発振器に結合され、前記基準クロック信号と動作電圧に基づいて出力振幅を生成する積分器と、
前記積分器に結合される第一入力端と、前記発振器に結合される第二入力端を有し、前記積分器による前記出力振幅と前記発振器による前記基準クロック信号の振幅を比較して比較結果を出力する振幅比較器と、
前記動作電圧に基づいて前記中心周波数を生成する前記フィルターと、
前記振幅比較器に結合される入力端と、前記積分器と前記フィルターに結合される出力端を有し、前記振幅比較器から出力された前記比較結果に基づいて前記積分器に入力する前記動作電圧を調整する動作電圧調整器と、
を含み、
前記発振器と前記動作電圧調整器に結合され、前記基準クロック信号と前記動作電圧に基づいて駆動信号を生成するトランスコンダクタと、前記トランスコンダクタに結合され、前記トランスコンダクタによる前記駆動信号に基づいて充放電を行い、前記出力振幅を生成するコンデンサーと、を含む前記積分器がユニティー利得周波数を有し、前記ユニティー利得周波数が前記積分器の前記トランスコンダクタ及び前記コンデンサーによって定められ、前記出力振幅が前記ユニティー利得周波数に対応しており、
前記積分器の前記ユニティー利得周波数が前記フィルターの中心周波数に対応しており、
前記積分器が前記動作電圧調整器により調整された前記動作電圧によって前記出力振幅を生成することで、前記フィルターの中心周波数を校正する、
ことを特徴とするフィルター回路。 - 前記発振器、前記積分器、前記振幅比較器、前記動作電圧調整器及び前記フィルターが同一チップに設けられることを特徴とする請求項4記載のフィルター回路。
- 前記発振器が石英発振器であることを特徴とする請求項4記載のフィルター回路。
- 前記フィルターがトランスコンダクタンス−コンデンサー(gm−C)フィルターであることを特徴とする請求項4記載のフィルター回路。
- 前記フィルターが複数のトランスコンダクタと複数のコンデンサーを有することを特徴とする請求項4記載のフィルター回路。
- 請求項1に記載の校正ループにおけるフィルターの中心周波数を自動的に校正する方法であって、
(a)前記発振器により、基準クロック信号を生成し、
(b)前記積分器により、前記基準クロック信号と動作電圧に基づいて出力振幅を生成し、
(c)前記振幅比較器により、前記出力振幅と前記基準クロック信号の振幅を比較して比較結果を出力し、
(d)前記動作電圧調整器により、前記比較結果に基づいて前記動作電圧を調整し、更に、前記積分器により、調整済の前記動作電圧に基づいてフィルターの中心周波数を調整するステップを含み、
前記ステップ(b)は更に、
(e)前記基準クロック信号と前記動作電圧に基づいて駆動信号を生成し、
(f)前記駆動信号に基づいて充放電を行い、前記出力振幅を生成するステップを含む
ことを特徴とする校正方法。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW095108642 | 2006-03-14 | ||
TW095108642A TWI311401B (en) | 2006-03-14 | 2006-03-14 | Calibration loop, filter circuit and related method capable of auto adjusting center frequency of a filter |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2007251942A JP2007251942A (ja) | 2007-09-27 |
JP5078393B2 true JP5078393B2 (ja) | 2012-11-21 |
Family
ID=38582350
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2007054520A Expired - Fee Related JP5078393B2 (ja) | 2006-03-14 | 2007-03-05 | フィルターの中心周波数を自動的に校正できる校正ループ、フィルター回路及び関連方法 |
Country Status (3)
Country | Link |
---|---|
US (1) | US20070229174A1 (ja) |
JP (1) | JP5078393B2 (ja) |
TW (1) | TWI311401B (ja) |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI305986B (en) * | 2006-03-14 | 2009-02-01 | Princeton Technology Corp | Fsk demodulator, fm demodulator and related method with a build-in band-pass filter |
US8169551B2 (en) * | 2007-12-07 | 2012-05-01 | Himax Technologies Limited | Method and apparatus for adjusting center frequency of filter |
CN102035473A (zh) * | 2009-10-01 | 2011-04-27 | 邓加慧 | 高稳定性正弦波信号发生器 |
Family Cites Families (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS50140235A (ja) * | 1974-04-27 | 1975-11-10 | ||
JPH01183908A (ja) * | 1988-01-18 | 1989-07-21 | Nec Ic Microcomput Syst Ltd | フィルタ回路 |
JPH03175714A (ja) * | 1989-12-04 | 1991-07-30 | Nec Corp | フィルタ回路 |
JP3563204B2 (ja) * | 1996-06-19 | 2004-09-08 | 株式会社ルネサステクノロジ | フィルタ |
JP3550271B2 (ja) * | 1997-05-06 | 2004-08-04 | 株式会社ルネサステクノロジ | フィルタ回路 |
JP2003078392A (ja) * | 2001-09-04 | 2003-03-14 | Sony Corp | 自動追従型バンドパスフィルタおよび光ディスク再生装置 |
US7203474B2 (en) * | 2001-10-24 | 2007-04-10 | Rohm Co., Ltd. | Receiver system |
JP2005204204A (ja) * | 2004-01-19 | 2005-07-28 | Nec Electronics Corp | 周波数設定回路 |
JP2005223439A (ja) * | 2004-02-03 | 2005-08-18 | Nec Electronics Corp | 周波数設定回路 |
JP4443424B2 (ja) * | 2005-01-06 | 2010-03-31 | 富士通マイクロエレクトロニクス株式会社 | アナログフィルタ回路 |
TWI305986B (en) * | 2006-03-14 | 2009-02-01 | Princeton Technology Corp | Fsk demodulator, fm demodulator and related method with a build-in band-pass filter |
-
2006
- 2006-03-14 TW TW095108642A patent/TWI311401B/zh not_active IP Right Cessation
- 2006-11-23 US US11/562,991 patent/US20070229174A1/en not_active Abandoned
-
2007
- 2007-03-05 JP JP2007054520A patent/JP5078393B2/ja not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
US20070229174A1 (en) | 2007-10-04 |
JP2007251942A (ja) | 2007-09-27 |
TW200735527A (en) | 2007-09-16 |
TWI311401B (en) | 2009-06-21 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US7180364B2 (en) | Filter apparatus including slave gm-C filter with frequency characteristics automatically tuned by master circuit | |
EP0851578B1 (en) | Filter circuit | |
JPH07212185A (ja) | アナログフィルタ回路 | |
US7443214B2 (en) | PLL circuit and frequency setting circuit using the same | |
US7626449B2 (en) | Apparatus and method for tuning center frequency of a filter | |
JP2006191373A (ja) | アナログフィルタ回路、およびその調整方法 | |
JP5078393B2 (ja) | フィルターの中心周波数を自動的に校正できる校正ループ、フィルター回路及び関連方法 | |
CN110224689B (zh) | 起振电路 | |
US7436260B2 (en) | Controlling the ratio of amplification factors between linear amplifiers | |
JP2018537913A (ja) | チャンネル選択フィルタを備えた高線形性WiGigベースバンドアンプ | |
De Veirman et al. | Fully-integrated 5 to 15 MHz programmable bipolar Bessel lowpass filter | |
CN113098402B (zh) | 一种中心频率自校准的低功耗带通放大电路 | |
JP5571932B2 (ja) | フィルタ回路 | |
KR100537333B1 (ko) | 군지연 보상 회로를 가지는 이퀄라이저 | |
WO2004105234A1 (en) | Improvements in or relating to transconductor circuits | |
CN213937860U (zh) | 一种可重构跨导转换偏置电路 | |
Angkeaw et al. | Tunable PID controller based on log-domain circuits | |
JP2004228625A (ja) | ヒステリシスコンパレータ | |
Mehrmanesh et al. | A 1.8 V high dynamic range CMOS Gm-C filter for portable video systems | |
JP2001177063A (ja) | 半導体装置及び増幅回路並びにアクティブフィルタ | |
Miodrag et al. | A temperature compensated MOSFET-C band-pass filter in 0.35 um CMOS technology | |
Singh et al. | High performance CMOS low power/low voltage operational transconductance amplifier | |
CN109155625B (zh) | 可调谐滤波器 | |
Seth et al. | Design and optimization of continuous-time filters using geometric programming | |
Zjajo et al. | Digitally programmable continuous-time biquad filter in 65-nm CMOS |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20100119 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20100416 |
|
A02 | Decision of refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A02 Effective date: 20100706 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20101020 |
|
A911 | Transfer to examiner for re-examination before appeal (zenchi) |
Free format text: JAPANESE INTERMEDIATE CODE: A911 Effective date: 20101029 |
|
A912 | Re-examination (zenchi) completed and case transferred to appeal board |
Free format text: JAPANESE INTERMEDIATE CODE: A912 Effective date: 20101224 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20120828 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20150907 Year of fee payment: 3 |
|
R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
LAPS | Cancellation because of no payment of annual fees |