JP5031667B2 - 画素階調の拡張方法、画素キャパシタ充電時間駆動方法及び装置 - Google Patents
画素階調の拡張方法、画素キャパシタ充電時間駆動方法及び装置 Download PDFInfo
- Publication number
- JP5031667B2 JP5031667B2 JP2008141733A JP2008141733A JP5031667B2 JP 5031667 B2 JP5031667 B2 JP 5031667B2 JP 2008141733 A JP2008141733 A JP 2008141733A JP 2008141733 A JP2008141733 A JP 2008141733A JP 5031667 B2 JP5031667 B2 JP 5031667B2
- Authority
- JP
- Japan
- Prior art keywords
- voltage
- gray scale
- grade
- pixel
- low
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3685—Details of drivers for data electrodes
- G09G3/3688—Details of drivers for data electrodes suitable for active matrices only
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/2007—Display of intermediate tones
- G09G3/2011—Display of intermediate tones by amplitude modulation
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/2007—Display of intermediate tones
- G09G3/2077—Display of intermediate tones by a combination of two or more gradation control methods
- G09G3/2081—Display of intermediate tones by a combination of two or more gradation control methods with combination of amplitude modulation and time modulation
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G5/00—Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
- G09G5/36—Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the display of a graphic pattern, e.g. using an all-points-addressable [APA] memory
- G09G5/39—Control of the bit-mapped memory
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M3/00—Conversion of analogue values to or from differential modulation
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0243—Details of the generation of driving signals
- G09G2310/0259—Details of the generation of driving signals with use of an analog or digital ramp generator in the column driver or in the pixel circuit
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/027—Details of drivers for data electrodes, the drivers handling digital grey scale data, e.g. use of D/A converters
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Liquid Crystal (AREA)
- Liquid Crystal Display Device Control (AREA)
Description
データバッファ内の高位の6bitデータ信号をフォーマット変換処理して、ミニ型の低圧差分信号或いは低振幅の差分信号を生成するステップと、
ミニ型の低圧差分信号或いは低振幅の差分信号をD/A変換して、画素キャパシタに出力されて当該画素キャパシタを充電する階調電圧を生成するステップと、
8bitの低圧差分信号中の低位の2bitデータ信号に基づいて、それに対応する遅延制御時間を選択し、当該遅延制御時間に基づいて、前述画素キャパシタを充電する時間に対して遅延処理を行うステップと、を含む。
8bitの低圧差分信号中の高位の6bitデータ信号を切り取ってフォーマット変換部に出力し、8bitの低圧差分信号中の低位の2bitデータ信号を第2ユニットに出力するための第1ユニットと、
前述高位の6bitデータ信号を、フォーマット変換処理によりミニ型の低圧差分信号或いは低振幅差分信号に変換するための前述フォーマット変換部と、
ミニ型の低圧差分信号或いは低振幅の差分信号をD/A変換して、画素キャパシタに出力されて当該画素キャパシタを充電する階調電圧を生成するためのD/A変換部と、
前述8bitの低圧差分信号中の低位の2bitデータ信号に基づいて、それに対応する遅延制御時間を選択し、当該遅延制御時間に基づいて、前述画素キャパシタを充電する時間に対して遅延処理を行う第2ユニットと、を含む。
従来の技術において、階調は、ソースドライバが液晶パネルでのそれぞれのソースチャネルの画素キャパシタに異なる階調電圧を発送して実現される。6bitのソースドライバが26=64スケールの階調電圧を生成することができ、当該階調で画素キャパシタを充電する。印加された異なるスケールの階調電圧に基づいて、画素キャパシタが0〜63種類の異なる充電状況を生成でき、画素キャパシタの電場の作用で、液晶分子が偏向して64スケール階調の表示効果を奏する。
前述実施例の中で説明したように、画素キャパシタの充電時間を制御して階調の拡張を実現する方法において、ノーマルホワイトの液晶表示パネルについて、グレースケールが階調電圧の低減につれて高くなり、グレースケールが高いほど、液晶表示パネルの表示可能な色が明るくなる。それに対して、ノーマルブラックの液晶表示パネルについて、グレースケールが同じく階調電圧の低減につれて高くなり、グレースケールが高いほど、液晶表示パネルの表示可能な色が暗くなる。ノーマルホワイトの液晶表示パネル或いはノーマルブラックの液晶表示パネルについて、本発明の実施例の中に説明した画素の階調を拡張方案を適用することができる。
薄膜トランジスタ(以下、TFTと略称)液晶表示装置について、画素キャパシタを駆動する過程は、受信されたデータ信号を変換してソースドライバに伝送し、ソースドライバでデジタル/アナログ変換(以下D/Aと略称)して、階調電圧に変換してパネルに出力する。そして、ゲートドライバにより液晶表示の画素をラインずつ選択導通し、階調電圧を液晶パネルにおける選択導通されたラインの画素キャパシタに出力し、表示するための駆動を行う。しかし、D/A変換する時にサンプリングされたbit数は、チップのコストを考えながら決定する必要があるため、表現可能な階調の数量が限られ、表現可能な色の数量はとても少ない。
8bitの低圧差分信号中の高位の6bitデータ信号を切り取して、データバッファに一時に保存するステップ11。
データバッファ内の高位の6bitデータ信号をフォーマット変換処理して、ミニ型の低圧差分信号或いは低振幅の差分信号を生成するステップ12。
ミニ型の低圧差分信号或いは低振幅の差分信号をD/A変換して、階調電圧を生成して、当該階調電圧をソースドライバでD/A変換して画素キャパシタに出力して、当該画素キャパシタを充電するステップ13。
8bitの低圧差分信号中の低位の2bitデータ信号に基づいて、それに対応する遅延制御時間を選択し、当該遅延制御時間に基づいて、前述画素キャパシタを充電する時間に対して遅延処理を行うステップ14。
前述実施例のステップ11において、8bitの低圧の差分信号が二つの経路に分けて入力することができる。液晶表示パネルのライン毎に表示される画素の数量が多いため、二つの経路に分けて入力することによりデータの伝送圧力を低減することができる。例えば、画素ラインの配列において、2n-1番目の画素に対応する全部の8bit低圧差分信号が一つ経路で伝送され、2n番目の画素に対応する全部の8bit低圧差分信号がほかの一つ経路で伝送される。ここで、nは正整数であり、n=1、2、3、…。二つ経路のデータ信号が入力された後で、データのバッファリングを行う。液晶表示パネルの1ラインのサブ画素に対応する全部8bit のデータが合弁、ラインデータに配列されて出力されるのを待つのは、データの入力効率を向上させ、妨害信号の影響を低減することかできる。ステップ13において、信号が変換される前に効率的に管理されるように、ミニ型の低圧差分信号或いは低振幅の差分信号をD/A変換する前に、ビットシフト処理して一時に保存する過程を行う。
図5に示すように、当該画素充電時間を制御する駆動装置は、
8bitの低圧差分信号中の高位の6bitデータ信号を切り取ってフォーマット変換部3に出力し、8bitの低圧差分信号中の低位の2bitデータ信号を第2ユニット2に出力する第1ユニット1と、
前述高位の6bitデータ信号を、フォーマット変換処理によりミニ型の低圧差分信号或いは低振幅差分信号に変換するフォーマット変換部3と、
前述ミニ型の低圧差分信号或いは低振幅の差分信号をD/A変換して、階調電圧を生成して、当該階調電圧を画素キャパシタに出力して当該画素キャパシタを充電するD/A変換部4と、
8bitの低圧差分信号中の低位の2bitデータ信号に基づいて、それに対応する遅延制御時間を選択し、当該遅延制御時間に基づいて、前述画素キャパシタを充電する時間に対して遅延処理を行う第2ユニット2と、
を含む。
前述実施例において、図6に示すように、前述第1ユニット1がデータ合弁部11とデータ処理部12を更に含む。液晶パネルにおけるライン毎に表示する液晶画素が多く、広いパネルの液晶画素がより多いので、データ伝送の頻度を低減するために、一般的には、二つ経路で8bitの低圧差分信号を入力する。データ合弁部11は、当該8bitの低圧差分信号が全部入力された後で、データを合弁し、ラインデータに配列して出力する。
2 第2ユニット
3 フォーマット変換部
4 D/A変換部
5 出力バッファリング部
11 データ合弁部
12 データ処理部
13 データバッファ
21 アドレス生成部
22 アドレスラッチ部
23 遅延制御部
41 ビットシフトレジスター部
42 2ラインラッチ部
43 D/A変換部
Claims (9)
- 画素階調の拡張方法において、
第1グレードのグレースケールの階調を形成するように、ソースドライバが液晶パネルでのそれぞれのソースチャネルの画素キャパシタに異なる階調電圧を出力し、
画素キャパシタを充電する場合、第1グレードのグレースケール毎の階調電圧で充電する時の充電時間を制御し、充電時間がそれぞれ異なるが、階調電圧が同一である複数の第2グレードのグレースケールを拡張して形成し、前述複数の第2グレードのグレースケールのそれぞれは、階調電圧が、自身に対応する第1グレードのグレースケールの階調電圧と同一であって、充電時間が当該第2グレードのグレースケールに対応し、
前記第1グレードのグレースケールの階調電圧の充電時間を制御するには具体的に、第1グレードのグレースケールの階調電圧の充電終了時刻を固定し、当該第1グレードのグレースケールの階調電圧の充電開始時刻を遅延処理して前記複数の異なる第2グレードのグレースケールの階調電圧の充電時間を形成し、
前記第1グレードのグレースケールにおいて、前記複数のそれぞれ異なる第2グレードのグレースケールの中で、グレースケールの最高の第2グレードのグレースケールに対応する階調電圧の充電時間は最も短く、当該階調に対応する階調電圧が、対応する第1グレードのグレースケールの階調電圧と等しく、かつ、当該階調より一つ大きい次の階調の第1グレードのグレースケールの階調電圧より大きい電圧であり、
8bitの入力データ中の高位の6bitデータ信号に基づいて、前記階調電圧を生成し、
前記8bitの入力データ中の低位の2bitデータ信号に基づいて、それに対応する遅延制御時間を選択し、当該遅延制御時間に基づいて、前記遅延処理を行う、
ことを特徴とする画素階調の拡張方法。 - 前記第2グレードのグレースケールが高いほど、階調電圧の充電時間が少ないことを特徴とする請求項1に記載の画素階調の拡張方法。
- 前記第1グレードのグレースケールから拡張された前記複数のそれぞれ異なる第2グレードのグレースケールの中で、グレースケールの最低の第2グレードのグレースケールに対応する階調電圧の充電時間は、拡張される前の前記第1グレードのグレースケールに対応する階調電圧の充電時間に等しい、
ことを特徴とする請求項1に記載の画素階調の拡張方法。 - 画素充電時間を制御する駆動方法において、
8bitの低圧差分信号中の高位の6bitデータ信号を、データバッファに一時保存するステップと、
前記データバッファ内の高位の6bitデータ信号をフォーマット変換処理して、ミニ型の低圧差分信号或いは低振幅の差分信号を生成するステップと、
前記ミニ型の低圧差分信号或いは低振幅の差分信号をD/A変換して、画素キャパシタに出力されて当該画素キャパシタを充電する階調電圧を生成するステップと、
前記画素キャパシタの充電を終了する時刻を固定するとともに、前記8bitの低圧差分信号中の低位の2bitデータ信号に基づいて、それに対応する遅延制御時間を選択し、当該遅延制御時間に基づいて、前記画素キャパシタの充電を開始する時刻を遅延させる遅延処理を行うステップと、
を含み、
第1グレードのグレースケールの階調を形成するように、ソースドライバが液晶パネルでのそれぞれの画素キャパシタに前記階調電圧を出力し、
前記第1グレードのグレースケールにおいて、前記遅延処理を行うステップにより形成される複数のそれぞれ異なる第2グレードのグレースケールの中で、グレースケールの最高の第2グレードのグレースケールに対応する階調電圧の充電時間は最も短く、当該階調に対応する階調電圧が、対応する前記第1グレードのグレースケールの階調電圧と等しく、かつ、当該階調より一つ大きい次の階調の第1グレードのグレースケールの階調電圧より大きい、
ことを特徴とする画素充電時間を制御する駆動方法。 - ミニ型の低圧差分信号或いは低振幅の差分信号をD/A変換する前に、前記ミニ型の低圧差分信号或いは低振幅の差分信号をビットシフト処理して一時保存する過程を更に含むことを特徴とする請求項4に記載の画素充電時間を制御する駆動方法。
- 画素充電時間を制御する駆動装置において、
8bitの低圧差分信号中の高位の6bitデータ信号をフォーマット変換部に出力し、8bitの低圧差分信号中の低位の2bitデータ信号を第2ユニットに出力するための第1ユニットと、
前記高位の6bitデータ信号を、フォーマット変換処理によりミニ型の低圧差分信号或いは低振幅差分信号に変換するための前記フォーマット変換部と、
前記ミニ型の低圧差分信号或いは低振幅の差分信号をD/A変換して、画素キャパシタに出力されて当該画素キャパシタを充電する階調電圧を生成するためのD/A変換部と、
前記画素キャパシタの充電を終了する時刻を固定するとともに、前記8bitの低圧差分信号中の低位の2bitデータ信号に基づいて、それに対応する遅延制御時間を選択し、当該遅延制御時間に基づいて、前記画素キャパシタの充電を開始する時刻を遅延させる遅延処理を行う第2ユニットと、
を含み、
第1グレードのグレースケールの階調を形成するように、ソースドライバが液晶パネルでのそれぞれの画素キャパシタに前記階調電圧を出力し、
前記第1グレードのグレースケールにおいて、前記遅延処理を行う第2ユニットにより形成される複数のそれぞれ異なる第2グレードのグレースケールの中で、グレースケールの最高の第2グレードのグレースケールに対応する階調電圧の充電時間は最も短く、当該階調に対応する階調電圧が、対応する前記第1グレードのグレースケールの階調電圧と等しく、かつ、当該階調より一つ大きい次の階調の第1グレードのグレースケールの階調電圧より大きい、
ことを特徴とする画素充電時間を制御する駆動装置。 - 前記第1ユニットは、
1ラインの8bitの低圧差分信号のデータをラインデータに配列して出力するデータ合弁部と、
配列した8bitの低圧差分信号毎にデータ処理をし、高位の6bitのデータ信号を切り取ってデータバッファに送り、低位の2bitのデータ信号を第2ユニットに出力するデータ処理部と、
バッファリングされた高位の6bitのデータ信号をフォーマット変換部に送信するためのデータバッファと、
を更に含むことを特徴とする請求項6に記載の画素充電時間を制御する駆動装置。 - 前記D/A変換部は、
入力されたミニ型の低圧差分信号或いは低振幅の差分信号についてビットシフト記憶処理を行うためのビットシフトレジスター部と、
二つのラインの8bitの低圧差分データを記憶するための2ラインラッチ部と、
前記ミニ型の低圧差分信号或いは低振幅差分信号をD/A変換するためのD/A変換器と、
を含むことを特徴とする請求項6に記載の画素充電時間を制御する駆動装置。 - 前記の第2ユニットは、
前記8bitの低圧差分信号中の低位の2bitのデータ信号を制御チャネルアドレス信号に変換するためのアドレス生成部と、
前記制御チャネルアドレス信号をバッファリングするためのアドレスラッチ部と、
前記制御チャネルアドレス信号に基づいてそれと対応する遅延制御時間を選択する遅延制御部と
を含むことを特徴とする請求項6に記載の画素充電時間を制御する駆動装置。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN200710122161.8 | 2007-09-21 | ||
CN2007101221618A CN101393726B (zh) | 2007-09-21 | 2007-09-21 | 像素灰度扩展方法、像素电容充电时间驱动方法及装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2009075551A JP2009075551A (ja) | 2009-04-09 |
JP5031667B2 true JP5031667B2 (ja) | 2012-09-19 |
Family
ID=40471075
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2008141733A Expired - Fee Related JP5031667B2 (ja) | 2007-09-21 | 2008-05-29 | 画素階調の拡張方法、画素キャパシタ充電時間駆動方法及び装置 |
Country Status (4)
Country | Link |
---|---|
US (1) | US9165522B2 (ja) |
JP (1) | JP5031667B2 (ja) |
KR (1) | KR100980492B1 (ja) |
CN (1) | CN101393726B (ja) |
Families Citing this family (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20150317937A1 (en) * | 2014-05-04 | 2015-11-05 | Shenzhen China Star Optoelectronics Technology Co. Ltd. | Data driving circuit for driving liquid crystal panel and driving method of liquid crystal panel |
CN104505026B (zh) * | 2015-01-08 | 2018-01-02 | 二十一世纪(北京)微电子技术有限公司 | 灰度电压调节电路及相关电路和装置 |
CN105185286B (zh) * | 2015-08-26 | 2018-05-04 | 昆山龙腾光电有限公司 | 一种灰阶过渡的调整方法及装置 |
CN105304053B (zh) * | 2015-11-25 | 2018-06-29 | 深圳市华星光电技术有限公司 | 时序控制芯片内起始信号控制方法、芯片及显示面板 |
CN105931609B (zh) * | 2016-06-30 | 2018-11-23 | 深圳市华星光电技术有限公司 | 灰阶亮度控制方法和装置 |
CN107068107A (zh) | 2017-06-23 | 2017-08-18 | 京东方科技集团股份有限公司 | 像素电路、显示装置以及驱动方法 |
US11468821B2 (en) * | 2020-08-17 | 2022-10-11 | Novatek Microelectronics Corp. | Source driving circuit and operating method thereof |
CN113920929A (zh) * | 2021-11-12 | 2022-01-11 | 深圳市迈普视通科技有限公司 | 一种显示屏位深度扩展装置、方法及led显示屏 |
CN114927105A (zh) * | 2022-05-25 | 2022-08-19 | 四川芯辰光微纳科技有限公司 | 一种64阶灰度像素结构、显示介质 |
Family Cites Families (16)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3175845B2 (ja) * | 1991-06-07 | 2001-06-11 | 株式会社半導体エネルギー研究所 | 電気光学装置 |
JPH06273722A (ja) * | 1993-03-23 | 1994-09-30 | Citizen Watch Co Ltd | 液晶表示装置 |
JPH07225567A (ja) * | 1994-02-14 | 1995-08-22 | Oki Electric Ind Co Ltd | アクティブマトリクス型液晶表示装置の階調駆動回路及びその液晶表示装置 |
JP4457416B2 (ja) * | 1998-08-19 | 2010-04-28 | ソニー株式会社 | 液晶表示装置およびそのデータ線駆動回路 |
KR100572218B1 (ko) * | 1998-11-07 | 2006-09-06 | 삼성전자주식회사 | 평판디스플레이시스템의화상신호인터페이스장치및그방법 |
JP3817958B2 (ja) * | 1999-03-16 | 2006-09-06 | セイコーエプソン株式会社 | Pwm制御回路、マイクロコンピュータ、及び電子機器 |
KR100327375B1 (ko) * | 2000-03-06 | 2002-03-06 | 구자홍 | 액티브 구동 장치 |
JP2001356745A (ja) * | 2000-04-10 | 2001-12-26 | Sharp Corp | 画像表示装置の駆動方法および画像表示装置の駆動装置 |
JP3956748B2 (ja) * | 2001-06-26 | 2007-08-08 | セイコーエプソン株式会社 | 表示装置、その駆動回路、その駆動方法および電子機器 |
JP3851800B2 (ja) * | 2001-10-04 | 2006-11-29 | 株式会社東芝 | 電子ビーム発生装置 |
JP4127249B2 (ja) * | 2003-11-27 | 2008-07-30 | セイコーエプソン株式会社 | 電気光学装置の調整方法、電気光学装置の調整装置および電子機器 |
KR20060020803A (ko) * | 2004-09-01 | 2006-03-07 | 삼성전자주식회사 | 표시 장치의 프레임 레이트 제어 방법 |
KR20070063640A (ko) * | 2005-12-15 | 2007-06-20 | 삼성전자주식회사 | 액정 표시 장치 및 그 구동방법 |
KR20070092856A (ko) | 2006-03-09 | 2007-09-14 | 삼성에스디아이 주식회사 | 평판표시장치 및 데이터신호 형성방법 |
KR20070111791A (ko) * | 2006-05-19 | 2007-11-22 | 삼성전자주식회사 | 표시 장치, 그 구동 장치 및 방법 |
JP2008122635A (ja) * | 2006-11-13 | 2008-05-29 | Mitsubishi Electric Corp | 表示方法及びこの方法を用いた表示装置 |
-
2007
- 2007-09-21 CN CN2007101221618A patent/CN101393726B/zh not_active Expired - Fee Related
-
2008
- 2008-05-28 KR KR1020080049703A patent/KR100980492B1/ko active IP Right Grant
- 2008-05-29 JP JP2008141733A patent/JP5031667B2/ja not_active Expired - Fee Related
- 2008-05-30 US US12/129,832 patent/US9165522B2/en not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
CN101393726B (zh) | 2011-02-02 |
CN101393726A (zh) | 2009-03-25 |
US9165522B2 (en) | 2015-10-20 |
KR100980492B1 (ko) | 2010-09-07 |
US20090079683A1 (en) | 2009-03-26 |
JP2009075551A (ja) | 2009-04-09 |
KR20090031198A (ko) | 2009-03-25 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5031667B2 (ja) | 画素階調の拡張方法、画素キャパシタ充電時間駆動方法及び装置 | |
JP5220268B2 (ja) | 表示装置 | |
JP5058524B2 (ja) | 表示装置及びその駆動方法 | |
US8427408B2 (en) | Method of providing data, liquid crystal display device and driving method thereof | |
US8564627B2 (en) | Image display device and method of driving image display device | |
JP4574676B2 (ja) | 液晶表示装置の駆動方法 | |
JP4739343B2 (ja) | 表示装置、表示方法、表示モニターおよびテレビジョン受像機 | |
JP4501525B2 (ja) | 表示装置及びその駆動制御方法 | |
JP5110788B2 (ja) | 表示装置 | |
US20090102777A1 (en) | Method for driving liquid crystal display panel with triple gate arrangement | |
JP2009271499A (ja) | バックライト駆動回路及びその駆動方法 | |
JP5449404B2 (ja) | 表示装置 | |
JP4545386B2 (ja) | データ保持型表示装置およびその駆動方法 | |
CN100595824C (zh) | 显示驱动电路 | |
JP2006330171A (ja) | 液晶表示装置 | |
JP2008003549A (ja) | 液晶表示装置の駆動装置及び駆動方法 | |
US20080117198A1 (en) | Display device and controller driver for improved FRC technique | |
KR101434312B1 (ko) | 타이밍 컨트롤 유닛 및 이를 이용하는 디스플레이 장치 및 방법 | |
KR20100060735A (ko) | 액정표시장치 및 그 구동 방법 | |
JPWO2006112108A1 (ja) | 液晶表示装置の駆動方法 | |
WO2011065092A1 (ja) | 液晶表示装置、テレビジョン受像機、液晶表示装置の表示方法 | |
CN104867436B (zh) | 驱动电路及其驱动显示面板的方法 | |
KR101365896B1 (ko) | 액정표시장치 및 그의 구동방법 | |
JP2013088745A (ja) | 液晶表示装置 | |
JP2008299270A (ja) | 表示装置の駆動装置、電子機器 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20110201 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20110422 |
|
A02 | Decision of refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A02 Effective date: 20110712 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20111114 |
|
A911 | Transfer to examiner for re-examination before appeal (zenchi) |
Free format text: JAPANESE INTERMEDIATE CODE: A911 Effective date: 20111121 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20120417 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20120425 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20120529 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20120627 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 5031667 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20150706 Year of fee payment: 3 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
S111 | Request for change of ownership or part of ownership |
Free format text: JAPANESE INTERMEDIATE CODE: R313114 |
|
R360 | Written notification for declining of transfer of rights |
Free format text: JAPANESE INTERMEDIATE CODE: R360 |
|
R360 | Written notification for declining of transfer of rights |
Free format text: JAPANESE INTERMEDIATE CODE: R360 |
|
R371 | Transfer withdrawn |
Free format text: JAPANESE INTERMEDIATE CODE: R371 |
|
S111 | Request for change of ownership or part of ownership |
Free format text: JAPANESE INTERMEDIATE CODE: R313114 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
LAPS | Cancellation because of no payment of annual fees |