JP4946042B2 - 液晶表示装置 - Google Patents

液晶表示装置 Download PDF

Info

Publication number
JP4946042B2
JP4946042B2 JP2005371551A JP2005371551A JP4946042B2 JP 4946042 B2 JP4946042 B2 JP 4946042B2 JP 2005371551 A JP2005371551 A JP 2005371551A JP 2005371551 A JP2005371551 A JP 2005371551A JP 4946042 B2 JP4946042 B2 JP 4946042B2
Authority
JP
Japan
Prior art keywords
electrode
electrodes
common
insulating substrate
layer
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
JP2005371551A
Other languages
English (en)
Other versions
JP2007171736A (ja
Inventor
昭雄 太田
修 小林
佐智子 渡邉
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Epson Imaging Devices Corp
Original Assignee
Epson Imaging Devices Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Epson Imaging Devices Corp filed Critical Epson Imaging Devices Corp
Priority to JP2005371551A priority Critical patent/JP4946042B2/ja
Publication of JP2007171736A publication Critical patent/JP2007171736A/ja
Application granted granted Critical
Publication of JP4946042B2 publication Critical patent/JP4946042B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Liquid Crystal (AREA)

Description

本発明は液晶表示装置に関する。
従来、この種の装置は例えば特許文献1に示されている。特許文献1において、複数の走査電極1および複数の信号電極2と、その交点近傍に位置する複数の画素電極10が配置されている。各走査電極1と各信号電極2と各画素電極10に接続されたTFT5が設けられている。そして、複数の共通電極6と、各画素電極6との間に接続された各補助コンデンサ13が設けられている。
特開2003−162265号公報
上記装置では、クロストークやフリッカが生じ易い、第1の欠点がある。本発明者がその原因を究明したところ、各共通電極6に接続された各補助コンデンサ13に印加される電圧が一定でなく、ばらついているからである事がわかった。その結果、各走査電極1に印加されるゲートパルスが立ち上がった後に、各画素電極に印加される電圧の特性がばらつくので、クロストークやフリッカが起こり易い事が分かった。
そもそもの原因は、高精細とするためには、各画素30同士の隙間を大きくできないため、共通電極6の幅を10〜20μmと、狭くせざるを得ない。そのため、共通電極6の先端近傍での電圧降下が大きいためである。
この欠点を解消するために、本発明者は、各電極1,2,10の周囲に位置し、各共通電極6に接続された幅広の第2共通電極を設けた。そして、各走査電極1と、第2共通電極の交点においては、両電極の間に、SiNからなる絶縁層を設けた。しかし、この交点におけるコンデンサ容量が大きく、電力消費量が大きい、第2の欠点がある。
更に、上記装置では、静電破壊の対策がなされていない、第3の欠点がある。そこで、本発明はこの様な従来の欠点を考慮して、クロストーク等が生じにくい、電力消費量が小さい、静電破壊を防止した、液晶表示装置を提供する。
上記課題を解決するために、本発明の液晶表示装置は、第1絶縁基板と、第2絶縁基板と、両基板間に設けられた液晶とを備え、前記第1絶縁基板上において、行列状に配置された複数の走査電極および複数の信号電極と、前記走査電極と前記信号電極との交点近傍に配置された画素電極と、前記走査電極と信号電極と画素電極に接続されたスイッチング素子と、前記第1絶縁基板上に配置された複数の第1共通電極と、前記画素電極と前記第1共通電極の間に接続された補助コンデンサと、を備えた有効表示領域と、前記第1絶縁基板上において、複数の前記第1共通電極接続された第2共通電極と、前記信号電極と前記第2共通電極との間に位置して一端が開放して設けられた列電極と、を備えて前記有効表示領域の外に位置する非表示領域と、を有する液晶表示装置であって、前記走査電極と前記第2共通電極との交点において、両電極との間に、前記スイッチング素子を構成するゲート上のa−Si層及びn a−Si層が積層されているとともに、前記走査電極と前記列電極との交点において、両電極との間に、前記a−Si層及び前記n a−Si層が積層されていることを特徴とする。
また、本発明の液晶表示装置は、第1絶縁基板と、第2絶縁基板と、両基板間に設けられた液晶とを備え、前記第1絶縁基板上において、行列状に配置された複数の走査電極および複数の信号電極と、前記走査電極と前記信号電極との交点近傍に配置された画素電極と、前記走査電極と信号電極と画素電極に接続されたスイッチング素子と、前記第1絶縁基板上に配置された複数の第1共通電極と、前記画素電極と前記第1共通電極の間に接続された補助コンデンサと、を備えた有効表示領域と、前記第1絶縁基板上において、複数の前記第1共通電極接続された第2共通電極と、前記信号電極と前記第2共通電極との間に位置して一端が開放して設けられた列電極と、を備えて前記有効表示領域の外に位置する非表示領域と、を有する液晶表示装置であって、前記走査電極と前記第2共通電極との交点において、両電極との間に、前記スイッチング素子を構成するゲート上のa−Si層及びn a−Si層が積層されているとともに、前記第1共通電極と前記列電極との交点において、両電極との間に、前記a−Si層及び前記n a−Si層が積層されていることを特徴とする。
また、本発明の液晶表示装置は、第1絶縁基板と、第2絶縁基板と、両基板間に設けられた液晶とを備え、前記第1絶縁基板上において、行列状に配置された複数の走査電極および複数の信号電極と、前記走査電極と前記信号電極との交点近傍に配置された画素電極と、前記走査電極と信号電極と画素電極に接続されたスイッチング素子と、前記第1絶縁基板上に配置された複数の第1共通電極と、前記画素電極と前記第1共通電極の間に接続された補助コンデンサと、を備えた有効表示領域と、前記第1絶縁基板上において、複数の前記第1共通電極接続された第2共通電極と、前記信号電極と前記第2共通電極との間に位置して一端が開放して設けられた列電極と、を備えて前記有効表示領域の外に位置する非表示領域と、を有する液晶表示装置であって、前記走査電極と前記第2共通電極との交点において、両電極との間に、前記スイッチング素子を構成するゲート上のa−Si層及びn a−Si層が積層されているとともに、複数の前記列電極のうち、最も前記第2共通電極の近傍に配置された列電極と、前記走査電極との交点において、両電極との間に、前記a−Si層及び前記n a−Si層が積層されていることを特徴とする。
また、本発明の液晶表示装置は、第1絶縁基板と、第2絶縁基板と、両基板間に設けられた液晶とを備え、前記第1絶縁基板上において、行列状に配置された複数の走査電極および複数の信号電極と、前記走査電極と前記信号電極との交点近傍に配置された画素電極と、前記走査電極と信号電極と画素電極に接続されたスイッチング素子と、前記第1絶縁基板上に配置された複数の第1共通電極と、前記画素電極と前記第1共通電極の間に接続された補助コンデンサと、を備えた有効表示領域と、前記第1絶縁基板上において、複数の前記第1共通電極接続された第2共通電極と、前記信号電極と前記第2共通電極との間に位置して一端が開放して設けられた列電極と、を備えて前記有効表示領域の外に位置する非表示領域と、を有する液晶表示装置であって、前記走査電極と前記第2共通電極との交点において、両電極との間に、前記スイッチング素子を構成するゲート上のa−Si層及びn a−Si層が積層されているとともに、複数の前記列電極のうち、最も前記第2共通電極の近傍に配置された列電極と、前記第1共通電極との交点において、両電極との間に、前記a−Si層及び前記n a−Si層が積層されていることを特徴とする。
また、上記液晶表示装置において、前記列電極と前記走査電極との間に静電破壊防止素子が設けられていることを特徴とする。
また、上記液晶表示装置において、複数の前記列電極のうち、最も前記第2共通電極の近傍に配置された列電極と、前記走査電極と、の間に静電破壊防止素子が設けられていることを特徴とする。
また、上記液晶表示装置において、複数の前記列電極のうち、最も前記第2共通電極の近傍に配置された列電極が、他の前記列電極の太さよりも太く形成されていることを特徴とする。

上記の本発明では、前記第2共通電極に共通電が印加され、前記第2共通電極は閉回路とされた。
上記の本発明では、前記第1絶縁層はSiNからなり、前記第2絶縁層は、a−Si層およびna−Si層が積層されている。
上記の様に、各走査電極と第2共通電極の交点において、第1絶縁層および第2絶縁層を積層することにより、上記交点近傍でのコンデンサ容量は、従来に比べ、極めて小さくなる。その結果として、上記交点部分における電力ロス(電力消費量)は極めて小さくなる。
上記の様に、各走査電極と列電極の交点において、第1絶縁層および第2絶縁層を積層することにより、上記交点近傍でのコンデンサ容量は、従来に比べ、極めて小さくなる。その結果として、上記交点部分における電力ロス(電力消費量)は極めて小さくなる。また、請求項2の構成により、静電破壊を防止できる。
上記の様に、各第1共通電極と列電極の交点において、第1絶縁層および第2絶縁層を積層することにより、上記交点近傍でのコンデンサ容量は、従来に比べ、極めて小さくなる。その結果として、上記交点部分における電力ロス(電力消費量)は極めて小さくなる。また、請求項3の構成により、静電破壊を防止できる。
上記の様に、各第1共通電極に接続され、共通電圧が供給され、閉回路とされた第2共通電極を設ける事により、各第1共通電極の各部分における電圧降下が小さくなる。その結果、各第1共通電極に接続された各補助コンデンサの印加電圧が略一定となり、クロストークやフリッカの発生を防止できる。
上記の様に、各交点部分における第1絶縁層および第2絶縁層の具体的構成は、スイッチング素子の構成と同一になる。故に、スイッチング素子と各交点部分は、同一の製造プロセスにて成膜されるので、製造コストが安い。
以下に、本発明を実施するための最良の形態を、実施例及び図面を用いて詳細に説明する。以下の実施例は、本発明の技術思想を具体化するための液晶表示装置の一例を例示するものである。本発明は、特許請求の範囲に示した技術思想を逸脱することなく、種々の変更を行ったものにも、均しく適用し得る。
以下、図1ないし図3に従い、本実施例に係る液晶表示装置1を説明する。図1は液晶表示装置1の部分断面図である。図2は液晶表示装置1の電気回路図である。図3は図2のA部詳細図である。
図1において、液晶表示装置1は、第1絶縁基板2と、第2絶縁基板3と、両基板2,3間に設けられた液晶4等を有している。第1絶縁基板2および第2絶縁基板3は例えばガラス板等からなる。第1絶縁基板2上において、配線2aと、ドレイン2b等が形成され、その上に第1絶縁層2cが形成されている。ドレイン2bと導通して、第1絶縁層2c上に画素電極10が形成され、その上に配向膜7が形成されている。
第2絶縁基板3の背面には、カラーフィルタ層5と、ブラックマトリクス5aと、共通電極6と、配向膜7等が形成されている。カラーフィルタ層5は例えば、R,G,Bの各フィルタがストライプ状に順に、繰り返し、配置されたものである。液晶4はシール剤4aにより封止されている。
図2において、第1絶縁基板2上において、行列状に、複数の走査電極8と、複数の信号電極9が形成されている。
信号電極9は、図1の上から順に、s1,s2,…s527,s528で示されたものである。走査電極8は、図1の右から順に、g1,…g110,g220,…g111で示したものである。
複数の画素電極10は、各走査電極8と、各信号電極9の交点近傍に配置されている。各スイッチング素子11は、各走査電極8と、各信号電極9と、各画素電極10に接続されている。
各スイッチング素子11は例えば、TFT(薄膜トランジスタ)等からなる。各スイッチング素子11のソースは各信号電極9に接続されている。各スイッチング素子11のゲートは各走査電極8に接続されている。各スイッチング素子11のドレインは、各画素電極10に接続されている。
複数の第1共通電極C1,…C110,C220,…C111は、第1絶縁基板2上に配置されている。各第1共通電極C1,…C110,C220,…C111は、走査電極
g1,…g110,g220,…g111に隣接して配置されている。
各補助コンデンサ12は、各画素電極10と、各第1共通電極C1〜C220との間に接続されている。
即ち、図3に示す様に、第1絶縁基板2上に第1共通電極C111〜114が形成されている。第1共通電極C111〜114上に、第1絶縁層2cが形成されている。
画素電極10は、第1絶縁層2c上に形成されている。これらの第1共通電極C111〜114と、第1絶縁層2cと、画素電極10とにより、各補助コンデンサ12が形成されている。
第2共通電極13は、第1絶縁基板2上の、第1絶縁層2c上に形成され、各第1共通電極C1〜C220に接続され、閉回路として構成されている。
第2共通電極13は、入力端子18を介して、共通電圧(例えば、直流5ボルト)が供給される。
第2共通電極13は例えばアルミニュウム等からなる。第2共通電極13は、第1絶縁基板2上の、第1絶縁層2cの上に、例えば、厚さが2000オングストローム、幅が100μmないし500μmにて形成されている。
第2共通電極13は、幅が100μm以上になると、第1共通電極C1〜C220における電圧降下が減ることにより、実用上、差し支えない程度に、クロストークやフリッカの発生を防止できる。
また、第2共通電極13は、幅が500μmを越えても、幅が500μmの時と、上記電圧降下値は変わらない。従って、第2共通電極13は、幅が100μmないし500μmが望ましい。
第3共通電極17は第1絶縁基板2上の、第1絶縁層2cの上に、第2共通電極13と離れて配置されている。例えば、第2共通電極13は、第1絶縁基板2の1辺近傍に配置されている。第3共通電極17は、上記1辺に対向する位置にある第1絶縁基板2の他辺近傍に配置されている。
第3共通電極17は、各第1共通電極C1〜C220に接続され、閉回路として構成されている。
第3共通電極17は、入力端子14,15,16を介して、共通電圧(例えば、直流5ボルト)が供給されている。
第3共通電極17は、例えばアルミニュウム等からなる。第3共通電極17は、第1絶縁層2c上に、例えば、厚さが2000オングストローム、幅が100μmないし500μmにて形成されている。
第3共通電極17の幅は、100μmないし500μmが望ましい理由は、第2共通電極13と同じである。
接続線19は、第2共通電極13と、第3共通電極17とを電気的接続させるものである。接続線19は、IC20内の絶縁基板(図示せず)上に、厚さが2000オングストローム、幅が100μmないし500μmのアルミニュウムにて形成されている。
第1共通電極C1〜C220及び/又は第2共通電極13及び/又は第3共通電極17は、第2絶縁基板3の背面に設けられた共通電極6に電気的接続されている。
IC20を構成する走査駆動部43の各出力端子GD1〜G110は行電極23、走査電極g1〜g110に接続され、各々、電極23,g1〜g110を駆動する。
IC20を構成する走査駆動部44の各出力端子GD3〜G220は行電極22、走査電極g111〜g220に接続され、各々、電極22,g111〜g220を駆動する。
IC20を構成する信号駆動部45の各出力端子S1〜S528は,信号電極s1〜s528に接続され、各々、信号電極s1〜s528を駆動する。
以下に、本発明の特徴をまとめる。第1の特徴は、第1絶縁基板2と、第2絶縁基板3と、両基板間に設けられた液晶4とを備え、第1絶縁基板上2において、行列状に配置された複数の走査電極8および複数の信号電極9と、走査電極8と信号電極9との交点近傍に配置された複数の画素電極10が設けられている。そして、各走査電極8と各信号電極9と各画素電極10に接続された各スイッチング素子11と、第1絶縁基板2上に配置された複数の第1共通電極C1〜C220と、各画素電極10と各第1共通電極C1〜C220との間に接続された各補助コンデンサ12が設けられている。そして、各第1共通電極C1〜C220に接続され、共通電圧が供給され、閉回路とされた第2共通電極13とが設けられている。
第2の特徴は、第1絶縁基板2上に、第2共通電極13と離れて配置され、各第1共通電極C1〜C220に接続され、共通電圧が供給され、閉回路とされた第3共通電極17が設けられている。
第3の特徴は、第2共通電極13と、第3共通電極17とを電気的接続させた構成である。
第4の特徴は、第2絶縁基板3の背面に共通電極7が配置され、第1共通電極C1〜C220及び/又は第2共通電極13及び/又は第3共通電極17が、共通電極7に電気的接続された構成である。
第5の特徴は、第2共通電極13および第3共通電極17の各幅が、100μmないし500μmである事である。以上で、本発明の特徴の説明を終わる。
共通線21は、走査電極g111の左側に形成されている。行電極22は共通線21の左側に形成されている。
第1共通電極C1の右側には順に、行電極23、共通線24,25,26,27が形成されている。共通線24〜27は、第2共通電極13と、第3共通電極17との間に接続されている。
信号電極s1の上側には順に、列電極28,29,30が形成されている。信号電極s528の下側には順に、列電極31,32,33が形成されている。
スイッチング素子11は、各電極22、g111,…g1,23と、各列電極29,28と、各画素電極10とに接続されている。
各補助コンデンサ12は、各画素電極10と、共通線21と、第1共通電極C111,…C1と、共通線24との間に形成されている。
同様に、スイッチング素子11は、各電極22、g111,…g1,23と、列電極31と、各画素電極10とに接続されている。各補助コンデンサ12は、各画素電極10と、共通線21と、第1共通電極C111,…C1と、共通線24との間に形成されている。
この様に、走査電極g1〜g220と、信号電極s1〜s220と、画素電極10に接続された各TFTを有する画素34は、有効表示領域である。
また、上記画素34を外れた、各TFTを有する画素35は、非表示領域である。この非表示領域は、表示領域が、入力された画像データを正確に表示するために必要である。
静電破壊防止素子36は、行電極23および走査電極g1〜g110と、列電極30との間に接続されている。静電破壊防止素子36は、走査電極g1〜g110から列電極30を介して、第2共通電極13へ、静電気で生じた電流を流すものである。また、上記流れとは、逆の流れ方もある。
静電破壊防止素子37は、行電極22および走査電極g111〜g220と、列電極33との間に接続されている。静電破壊防止素子37は、走査電極g111〜g220から列電極33を介して、第3共通電極17へ、静電気で生じた電流を流すものである。また、上記流れとは、逆の流れ方もある。
保護ダイオード38は、列電極29,28および信号電極s1〜s528および列電極31,32と、共通線26との間に接続されている。保護ダイオード38は、信号電極s1〜s528から共通線26を介して、第2共通電極13および第3共通電極17へ、静電気で生じた電流を流すものである。また、上記流れとは、逆の流れ方もある。
上記内容をまとめる。第2共通電極13と、信号電極s1〜s528との間に位置し、第2共通電極13の近傍に、列電極33が設けられている。列電極33と、各走査電極g111〜g220との間に、各静電破壊防止素子37が設けられている。
また、第3共通電極17と、信号電極s1〜s528との間に位置し、第3共通電極17の近傍に、列電極30が設けられている。列電極30と、各走査電極g1〜g110との間に、各静電破壊防止素子36が設けられている。
次に、図1ないし図4に従い、本液晶表示装置1の第6の特徴を説明する。図4は図3のB−B断面図である。図3に示す様に、各走査電極g111〜g114と、第2共通電極13との交点において、各走査電極g111〜g114と、第2共通電極13との間に第1絶縁層2cおよび第2絶縁層46が積層されている点が特徴である。
図4に示す様に、第1絶縁層2cはSiNからなり、層厚は約2000オングストロームである。第2絶縁層46は、a−Si層47(層厚が約2000オングストローム)と、na−Si層48(層厚が約500オングストローム)が積層されたものである。
スイッチング素子11は例えば、a−TFT(アモルファスシリコン、薄膜トランジスタ)からなる。スイッチング素子11は、第1絶縁層2cの上に、a−Si層と、na−Si層が積層されている。それ故、上記a−Si層47と、na−Si層48は、このスイッチング素子11を製造する時に、同一のプロセスにて成膜することができ、製造コストが安くなる。
次に、図1、図2、図3、図5に従い、本液晶表示装置1の第7の特徴を説明する。図5は図3のC−C断面図である。図3に示す様に、各走査電極g111〜g114と、列電極33との交点において、各走査電極g111〜g114と、列電極33との間に第1絶縁層2cおよび第2絶縁層46aが積層されている点が特徴である。
図5に示す様に、第1絶縁層2cはSiNからなり、層厚は約2000オングストロームである。第2絶縁層46aは、a−Si層47a(層厚が約2000オングストローム)と、na−Si層48a(層厚が約500オングストローム)が積層されたものである。
スイッチング素子11は例えば、a−TFT(アモルファスシリコン、薄膜トランジスタ)からなる。スイッチング素子11は、第1絶縁層2cの上に、a−Si層と、na−Si層が積層されている。それ故、上記a−Si層47aと、na−Si層48aは、このスイッチング素子11を製造する時に、同一のプロセスにて成膜することができ、製造コストが安くなる。
次に、図1、図2、図3、図6に従い、本液晶表示装置1の第8の特徴を説明する。図6は図3のD−D断面図である。図3に示す様に、各第1共通電極C111〜C114と、列電極33との交点において、各第1共通電極C111〜C114と、列電極33との間に第1絶縁層2cおよび第2絶縁層46bが積層されている点が特徴である。
図6に示す様に、第1絶縁層2cはSiNからなり、層厚は約2000オングストロームである。第2絶縁層46bは、a−Si層47b(層厚が約2000オングストローム)と、na−Si層48b(層厚が約500オングストローム)が積層されたものである。
スイッチング素子11は例えば、a−TFT(アモルファスシリコン、薄膜トランジスタ)からなる。スイッチング素子11は、第1絶縁層2cの上に、a−Si層と、na−Si層が積層されている。それ故、上記a−Si層47bと、na−Si層48bは、このスイッチング素子11を製造する時に、同一のプロセスにて成膜することができ、製造コストが安くなる。
次に、図1、図2、図3、図7に従い、本液晶表示装置1に用いられるスイッチング素子11を説明する。図7は図3のE−E断面図である。図7に示す様に、第1絶縁基板2上に、ゲート49(アルミニュウム等からなり、層厚は約2000オングストローム)から形成されている。
ゲート49上に、第1絶縁層2c(SiNからなり、層厚が約2000オングストローム)が形成されている。第1絶縁層2c上に、a−Si層47c(左、右の層厚が約2000オングストローム)が形成されている。
左右のa−Si層47c上に各々、na−Si層48c,48dが形成されている。na−Si層48c上に、ソース50が形成されている。na−Si層48d上に、ドレイン51が形成されている。これらのソース50と、a−Si層47cと、ドレイン51を覆う様に、保護層52が形成されている。
ゲート49は走査電極g112に接続されている。ソース50は信号電極s528に接続されている。ドレイン51は画素電極10に接続されている。以上の部品により、この液晶表示装置1は構成されている。
本発明の実施例に係る液晶表示装置1の部分断面図である。 液晶表示装置1の電気回路図である。 図2のA部詳細図である。 図3のB−B断面図である。 図3のC−C断面図である。 図3のD−D断面図である。 図3のE−E断面図である。
符号の説明
2 第1絶縁基板
3 第2絶縁基板
4 液晶
8 走査電極
9 信号電極
10 画素電極
11 スイッチング素子
12 補助コンデンサ
13 第2共通電極
C1〜C220 第1共通電極

Claims (7)

  1. 第1絶縁基板と、第2絶縁基板と、両基板間に設けられた液晶とを備え、
    前記第1絶縁基板上において、行列状に配置された複数の走査電極および複数の信号電極と、前記走査電極と前記信号電極との交点近傍に配置された画素電極と、前記走査電極と信号電極と画素電極に接続されたスイッチング素子と、前記第1絶縁基板上に配置された複数の第1共通電極と、前記画素電極と前記第1共通電極の間に接続された補助コンデンサと、を備えた有効表示領域と、
    前記第1絶縁基板上において、複数の前記第1共通電極接続された第2共通電極と、前記信号電極と前記第2共通電極との間に位置して一端が開放して設けられた列電極と、を備えて前記有効表示領域の外に位置する非表示領域と、
    を有する液晶表示装置であって、
    前記走査電極と前記第2共通電極との交点において、両電極との間に、前記スイッチング素子を構成するゲート上のa−Si層及びn a−Si層が積層されているとともに、前記走査電極と前記列電極との交点において、両電極との間に、前記a−Si層及び前記n a−Si層が積層されていることを特徴とする液晶表示装置。
  2. 第1絶縁基板と、第2絶縁基板と、両基板間に設けられた液晶とを備え、
    前記第1絶縁基板上において、行列状に配置された複数の走査電極および複数の信号電極と、前記走査電極と前記信号電極との交点近傍に配置された画素電極と、前記走査電極と信号電極と画素電極に接続されたスイッチング素子と、前記第1絶縁基板上に配置された複数の第1共通電極と、前記画素電極と前記第1共通電極の間に接続された補助コンデンサと、を備えた有効表示領域と、
    前記第1絶縁基板上において、複数の前記第1共通電極接続された第2共通電極と、前記信号電極と前記第2共通電極との間に位置して一端が開放して設けられた列電極と、を備えて前記有効表示領域の外に位置する非表示領域と、
    を有する液晶表示装置であって、
    前記走査電極と前記第2共通電極との交点において、両電極との間に、前記スイッチング素子を構成するゲート上のa−Si層及びn a−Si層が積層されているとともに、前記第1共通電極と前記列電極との交点において、両電極との間に、前記a−Si層及び前記n a−Si層が積層されていることを特徴とする液晶表示装置。
  3. 第1絶縁基板と、第2絶縁基板と、両基板間に設けられた液晶とを備え、
    前記第1絶縁基板上において、行列状に配置された複数の走査電極および複数の信号電極と、前記走査電極と前記信号電極との交点近傍に配置された画素電極と、前記走査電極と信号電極と画素電極に接続されたスイッチング素子と、前記第1絶縁基板上に配置された複数の第1共通電極と、前記画素電極と前記第1共通電極の間に接続された補助コンデンサと、を備えた有効表示領域と、
    前記第1絶縁基板上において、複数の前記第1共通電極接続された第2共通電極と、前記信号電極と前記第2共通電極との間に位置して一端が開放して設けられた列電極と、を備えて前記有効表示領域の外に位置する非表示領域と、
    を有する液晶表示装置であって、
    前記走査電極と前記第2共通電極との交点において、両電極との間に、前記スイッチング素子を構成するゲート上のa−Si層及びn a−Si層が積層されているとともに、複数の前記列電極のうち、最も前記第2共通電極の近傍に配置された列電極と、前記走査電極との交点において、両電極との間に、前記a−Si層及び前記n a−Si層が積層されていることを特徴とする液晶表示装置。
  4. 第1絶縁基板と、第2絶縁基板と、両基板間に設けられた液晶とを備え、
    前記第1絶縁基板上において、行列状に配置された複数の走査電極および複数の信号電極と、前記走査電極と前記信号電極との交点近傍に配置された画素電極と、前記走査電極と信号電極と画素電極に接続されたスイッチング素子と、前記第1絶縁基板上に配置された複数の第1共通電極と、前記画素電極と前記第1共通電極の間に接続された補助コンデンサと、を備えた有効表示領域と、
    前記第1絶縁基板上において、複数の前記第1共通電極接続された第2共通電極と、前記信号電極と前記第2共通電極との間に位置して一端が開放して設けられた列電極と、を備えて前記有効表示領域の外に位置する非表示領域と、
    を有する液晶表示装置であって、
    前記走査電極と前記第2共通電極との交点において、両電極との間に、前記スイッチング素子を構成するゲート上のa−Si層及びn a−Si層が積層されているとともに、複数の前記列電極のうち、最も前記第2共通電極の近傍に配置された列電極と、前記第1共通電極との交点において、両電極との間に、前記a−Si層及び前記n a−Si層が積層されていることを特徴とする液晶表示装置。
  5. 前記列電極と前記走査電極との間に静電破壊防止素子が設けられていることを特徴とする請求項1又は請求項2に記載の液晶表示装置。
  6. 複数の前記列電極のうち、最も前記第2共通電極の近傍に配置された列電極と、前記走査電極と、の間に静電破壊防止素子が設けられていることを特徴とする請求項3又は請求項4に記載の液晶表示装置。
  7. 複数の前記列電極のうち、最も前記第2共通電極の近傍に配置された列電極が、他の前記列電極の太さよりも太く形成されていることを特徴とする請求項6に記載された液晶表示装置。
JP2005371551A 2005-12-26 2005-12-26 液晶表示装置 Active JP4946042B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2005371551A JP4946042B2 (ja) 2005-12-26 2005-12-26 液晶表示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2005371551A JP4946042B2 (ja) 2005-12-26 2005-12-26 液晶表示装置

Related Child Applications (2)

Application Number Title Priority Date Filing Date
JP2011032967A Division JP5310759B2 (ja) 2011-02-18 2011-02-18 液晶表示装置
JP2011032966A Division JP5594177B2 (ja) 2011-02-18 2011-02-18 液晶表示装置

Publications (2)

Publication Number Publication Date
JP2007171736A JP2007171736A (ja) 2007-07-05
JP4946042B2 true JP4946042B2 (ja) 2012-06-06

Family

ID=38298354

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2005371551A Active JP4946042B2 (ja) 2005-12-26 2005-12-26 液晶表示装置

Country Status (1)

Country Link
JP (1) JP4946042B2 (ja)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2010131393A1 (ja) * 2009-05-12 2010-11-18 シャープ株式会社 配線構造、配線基板、液晶表示パネル、及び配線構造の製造方法

Family Cites Families (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH02272521A (ja) * 1989-04-14 1990-11-07 Sharp Corp 液晶表示装置
JPH0820642B2 (ja) * 1989-08-21 1996-03-04 シャープ株式会社 液晶表示装置
JP3357699B2 (ja) * 1992-02-21 2002-12-16 株式会社東芝 液晶表示装置
JPH05265039A (ja) * 1992-03-18 1993-10-15 Sanyo Electric Co Ltd 液晶表示装置
JPH05323376A (ja) * 1992-05-25 1993-12-07 Sanyo Electric Co Ltd 液晶表示装置
JPH05341311A (ja) * 1992-06-05 1993-12-24 Toshiba Corp アクティブマトリクス型液晶表示装置
JP3223614B2 (ja) * 1992-12-22 2001-10-29 松下電器産業株式会社 液晶表示装置
JPH07230098A (ja) * 1994-02-18 1995-08-29 Sanyo Electric Co Ltd 液晶表示装置
JPH08179351A (ja) * 1994-12-22 1996-07-12 Toshiba Corp 表示装置用アレイ基板
JPH09127545A (ja) * 1995-10-31 1997-05-16 Sanyo Electric Co Ltd 液晶表示装置
JP3491080B2 (ja) * 1996-07-25 2004-01-26 株式会社アドバンスト・ディスプレイ 液晶表示装置のマトリクス型アレイ基板およびその製法
JP3379896B2 (ja) * 1997-11-14 2003-02-24 シャープ株式会社 液晶表示装置及びその検査方法
JP2001083546A (ja) * 1999-07-12 2001-03-30 Hitachi Ltd 液晶表示装置
JP4390991B2 (ja) * 1999-08-31 2009-12-24 シャープ株式会社 液晶表示装置
JP2002189428A (ja) * 2000-12-20 2002-07-05 Matsushita Electric Ind Co Ltd アレイ基板及びそれを用いた液晶表示装置
JP3449361B2 (ja) * 2001-03-12 2003-09-22 松下電器産業株式会社 液晶表示装置の製造方法
JP3730161B2 (ja) * 2001-11-28 2005-12-21 シャープ株式会社 液晶表示装置
JP2003208111A (ja) * 2002-10-17 2003-07-25 Matsushita Electric Ind Co Ltd 有機el表示装置と液晶表示装置及び表示装置用半導体装置

Also Published As

Publication number Publication date
JP2007171736A (ja) 2007-07-05

Similar Documents

Publication Publication Date Title
US7129999B2 (en) Liquid crystal display device
EP0766118B1 (en) Active-matrix type liquid crystal display device
JP4862777B2 (ja) 表示装置
JP4241238B2 (ja) 液晶表示装置
KR100361626B1 (ko) 액티브 매트릭스형 액정표시장치
US10115369B2 (en) Active matrix substrate, and display device including the active matrix substrate
US20040017521A1 (en) Active matrix type liquid crystal display apparatus
KR101528758B1 (ko) 액정표시장치의 구동방법, 어레이 기판, 이의 제조방법 및이를 갖는 액정표시장치
JP4115649B2 (ja) アクティブマトリクス型液晶表示装置
JP4946042B2 (ja) 液晶表示装置
JP2002303873A (ja) アクティブマトリックス型液晶表示装置
JP4347366B2 (ja) アクティブマトリクス型カラー液晶表示装置
TWI451177B (zh) 主動元件、畫素結構、驅動電路以及顯示面板
JP5594177B2 (ja) 液晶表示装置
JP5310759B2 (ja) 液晶表示装置
JP4816110B2 (ja) 液晶表示装置
JP2007094024A (ja) 液晶表示装置
JP3480105B2 (ja) 表示パネル
JP2000250065A (ja) 液晶画像表示装置および画像表示装置用半導体装置の製造方法
JP2007193112A (ja) 液晶表示装置
JPH06148616A (ja) 液晶表示パネル
JP7431793B2 (ja) アクティブマトリクス基板、および表示パネル
JP2533953B2 (ja) アクティブマトリクス基板
JP2007206133A (ja) 液晶表示装置
JP4763004B2 (ja) アクティブマトリクス型液晶表示装置

Legal Events

Date Code Title Description
RD04 Notification of resignation of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7424

Effective date: 20070404

A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20080220

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20101214

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20101221

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20110221

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20110802

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20110920

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20120207

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20120220

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20150316

Year of fee payment: 3

R150 Certificate of patent or registration of utility model

Ref document number: 4946042

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313113

Free format text: JAPANESE INTERMEDIATE CODE: R313111

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250