JP4859983B2 - 測定増幅装置および方法 - Google Patents
測定増幅装置および方法 Download PDFInfo
- Publication number
- JP4859983B2 JP4859983B2 JP2009533728A JP2009533728A JP4859983B2 JP 4859983 B2 JP4859983 B2 JP 4859983B2 JP 2009533728 A JP2009533728 A JP 2009533728A JP 2009533728 A JP2009533728 A JP 2009533728A JP 4859983 B2 JP4859983 B2 JP 4859983B2
- Authority
- JP
- Japan
- Prior art keywords
- signal
- integrator
- ref
- measurement
- clock pulse
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
- 238000005259 measurement Methods 0.000 title claims abstract description 72
- 238000000034 method Methods 0.000 title claims abstract description 27
- 230000003321 amplification Effects 0.000 title claims description 9
- 238000003199 nucleic acid amplification method Methods 0.000 title claims description 9
- 238000011002 quantification Methods 0.000 claims description 12
- 230000010354 integration Effects 0.000 claims description 9
- 230000004044 response Effects 0.000 claims description 8
- 230000001360 synchronised effect Effects 0.000 claims description 3
- 238000005728 strengthening Methods 0.000 abstract 1
- 239000003990 capacitor Substances 0.000 description 21
- 238000010586 diagram Methods 0.000 description 8
- 230000008859 change Effects 0.000 description 5
- 238000006243 chemical reaction Methods 0.000 description 5
- 230000008901 benefit Effects 0.000 description 4
- 238000001914 filtration Methods 0.000 description 4
- 230000008569 process Effects 0.000 description 4
- 238000001514 detection method Methods 0.000 description 3
- 230000000694 effects Effects 0.000 description 3
- 238000011161 development Methods 0.000 description 2
- 238000007599 discharging Methods 0.000 description 2
- 230000006872 improvement Effects 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- 238000012986 modification Methods 0.000 description 2
- 230000002336 repolarization Effects 0.000 description 2
- 238000005070 sampling Methods 0.000 description 2
- 238000012935 Averaging Methods 0.000 description 1
- 230000004913 activation Effects 0.000 description 1
- 230000015572 biosynthetic process Effects 0.000 description 1
- 238000012937 correction Methods 0.000 description 1
- 230000001934 delay Effects 0.000 description 1
- 230000001419 dependent effect Effects 0.000 description 1
- 238000013461 design Methods 0.000 description 1
- 238000006073 displacement reaction Methods 0.000 description 1
- 230000009467 reduction Effects 0.000 description 1
- 230000001629 suppression Effects 0.000 description 1
- 230000002123 temporal effect Effects 0.000 description 1
- 230000001960 triggered effect Effects 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M3/00—Conversion of analogue values to or from differential modulation
- H03M3/30—Delta-sigma modulation
- H03M3/322—Continuously compensating for, or preventing, undesired influence of physical parameters
- H03M3/324—Continuously compensating for, or preventing, undesired influence of physical parameters characterised by means or methods for compensating or preventing more than one type of error at a time, e.g. by synchronisation or using a ratiometric arrangement
- H03M3/326—Continuously compensating for, or preventing, undesired influence of physical parameters characterised by means or methods for compensating or preventing more than one type of error at a time, e.g. by synchronisation or using a ratiometric arrangement by averaging out the errors
- H03M3/338—Continuously compensating for, or preventing, undesired influence of physical parameters characterised by means or methods for compensating or preventing more than one type of error at a time, e.g. by synchronisation or using a ratiometric arrangement by averaging out the errors by permutation in the time domain, e.g. dynamic element matching
- H03M3/34—Continuously compensating for, or preventing, undesired influence of physical parameters characterised by means or methods for compensating or preventing more than one type of error at a time, e.g. by synchronisation or using a ratiometric arrangement by averaging out the errors by permutation in the time domain, e.g. dynamic element matching by chopping
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M3/00—Conversion of analogue values to or from differential modulation
- H03M3/30—Delta-sigma modulation
- H03M3/322—Continuously compensating for, or preventing, undesired influence of physical parameters
- H03M3/352—Continuously compensating for, or preventing, undesired influence of physical parameters of deviations from the desired transfer characteristic
- H03M3/354—Continuously compensating for, or preventing, undesired influence of physical parameters of deviations from the desired transfer characteristic at one point, i.e. by adjusting a single reference value, e.g. bias or gain error
- H03M3/356—Offset or drift compensation
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M3/00—Conversion of analogue values to or from differential modulation
- H03M3/30—Delta-sigma modulation
- H03M3/39—Structural details of delta-sigma modulators, e.g. incremental delta-sigma modulators
- H03M3/412—Structural details of delta-sigma modulators, e.g. incremental delta-sigma modulators characterised by the number of quantisers and their type and resolution
- H03M3/422—Structural details of delta-sigma modulators, e.g. incremental delta-sigma modulators characterised by the number of quantisers and their type and resolution having one quantiser only
- H03M3/43—Structural details of delta-sigma modulators, e.g. incremental delta-sigma modulators characterised by the number of quantisers and their type and resolution having one quantiser only the quantiser being a single bit one
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M3/00—Conversion of analogue values to or from differential modulation
- H03M3/30—Delta-sigma modulation
- H03M3/39—Structural details of delta-sigma modulators, e.g. incremental delta-sigma modulators
- H03M3/436—Structural details of delta-sigma modulators, e.g. incremental delta-sigma modulators characterised by the order of the loop filter, e.g. error feedback type
- H03M3/456—Structural details of delta-sigma modulators, e.g. incremental delta-sigma modulators characterised by the order of the loop filter, e.g. error feedback type the modulator having a first order loop filter in the feedforward path
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Analogue/Digital Conversion (AREA)
- Measurement Of Current Or Voltage (AREA)
- Amplifiers (AREA)
- Control Of Amplification And Gain Control (AREA)
- Treatment Of Fiber Materials (AREA)
Description
本発明の目的は、前置増幅器におけるオフセットおよびドリフトの有効な低減を、高周波数であるが、解像度の限定された追加の要素を導入することなく可能にする、汎用測定増幅装置および方法を提供することである。
本発明によれば、上記の目的は、請求項1のプリアンブルの特徴と合わせて、前記A/D変換器が、動作中に前記積分器に連続的に加えられる中間信号と、極性逆転クロックパルスと両極性であって、ある特定の時間に前記積分器に加えられる作動レベルの基準信号であって、クロックパルス発生器によって制御される基準電圧源から生ずる前記基準信号とを反復的に積分する積分器、前記積分器の下流に接続されて、積分器出力信号を閾値と比較する比較器(26)であって、比較結果に依存する比較器出力信号が、極性逆転クロックパルスを事前設定するための制御信号としてインバータおよび基準電圧源にフィードバックされる前記比較器、および作動レベルの基準信号が積分器に加えられる測定間隔の期間を入力信号に対する尺度の基礎として検出する時間測定手段を含むことにおいて達成される。
本発明の特に好ましい態様は、従属請求項に定義される。
ここで、さらなる特徴および利点を例示的態様と図面を参照して説明する。
図1は、本発明による装置の概略等価回路図を示す。図1の左側には、2つの同時切換え可能なスイッチ12aおよび12bを備えるインバータ回路10を示してあり、この回路は、インバータ10の入力に加えられる入力信号UE、すなわち測定しようとする単極性電圧を、本質的に矩形の両極性中間信号UZに変換する。この変換は、インバータ10の切換えのクロックレートにおいて行われ、このクロックレート自体は、変換器10の制御入力に加えられる制御信号SZによって事前設定される。このクロックパルスは、本明細書においては、極性逆転クロックパルスと呼ばれる。
インバータ10の実際の設計は、本発明とは関係がなく、実際の応用の特有の要件に応じて、当業者が選択することができる。入力信号UEの由来は、本発明に対して必須要件ではない。
図面において示し、詳細な説明において説明した態様は、もちろんのこと、本発明の実証的な例を意図するものである。本明細書での開示に照らせば、広範囲の可能な変更が、当業者には明らかである。例えば、入力信号UEに大きなレベル変動がある場合に、ディジタル化された信号の迅速な集束を達成するために、特に、個々の切換え可能な信号の厳密な同期から、わずかな変更を行うことが可能である。
Claims (9)
- 単極性入力信号(UE)を検出して該入力信号(UE)に対する尺度としてディジタル出力値を生成する、測定増幅装置であって、
極性逆転クロックパルスを用いるクロックパルス発生器によって制御されて、前記極性逆転クロックパルスで前記入力信号(UE)を両極性中間信号(UZ)に変換する、切換え式インバータ(10)と、前記中間信号に応じてディジタル出力値を生成する、A/D変換器とを含む、前記測定増幅装置において、前記A/D変換器は、
動作中に前記積分器に連続的に加えられる中間信号(UZ)と、両極性であって、ある特定の時間に前記積分器に加えられる、作業レベルの基準信号(Uref)であって、クロックパルス発生器によって制御される基準電圧源(12、24)から生ずる前記基準信号(Uref)とを反復的に積分する、積分器(18、20)、
前記積分器(18、20)の下流に接続されて、積分器出力信号を閾値と比較する、比較器(26)であって、比較結果に依存する比較器出力信号が、制御信号(SZ)としてインバータおよび基準電圧源にフィードバックされる、前記比較器、ここにおいて比較器(26)は、積分器出力信号が閾値と交差する各時点を計算するように構成され、制御手段(28)が、比較器出力信号のフィードバックのために設けられており、前記制御手段が、計算された交差時点に応じて、切換え式インバータ(10)を制御して、中間信号(U Z )の極性逆転を起こさせるとともに、切換え式基準電圧源(12、24)を制御して、作動レベルの基準信号(U ref )を積分器(18、20)から切断させるものであり、および
作動レベルの基準信号(Uref)が積分器(18、20)にその間、加えられる測定間隔(Tm)の期間を、入力信号に対する尺度の基礎として検出する、時間測定手段
を含み、切換え式基準電圧源(12、24)は、基準信号(Uref)が極性逆転クロックパルスと両極性となるように、極性逆転クロックパルスを事前設定するためにフィードバックされる制御信号によってインバータ(10)と同期されており、
制御手段(28)は、作動レベルの基準信号(U ref )を積分器(18、20)から切断する度にそれに続く所定の時間間隔(T C )の後に、作動レベルの基準信号(U ref )を積分器(18、29)に新たに加えるために、切換え式基準電圧源(14、24)を制御するようにも構成されており、
中間信号(U Z )における連続する2つの極性逆転の間の全体期間が、入力信号(U E )に対する尺度の基礎としての役割を果たしており
加算手段が偶数の実測間隔期間を合計するために設けられるとともに、入力信号に対する尺度として、合計値に基づく出力値を出力する出力手段が設けられており、
加算手段が、所定数の最も古い実測間隔の期間を用いず、先行する量定において考慮されなかった同数の最も新しい実測間隔の期間を用いて、現行の合計値の量定を、先行の量定がそれに基づいていた一連の実測間隔期間に基づかせるように構成されており、
電圧の極性逆転は、各測定クロックパルスでなく、n番目の測定パルス毎にのみ起動されることを特徴とする、前記測定増幅装置。 - 制御手段(28)が、作動レベルの基準信号(Uref)を先行して積分器(18、20)に加える度にそれに続く一定時間間隔(TT)の後に、作動レベルの基準信号(Uref)を積分器(18、29)に新たに加えるために、切換え式基準電圧源(12、24)を制御するようにも構成されていることを特徴とする、請求項1に記載の装置。
- 単極性入力信号(UE)を検出して該入力信号(UE)に対する尺度としてディジタル出力値を生成する、測定増幅方法であって、
極性逆転クロックパルス用いるクロックパルス発生器によって制御される切換え式インバータ(10)を用いて、前記極性逆転クロックパルスで前記入力信号(UE)が両極性中間信号(UZ)に変換され、該中間信号(UZ)に応じて、ディジタル出力値がA/D変換器によって生成される、前記測定増幅方法において、
動作中に、反復積分のために、A/D変換器の積分器(18.20)に、前記中間信号(UZ)が連続的に加えられるとともに、極性逆転クロックパルスと両極性である作動レベルの基準信号(Uref)が、ある特定の時間に加えられ、前記基準信号は、クロックパルス発生器によって制御される基準電圧源(12、24)から生じており、
積分器出力信号が、積分器(18,20)の下流に接続された比較器(26)によって閾値と比較され、比較結果に依存する比較器出力信号が、インバータ(10)と基準電圧源(12、24)とに、制御信号(SZ)としてフィードバックされ、ここにおいて比較器(26)は、積分器出力信号が閾値と交差する各時点を計算するように構成され、制御手段(28)が、比較器出力信号のフィードバックのために設けられており、前記制御手段が、計算された交差時点に応じて、切換え式インバータ(10)を制御して、中間信号(U Z )の極性逆転を起こさせるとともに、切換え式基準電圧源(12、24)を制御して、作動レベルの基準信号(U ref )を積分器(18、20)から切断させるものであり、
作動レベルの基準信号(Uref)がその間、積分器(18、20)に加えられる測定間隔(Tm)の期間が、入力信号に対する尺度の基礎として、時間測定手段によって量定されており、
切換え式基準電圧源(12、24)は、基準信号(Uref)が極性逆転クロックパルスと両極性となるように、極性逆転クロックパルスを事前設定するためにフィードバックされる制御信号によってインバータ(10)と同期されており、
制御手段(28)は、作動レベルの基準信号(U ref )を積分器(18、20)から切断する度にそれに続く所定の時間間隔(T C )の後に、作動レベルの基準信号(U ref )を積分器(18、29)に新たに加えるために、切換え式基準電圧源(14、24)を制御するようにも構成されており、
中間信号(U Z )における連続する2つの極性逆転の間の全体期間が、入力信号(U E )に対する尺度の基礎としての役割を果たしており
加算手段が偶数の実測間隔期間を合計するために設けられるとともに、入力信号に対する尺度として、合計値に基づく出力値を出力する出力手段が設けられており、
加算手段が、所定数の最も古い実測間隔の期間を用いず、先行する量定において考慮されなかった同数の最も新しい実測間隔の期間を用いて、現行の合計値の量定を、先行の量定がそれに基づいていた一連の実測間隔期間に基づかせるように構成されており、
電圧の極性逆転は、各測定クロックパルスでなく、n番目の測定パルス毎にのみ起動されることを特徴とする、前記測定増幅方法。 - 積分器出力信号が閾値と比較されると、前記積分器出力信号が前記閾値とそこで交差する時点が検出され、検出された時点に応じて、中間信号(UZ)の極性逆転と、作動レベルの基準信号(Uref)の積分器(18、20)からの切断とが実行される、請求項3に記載の方法。
- 基準信号(Uref)を積分器(18、20)から切断する度にそれに続いて、所定の時間間隔(TC)の後に、作動レベルの基準信号(Uref)が積分器(18、20)に再び加えられることを特徴とする、請求項3または4に記載の方法。
- 中間信号(UZ)における連続する2つの極性逆転の間の全体期間(TT)が、入力信号(UE)に対する尺度のための基礎として使用されることを特徴とする、請求項3〜5のいずれか1項に記載の方法。
- 作動レベルの基準信号(Uref)を積分器(18、20)に先行して加える度にそれに続いて、一定時間間隔(TT)の後に、作動レベルの基準信号(Uref)が、積分器(18、20)に再び加えられることを特徴とする、請求項3〜6のいずれか1項に記載の方法。
- 偶数の連続する実測間隔期間が合計されて、入力信号に対する尺度が該合計値に基づいて出力されることを特徴とする、請求項3から7のいずれか一項に記載の方法。
- 合計値の現行の量定が、所定数の最も古い実測間隔の期間を用いず、先行の量定において考慮されなかった同数の最も新しい実測間隔の期間を追加的に用いて、先行の量定がそれに基づいていた一連の実測間隔期間に基づくことを特徴とする、請求項3〜8のいずれか1項に記載の方法。
Applications Claiming Priority (3)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| DE102006051364A DE102006051364B4 (de) | 2006-10-27 | 2006-10-27 | Messverstärkungsvorrichtung und -verfahren |
| DE102006051364.9 | 2006-10-27 | ||
| PCT/EP2007/009232 WO2008049603A1 (de) | 2006-10-27 | 2007-10-24 | Messverstärkungsvorrichtung und -verfahren |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JP2010507945A JP2010507945A (ja) | 2010-03-11 |
| JP4859983B2 true JP4859983B2 (ja) | 2012-01-25 |
Family
ID=38926387
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2009533728A Expired - Fee Related JP4859983B2 (ja) | 2006-10-27 | 2007-10-24 | 測定増幅装置および方法 |
Country Status (7)
| Country | Link |
|---|---|
| US (1) | US7839320B2 (ja) |
| EP (1) | EP2087596B1 (ja) |
| JP (1) | JP4859983B2 (ja) |
| CN (1) | CN101523729B (ja) |
| AT (1) | ATE458311T1 (ja) |
| DE (2) | DE102006051364B4 (ja) |
| WO (1) | WO2008049603A1 (ja) |
Families Citing this family (9)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| CN101577098B (zh) * | 2008-05-08 | 2013-02-06 | 奇美电子股份有限公司 | 液晶显示器及其驱动方法 |
| US8378695B2 (en) * | 2009-06-17 | 2013-02-19 | Infineon Technologies Austria Ag | Determining the dead time in driving a half-bridge |
| CN102624449B (zh) * | 2012-03-08 | 2015-09-23 | 佛山敏石芯片有限公司 | 一种信号探测器及其探测电路 |
| DE102012103037B4 (de) * | 2012-04-10 | 2014-07-03 | Sartorius Lab Instruments Gmbh & Co. Kg | Elektromagnetisch kraftkompensierende Kraftmessvorrichtung |
| CN103107787A (zh) * | 2013-02-05 | 2013-05-15 | 天津大学 | 一种基于运算放大器的差频器 |
| DE102013014876B3 (de) * | 2013-09-06 | 2014-12-11 | Hottinger Baldwin Messtechnik Gmbh | Messverstärker mit Hintergrundjustierung und Verfahren dafür |
| JP6494196B2 (ja) * | 2014-07-09 | 2019-04-03 | オリンパス株式会社 | サンプリング回路 |
| CN105337613B (zh) * | 2015-11-18 | 2018-02-06 | 华南理工大学 | 一种基于跨导运算放大器的锁相环低通滤波器 |
| US10181861B1 (en) * | 2017-12-29 | 2019-01-15 | Texas Instruments Incorporated | Reference voltage control circuit for a two-step flash analog-to-digital converter |
Citations (4)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPS5429552A (en) * | 1977-08-09 | 1979-03-05 | Masaoki Ishikawa | Integral ad converter |
| JPH0360525A (ja) * | 1989-07-28 | 1991-03-15 | Yokogawa Electric Corp | Pwm方式a/d変換器 |
| JPH08240440A (ja) * | 1994-11-11 | 1996-09-17 | Endress & Hauser Gmbh & Co | センサ信号の線形化および温度補償のための装置 |
| JP2006148678A (ja) * | 2004-11-22 | 2006-06-08 | Denso Corp | A/d変換装置 |
Family Cites Families (23)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| DE2114141B2 (de) * | 1971-03-24 | 1973-08-09 | Grutzediek, Hartmut, Dipl Phys Dr , 4952 Hausberge, Scheerer, Joachim, Dipl Phys, 6710 Frankenthal | Analog-digital-umsetzer mit einem integrierenden verstaerker nach den mehrfach-rampen-verfahren |
| DE2820601C2 (de) * | 1971-03-24 | 1984-01-19 | Hartmut Dipl.-Phys. Dr. 6203 Hochheim Grützediek | Analog-Digital-Umsetzer nach dem Mehrfach-Rampenverfahren |
| JPS5442969A (en) * | 1977-09-09 | 1979-04-05 | Nec Corp | Analog-digital converter |
| DE3633790A1 (de) | 1986-10-03 | 1988-04-14 | Endress Hauser Gmbh Co | Anordnung zur aufbereitung der ausgangssignale einer widerstandsbruecke |
| US4764752A (en) * | 1987-06-15 | 1988-08-16 | Ormond Alfred N | Analog to digital converter having no zero or span drift |
| US5262780A (en) * | 1990-12-14 | 1993-11-16 | Laurel Electronics, Inc. | Analog to digital converter with conversion rate inverse to the integration period |
| US5148171A (en) * | 1991-07-25 | 1992-09-15 | Hewlett-Packard Company | Multislope continuously integrating analog to digital converter |
| US5184128A (en) * | 1991-08-06 | 1993-02-02 | Harris Corporation | Integrating A/D converter with means for reducing rollover error |
| US5229772A (en) * | 1992-02-03 | 1993-07-20 | Integrated Semiconductor Solutions | Ratiometric ADC with pulse width modulated output for wide temperature range applications |
| DE4212546C1 (ja) * | 1992-04-15 | 1993-03-11 | Joachim Dr. Scheerer | |
| DE69424931T2 (de) * | 1994-03-29 | 2001-01-11 | Alcatel, Paris | Analog/Digital-Wandler für niederfrequente, differentielle Signale geringer Amplitude |
| US5546082A (en) * | 1994-04-22 | 1996-08-13 | Rosemount Analytical Inc. | Measurement probe with improved analog-to-digital conversion |
| US5519352A (en) * | 1994-09-30 | 1996-05-21 | Telcom Semiconductor, Inc. | Integrator system with variable gain feedback |
| JP3351192B2 (ja) * | 1995-07-12 | 2002-11-25 | 富士ゼロックス株式会社 | 画像読取信号処理装置 |
| US6243034B1 (en) * | 1998-10-29 | 2001-06-05 | National Instruments Corporation | Integrating analog to digital converter with improved resolution |
| DE10040373B4 (de) * | 1999-08-20 | 2004-02-19 | Sartorius Ag | Analog/Digital-Umsetzer |
| US6744394B2 (en) * | 2002-05-10 | 2004-06-01 | 02Micro International Limited | High precision analog to digital converter |
| US6750796B1 (en) * | 2003-03-27 | 2004-06-15 | National Semiconductor Corporation | Low noise correlated double sampling modulation system |
| US6906648B1 (en) * | 2003-12-31 | 2005-06-14 | Winbond Electronics Corp. | Circuit and method of multi-channel dual slope ADC with offset cancellation and hysteresis input |
| US7336213B2 (en) * | 2004-12-17 | 2008-02-26 | Stmicroelectronics Pvt. Ltd. | Polarity independent precision measurement of an input voltage signal |
| JP2006304035A (ja) * | 2005-04-22 | 2006-11-02 | Agilent Technol Inc | アナログディジタル変換方法およびアナログディジタル変換システム |
| US7242333B1 (en) * | 2005-12-30 | 2007-07-10 | Medtronic, Inc. | Alternate sampling integrator |
| FR2911737B1 (fr) * | 2007-01-23 | 2009-03-27 | Ulis Soc Par Actions Simplifie | Procede pour numeriser une grandeur analogique, dispositif de numerisation mettant en oeuvre ce procede et detecteur de rayonnements electromagnetiques integrant un tel dispositif |
-
2006
- 2006-10-27 DE DE102006051364A patent/DE102006051364B4/de not_active Expired - Fee Related
-
2007
- 2007-10-24 EP EP07819284A patent/EP2087596B1/de not_active Not-in-force
- 2007-10-24 CN CN2007800381336A patent/CN101523729B/zh not_active Expired - Fee Related
- 2007-10-24 JP JP2009533728A patent/JP4859983B2/ja not_active Expired - Fee Related
- 2007-10-24 AT AT07819284T patent/ATE458311T1/de active
- 2007-10-24 DE DE502007002887T patent/DE502007002887D1/de active Active
- 2007-10-24 WO PCT/EP2007/009232 patent/WO2008049603A1/de not_active Ceased
-
2009
- 2009-04-27 US US12/430,209 patent/US7839320B2/en active Active
Patent Citations (4)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPS5429552A (en) * | 1977-08-09 | 1979-03-05 | Masaoki Ishikawa | Integral ad converter |
| JPH0360525A (ja) * | 1989-07-28 | 1991-03-15 | Yokogawa Electric Corp | Pwm方式a/d変換器 |
| JPH08240440A (ja) * | 1994-11-11 | 1996-09-17 | Endress & Hauser Gmbh & Co | センサ信号の線形化および温度補償のための装置 |
| JP2006148678A (ja) * | 2004-11-22 | 2006-06-08 | Denso Corp | A/d変換装置 |
Also Published As
| Publication number | Publication date |
|---|---|
| DE502007002887D1 (de) | 2010-04-01 |
| EP2087596B1 (de) | 2010-02-17 |
| DE102006051364A1 (de) | 2008-04-30 |
| ATE458311T1 (de) | 2010-03-15 |
| CN101523729A (zh) | 2009-09-02 |
| JP2010507945A (ja) | 2010-03-11 |
| CN101523729B (zh) | 2011-08-10 |
| DE102006051364B4 (de) | 2010-09-23 |
| WO2008049603A1 (de) | 2008-05-02 |
| EP2087596A1 (de) | 2009-08-12 |
| US20090206824A1 (en) | 2009-08-20 |
| US7839320B2 (en) | 2010-11-23 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JP4865037B2 (ja) | 測定増幅装置および方法 | |
| JP4859983B2 (ja) | 測定増幅装置および方法 | |
| EP2876407B1 (en) | Capacitive sensing interface for proximity detection | |
| JP5722443B2 (ja) | 正弦波電圧信号を用いて容量を測定する容量測定回路、容量測定センサーシステム及び容量測定方法 | |
| US8952838B2 (en) | Time domain switched analog-to-digital converter apparatus and methods | |
| JP4896150B2 (ja) | 電子式電力量計 | |
| US10317252B2 (en) | System and method for a capacitive sensor | |
| US20150145535A1 (en) | Capacitive sensing interface for proximity detection | |
| CN106066217A (zh) | 用于mems传感器的系统和方法 | |
| JP2015162840A (ja) | 2重積分型a/d変換器 | |
| CN105301341B (zh) | 用于测量带干扰的量的方法和装置 | |
| US7382300B1 (en) | System-on-chip (SoC) integrated circuit including interleaved delta-sigma analog-to-digital converter (ADC) | |
| US11435404B2 (en) | Battery formation/testing | |
| JP2001223586A (ja) | 多チャンネルa/d変換方法及び装置 | |
| US6930495B1 (en) | Digitizing ohmmeter system | |
| JP2003168976A (ja) | A/d変換器のオフセット補正装置及び電力量計 | |
| US20150381194A1 (en) | Sensor system using multiple modes for analog to digital conversion | |
| JPH1098382A (ja) | Ad変換器の機能性の監視方法 | |
| JP2001358590A (ja) | アナログ・ディジタル変換器 | |
| CN109768784B (zh) | 抽取滤波器 | |
| JPH07333346A (ja) | 矩形フィルタ及びこの矩形フィルタを用いたフィルタアンプ | |
| JPH09181604A (ja) | 半導体集積回路装置およびその雑音低減方法 | |
| CN105308866B (zh) | 电容式感测系统和方法 | |
| EP2477465A2 (en) | A method for precise monitoring position and arrival time of accelerated particles, and a device for carrying out said method | |
| RU2294595C1 (ru) | Способ интегрирующего аналого-цифрового преобразования напряжения |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20101118 |
|
| A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20101130 |
|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20110228 |
|
| A711 | Notification of change in applicant |
Free format text: JAPANESE INTERMEDIATE CODE: A712 Effective date: 20110803 |
|
| TRDD | Decision of grant or rejection written | ||
| A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20111004 |
|
| A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
| A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20111101 |
|
| R150 | Certificate of patent or registration of utility model |
Ref document number: 4859983 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
| FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20141111 Year of fee payment: 3 |
|
| S111 | Request for change of ownership or part of ownership |
Free format text: JAPANESE INTERMEDIATE CODE: R313111 |
|
| R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| S531 | Written request for registration of change of domicile |
Free format text: JAPANESE INTERMEDIATE CODE: R313531 |
|
| R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| LAPS | Cancellation because of no payment of annual fees |