JP4769797B2 - メモリシーケンスのためのメモリハブおよび方法 - Google Patents
メモリシーケンスのためのメモリハブおよび方法 Download PDFInfo
- Publication number
- JP4769797B2 JP4769797B2 JP2007513220A JP2007513220A JP4769797B2 JP 4769797 B2 JP4769797 B2 JP 4769797B2 JP 2007513220 A JP2007513220 A JP 2007513220A JP 2007513220 A JP2007513220 A JP 2007513220A JP 4769797 B2 JP4769797 B2 JP 4769797B2
- Authority
- JP
- Japan
- Prior art keywords
- memory
- prefetch
- memory device
- performance counter
- operable
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
- 238000000034 method Methods 0.000 title claims description 15
- 238000012163 sequencing technique Methods 0.000 title 1
- 239000000872 buffer Substances 0.000 claims description 31
- 230000004044 response Effects 0.000 claims description 24
- 230000003287 optical effect Effects 0.000 claims description 15
- 230000008878 coupling Effects 0.000 claims description 8
- 238000010168 coupling process Methods 0.000 claims description 8
- 238000005859 coupling reaction Methods 0.000 claims description 8
- 230000008859 change Effects 0.000 claims description 7
- 238000004891 communication Methods 0.000 description 11
- 238000012423 maintenance Methods 0.000 description 10
- 230000006870 function Effects 0.000 description 4
- 238000013459 approach Methods 0.000 description 3
- 238000010586 diagram Methods 0.000 description 3
- 238000012544 monitoring process Methods 0.000 description 3
- 238000012360 testing method Methods 0.000 description 3
- 230000002457 bidirectional effect Effects 0.000 description 2
- 238000007796 conventional method Methods 0.000 description 2
- 238000002405 diagnostic procedure Methods 0.000 description 2
- 238000012545 processing Methods 0.000 description 2
- 230000003068 static effect Effects 0.000 description 2
- 238000012546 transfer Methods 0.000 description 2
- 230000009471 action Effects 0.000 description 1
- 238000004364 calculation method Methods 0.000 description 1
- 238000013500 data storage Methods 0.000 description 1
- 238000007726 management method Methods 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 239000013307 optical fiber Substances 0.000 description 1
- 239000000523 sample Substances 0.000 description 1
- 230000001360 synchronised effect Effects 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F12/00—Accessing, addressing or allocating within memory systems or architectures
- G06F12/02—Addressing or allocation; Relocation
- G06F12/0215—Addressing or allocation; Relocation with look ahead addressing means
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F12/00—Accessing, addressing or allocating within memory systems or architectures
- G06F12/02—Addressing or allocation; Relocation
- G06F12/08—Addressing or allocation; Relocation in hierarchically structured memory systems, e.g. virtual memory systems
- G06F12/0802—Addressing of a memory level in which the access to the desired data or data block requires associative addressing means, e.g. caches
- G06F12/0862—Addressing of a memory level in which the access to the desired data or data block requires associative addressing means, e.g. caches with prefetch
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F12/00—Accessing, addressing or allocating within memory systems or architectures
- G06F12/02—Addressing or allocation; Relocation
- G06F12/08—Addressing or allocation; Relocation in hierarchically structured memory systems, e.g. virtual memory systems
- G06F12/0802—Addressing of a memory level in which the access to the desired data or data block requires associative addressing means, e.g. caches
- G06F12/0888—Addressing of a memory level in which the access to the desired data or data block requires associative addressing means, e.g. caches using selective caching, e.g. bypass
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F2212/00—Indexing scheme relating to accessing, addressing or allocation within memory systems or architectures
- G06F2212/60—Details of cache memory
- G06F2212/6022—Using a prefetch buffer or dedicated prefetch cache
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F2212/00—Indexing scheme relating to accessing, addressing or allocation within memory systems or architectures
- G06F2212/60—Details of cache memory
- G06F2212/6026—Prefetching based on access pattern detection, e.g. stride based prefetch
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Memory System Of A Hierarchy Structure (AREA)
Description
Claims (28)
- 複数のメモリ装置とメモリハブとを含むメモリモジュールであって、
前記メモリハブは、
前記メモリ装置のうちの少なくとも1つのメモリセルにアクセスする旨のメモリ要求を受信するリンクインターフェイスと、
前記メモリ装置に結合されているメモリ装置インターフェイスであって、前記メモリ装置のうちの少なくとも1つのメモリセルにアクセスする旨のメモリ要求を前記メモリ装置に連結し、前記メモリ要求のうちの少なくとも一部に応じて読み出しデータを受信するように動作可能であるメモリ装置インターフェイスと、
プリフェッチバッファと、
前記メモリ装置インターフェイスに結合されているパフォーマンスカウンタであって、プリフェッチヒットのパーセンテージを追跡するように動作可能であるパフォーマンスカウンタと、
前記リンクインターフェイスおよび前記メモリ装置インターフェイスに結合されているメモリシーケンサであって、
前記リンクインターフェイスから受信されたメモリ要求に応じてメモリ要求を前記メモリ装置インターフェイスに連結するように動作可能であり、
プリフェッチ要求に応じて読み出しデータを前記プリフェッチバッファに格納するように動作可能であり、
前記パフォーマンスカウンタによって追跡されたプリフェッチヒットのパーセンテージに応じてプリフェッチを使用可能または使用不可能なように動作可能である、
メモリシーケンサと、
を含むことを特徴とするメモリモジュール。 - 前記リンクインターフェイスは、光入力/出力ポートを含むことを特徴とする請求項1に記載のメモリモジュール。
- 前記パフォーマンスカウンタは、さらにページヒット率を追跡し、
前記メモリシーケンサは、さらに前記パフォーマンスカウンタによって追跡されたページヒット率に応じて前記メモリ装置における開いたページの数を変更するよう動作可能である、
ことを特徴とする請求項1に記載のメモリモジュール。 - 前記パフォーマンスカウンタは、さらにページヒット率を追跡し、
前記メモリシーケンサは、さらに前記パフォーマンスカウンタによって追跡されたページヒット率に応じて自動プリチャージモードに切り替えるよう動作可能である、
ことを特徴とする請求項1に記載のメモリモジュール。 - 前記メモリシーケンサは、さらにプリフェッチ要求の数を決定するよう動作可能であることを特徴とする請求項1に記載のメモリモジュール。
- 前記パフォーマンスカウンタは、さらにキャッシュヒット率を追跡し、
前記メモリシーケンサは、さらに前記パフォーマンスカウンタによって追跡されたキャッシュヒット率に応じてキャッシュを使用不可にするよう動作可能であることを特徴とする請求項1に記載のメモリモジュール。 - 前記メモリ装置は、ダイナミックランダムアクセスメモリ装置を含むことを特徴とする請求項1に記載のメモリモジュール。
- メモリ装置のうちの少なくとも1つのメモリセルにアクセスする旨のメモリ要求を受信するリンクインターフェイスと、
前記メモリ装置に結合されているメモリ装置インターフェイスであって、前記メモリ装置のうちの少なくとも1つのメモリセルにアクセスする旨のメモリ要求を前記メモリ装置に連結し、前記メモリ要求のうちの少なくとも一部に応じて読み出しデータを受信するように動作可能であるメモリ装置インターフェイスと、
プリフェッチバッファと、
前記メモリ装置インターフェイスに結合されているパフォーマンスカウンタであって、
プリフェッチヒットのパーセンテージを追跡するように動作可能であるパフォーマンスカウンタと、
前記リンクインターフェイスおよび前記メモリ装置インターフェイスに結合されているメモリシーケンサであって、
前記リンクインターフェイスから受信されたメモリ要求に応じてメモリ要求を前記メモリ装置インターフェイスに連結するように動作可能であり、
プリフェッチ要求に応じて読み出しデータを前記プリフェッチバッファに格納するように動作可能であり、
前記パフォーマンスカウンタによって追跡されたプリフェッチヒットのパーセンテージに応じてプリフェッチを使用可能または使用不可能なように動作可能である、
メモリシーケンサと、
を含むことを特徴とするメモリハブ。 - 前記リンクインターフェイスは、光入力/出力ポートを含むことを特徴とする請求項8に記載のメモリハブ。
- 前記パフォーマンスカウンタは、さらにページヒット率を追跡し、
前記メモリシーケンサは、さらに前記パフォーマンスカウンタによって追跡されたページヒット率に応じて前記メモリ装置における開いたページの数を変更するよう動作可能であることを特徴とする請求項8に記載のメモリハブ。 - 前記パフォーマンスカウンタは、さらにページヒット率を追跡し、
前記メモリシーケンサは、さらに前記パフォーマンスカウンタによって追跡されたページヒット率に応じて自動プリチャージモードに切り替えるよう動作可能である
ことを特徴とする請求項8に記載のメモリハブ。 - 前記メモリシーケンサは、さらにプリフェッチ要求の数を決定するよう動作可能であることを特徴とする請求項8に記載のメモリハブ。
- 前記パフォーマンスカウンタは、さらにキャッシュヒット率を追跡し、
前記メモリシーケンサは、さらに前記パフォーマンスカウンタによって追跡されたキャッシュヒット率に応じてキャッシュを使用不可にするよう動作可能である
ことを特徴とする請求項8に記載のメモリハブ。 - CPUと、
前記CPUに結合されており、入力ポートおよび出力ポートを有するシステムコントロ
ーラと、
前記システムコントローラを介して前記CPUに結合されている入力装置と、
前記システムコントローラを介して前記CPUに結合されている出力装置と、
前記システムコントローラを介して前記CPUに結合されている記憶装置と、
複数のメモリ装置と、
前記メモリ装置のうちの少なくとも1つのメモリセルにアクセスする旨のメモリ要求を受信するリンクインターフェイスと、
プリフェッチバッファと、
前記メモリ装置に結合されているメモリ装置インターフェイスであって、前記メモリ装置のうちの少なくとも1つのメモリセルにアクセスする旨のメモリ要求を前記メモリ装置に連結し、前記メモリ要求のうちの少なくとも一部に応じて読み出しデータを受信するように動作可能であるメモリ装置インターフェイスと、
前記メモリ装置インターフェイスに結合されているパフォーマンスカウンタであって、プリフェッチヒットのパーセンテージを追跡するように動作可能であるパフォーマンスカウンタと、
前記リンクインターフェイスおよび前記メモリ装置インターフェイスに結合されているメモリシーケンサであって、
前記リンクインターフェイスから受信されたメモリ要求に応じてメモリ要求を前記メモリ装置インターフェイスに連結するように動作可能であり、
プリフェッチ要求に応じて読み出しデータを前記プリフェッチバッファに格納するように動作可能であり、
前記パフォーマンスカウンタによって追跡されたプリフェッチヒットのパーセンテージに応じてプリフェッチを使用可能または使用不可能なように動作可能である、
メモリシーケンサと、
を含むメモリハブと、
をそれぞれ含む複数のメモリモジュールと、
を含むことを特徴とするコンピュータシステム。 - 前記リンクインターフェイスは、光入力/出力ポートを含むことを特徴とする請求項1
4に記載のコンピュータシステム。 - 前記パフォーマンスカウンタは、さらにページヒット率を追跡し、
前記メモリシーケンサは、さらに前記パフォーマンスカウンタによって追跡されたページヒット率に応じて前記メモリ装置における開いたページの数を変更するよう動作可能である
ことを特徴とする請求項14に記載のコンピュータシステム。 - 前記パフォーマンスカウンタは、さらにページヒット率を追跡し、
前記メモリシーケンサは、さらに前記パフォーマンスカウンタによって追跡されたページヒット率に応じて自動プリチャージモードに切り替えるよう動作可能である
ことを特徴とする請求項14に記載のコンピュータシステム。 - 前記メモリシーケンサは、さらにプリフェッチ要求の数を決定するよう動作可能であることを特徴とする請求項14に記載のコンピュータシステム。
- 前記パフォーマンスカウンタは、さらにキャッシュヒット率を追跡し、
前記メモリシーケンサは、さらに前記パフォーマンスカウンタによって追跡されたキャッシュヒット率に応じてキャッシュを使用不可にするよう動作可能である
ことを特徴とする請求項14に記載のコンピュータシステム。 - 前記メモリ装置は、ダイナミックランダムアクセスメモリ装置を含むことを特徴とする請求項14に記載のコンピュータシステム。
- 複数のメモリ装置とメモリハブとを含むメモリモジュールからデータを読み取る方法であって、
前記メモリハブが、
前記メモリ装置のうちの少なくとも1つのメモリセルにアクセスする旨のメモリ要求を受信するステップと、
前記受信されたメモリ要求に応じて、前記メモリ要求を前記メモリ装置に連結するステップであって、前記メモリ要求に基づいてプリフェッチ要求を生成する、ステップと、
前記メモリ要求に応じてプリフェッチされた読み出しデータを受信するステップと、
前記プリフェッチされた読み出しデータの少なくとも一部を前記メモリモジュールのプリフェッチバッファに格納するステップと、
前記メモリモジュールのパフォーマンスカウンタが、前記プリフェッチバッファに格納されたプリフェッチされた読み出しデータへのアクセスをカウントしてプリフェッチヒットのパーセンテージを追跡するステップと、
前記メモリモジュールのメモリシーケンサが、前記追跡されたプリフェッチヒットのパーセンテージに基づいてプリフェッチを使用可能または使用不可能なようにするステップと
を含むことを特徴とする方法。 - 前記追跡されたプリフェッチヒットのパーセンテージに基づいてプリフェッチを使用可能または使用不可能なようにする前記ステップは、前記追跡されたプリフェッチヒットのパーセンテージが閾値レベルを超えている場合、プリフェッチを使用可能または使用不可能なようにするステップを含むことを特徴とする請求項21に記載の方法。
- 前記閾値レベルを、前記追跡ステップを実行する前記パフォーマンスカウンタにプログラミングするステップをさらに含むことを特徴とする請求項22に記載の方法。
- 前記メモリ装置のうちの少なくとも1つのメモリセルにアクセスする旨のメモリ要求を受信する前記ステップは、前記メモリ要求に対応する光信号を受信するステップを含むことを特徴とする請求項21に記載の方法。
- さらに、
前記パフォーマンスカウンタが、前記メモリ装置のページヒット率を追跡するステップと、
前記メモリシーケンサが、前記追跡されたページヒット率に応じて前記メモリ装置における開いたページの数を変更するように動作するステップと、
を含むことを特徴とする請求項21に記載の方法。 - さらに、
前記パフォーマンスカウンタが、前記メモリ装置のページヒット率を追跡するステップと、
前記メモリモジュールのメモリシーケンサが、前記追跡されたページヒット率に基づいて、前記メモリ装置を自動プリチャージモードへと或いは自動プリチャージモードから切り替えるステップと、
を含むことを特徴とする請求項21に記載の方法。 - さらに、
前記パフォーマンスカウンタが、プリフェッチヒットのパーセンテージを追跡するステップと、
前記メモリモジュールのメモリシーケンサが、前記追跡されたプリフェッチヒットのパーセンテージに基づいて、プリフェッチ要求の数を決定するステップと、
を含むことを特徴とする請求項21に記載の方法。 - さらに、
前記パフォーマンスカウンタが、キャッシュヒット率を追跡するステップと、
前記メモリモジュールのメモリシーケンサが、前記追跡されたキャッシュヒット率に基づいて、キャッシュが使用不可能になるようにするステップと、
を含むことを特徴とする請求項21に記載の方法。
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US10/846,988 | 2004-05-14 | ||
US10/846,988 US7162567B2 (en) | 2004-05-14 | 2004-05-14 | Memory hub and method for memory sequencing |
PCT/US2005/015694 WO2005114427A2 (en) | 2004-05-14 | 2005-05-04 | Memory hub and method for memory sequencing |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2007537541A JP2007537541A (ja) | 2007-12-20 |
JP4769797B2 true JP4769797B2 (ja) | 2011-09-07 |
Family
ID=35310683
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2007513220A Expired - Fee Related JP4769797B2 (ja) | 2004-05-14 | 2005-05-04 | メモリシーケンスのためのメモリハブおよび方法 |
Country Status (7)
Country | Link |
---|---|
US (3) | US7162567B2 (ja) |
EP (1) | EP1756718A4 (ja) |
JP (1) | JP4769797B2 (ja) |
KR (1) | KR100813422B1 (ja) |
CN (1) | CN101390060B (ja) |
TW (1) | TWI309772B (ja) |
WO (1) | WO2005114427A2 (ja) |
Families Citing this family (69)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7133972B2 (en) | 2002-06-07 | 2006-11-07 | Micron Technology, Inc. | Memory hub with internal cache and/or memory access prediction |
US7117316B2 (en) | 2002-08-05 | 2006-10-03 | Micron Technology, Inc. | Memory hub and access method having internal row caching |
US6820181B2 (en) * | 2002-08-29 | 2004-11-16 | Micron Technology, Inc. | Method and system for controlling memory accesses to memory modules having a memory hub architecture |
US7120727B2 (en) | 2003-06-19 | 2006-10-10 | Micron Technology, Inc. | Reconfigurable memory module and method |
US7260685B2 (en) * | 2003-06-20 | 2007-08-21 | Micron Technology, Inc. | Memory hub and access method having internal prefetch buffers |
US7107415B2 (en) * | 2003-06-20 | 2006-09-12 | Micron Technology, Inc. | Posted write buffers and methods of posting write requests in memory modules |
US7133991B2 (en) * | 2003-08-20 | 2006-11-07 | Micron Technology, Inc. | Method and system for capturing and bypassing memory transactions in a hub-based memory system |
US7120743B2 (en) | 2003-10-20 | 2006-10-10 | Micron Technology, Inc. | Arbitration system and method for memory responses in a hub-based memory system |
US7330992B2 (en) * | 2003-12-29 | 2008-02-12 | Micron Technology, Inc. | System and method for read synchronization of memory modules |
US7188219B2 (en) | 2004-01-30 | 2007-03-06 | Micron Technology, Inc. | Buffer control system and method for a memory system having outstanding read and write request buffers |
US7162567B2 (en) * | 2004-05-14 | 2007-01-09 | Micron Technology, Inc. | Memory hub and method for memory sequencing |
US7519788B2 (en) * | 2004-06-04 | 2009-04-14 | Micron Technology, Inc. | System and method for an asynchronous data buffer having buffer write and read pointers |
US7389375B2 (en) * | 2004-07-30 | 2008-06-17 | International Business Machines Corporation | System, method and storage medium for a multi-mode memory buffer device |
US7296129B2 (en) | 2004-07-30 | 2007-11-13 | International Business Machines Corporation | System, method and storage medium for providing a serialized memory interface with a bus repeater |
US7539800B2 (en) * | 2004-07-30 | 2009-05-26 | International Business Machines Corporation | System, method and storage medium for providing segment level sparing |
US7299313B2 (en) * | 2004-10-29 | 2007-11-20 | International Business Machines Corporation | System, method and storage medium for a memory subsystem command interface |
US7356737B2 (en) * | 2004-10-29 | 2008-04-08 | International Business Machines Corporation | System, method and storage medium for testing a memory module |
US7395476B2 (en) * | 2004-10-29 | 2008-07-01 | International Business Machines Corporation | System, method and storage medium for providing a high speed test interface to a memory subsystem |
US7441060B2 (en) * | 2004-10-29 | 2008-10-21 | International Business Machines Corporation | System, method and storage medium for providing a service interface to a memory system |
US20060095620A1 (en) * | 2004-10-29 | 2006-05-04 | International Business Machines Corporation | System, method and storage medium for merging bus data in a memory subsystem |
US7331010B2 (en) | 2004-10-29 | 2008-02-12 | International Business Machines Corporation | System, method and storage medium for providing fault detection and correction in a memory subsystem |
US7277988B2 (en) * | 2004-10-29 | 2007-10-02 | International Business Machines Corporation | System, method and storage medium for providing data caching and data compression in a memory subsystem |
US7512762B2 (en) * | 2004-10-29 | 2009-03-31 | International Business Machines Corporation | System, method and storage medium for a memory subsystem with positional read data latency |
US7478259B2 (en) * | 2005-10-31 | 2009-01-13 | International Business Machines Corporation | System, method and storage medium for deriving clocks in a memory system |
US7685392B2 (en) | 2005-11-28 | 2010-03-23 | International Business Machines Corporation | Providing indeterminate read data latency in a memory system |
US7469309B1 (en) * | 2005-12-12 | 2008-12-23 | Nvidia Corporation | Peer-to-peer data transfer method and apparatus with request limits |
US7477257B2 (en) * | 2005-12-15 | 2009-01-13 | Nvidia Corporation | Apparatus, system, and method for graphics memory hub |
JP2007183816A (ja) * | 2006-01-06 | 2007-07-19 | Elpida Memory Inc | メモリ制御装置 |
JP4915774B2 (ja) * | 2006-03-15 | 2012-04-11 | 株式会社日立製作所 | ストレージシステム及びストレージシステムの制御方法 |
US7353316B2 (en) | 2006-03-24 | 2008-04-01 | Micron Technology, Inc. | System and method for re-routing signals between memory system components |
US7636813B2 (en) * | 2006-05-22 | 2009-12-22 | International Business Machines Corporation | Systems and methods for providing remote pre-fetch buffers |
US7594055B2 (en) * | 2006-05-24 | 2009-09-22 | International Business Machines Corporation | Systems and methods for providing distributed technology independent memory controllers |
US7669086B2 (en) * | 2006-08-02 | 2010-02-23 | International Business Machines Corporation | Systems and methods for providing collision detection in a memory system |
US7581073B2 (en) * | 2006-08-09 | 2009-08-25 | International Business Machines Corporation | Systems and methods for providing distributed autonomous power management in a memory system |
US7870459B2 (en) * | 2006-10-23 | 2011-01-11 | International Business Machines Corporation | High density high reliability memory module with power gating and a fault tolerant address and command bus |
US7721140B2 (en) | 2007-01-02 | 2010-05-18 | International Business Machines Corporation | Systems and methods for improving serviceability of a memory system |
US7603526B2 (en) * | 2007-01-29 | 2009-10-13 | International Business Machines Corporation | Systems and methods for providing dynamic memory pre-fetch |
US7606988B2 (en) * | 2007-01-29 | 2009-10-20 | International Business Machines Corporation | Systems and methods for providing a dynamic memory bank page policy |
US7917702B2 (en) * | 2007-07-10 | 2011-03-29 | Qualcomm Incorporated | Data prefetch throttle |
US7761656B2 (en) * | 2007-08-22 | 2010-07-20 | Advanced Micro Devices, Inc. | Detection of speculative precharge |
JP4829191B2 (ja) * | 2007-08-30 | 2011-12-07 | 株式会社東芝 | キャッシュシステム |
US20090119114A1 (en) * | 2007-11-02 | 2009-05-07 | David Alaniz | Systems and Methods for Enabling Customer Service |
US7870351B2 (en) * | 2007-11-15 | 2011-01-11 | Micron Technology, Inc. | System, apparatus, and method for modifying the order of memory accesses |
US8364901B2 (en) * | 2009-02-13 | 2013-01-29 | Micron Technology, Inc. | Memory prefetch systems and methods |
TWI420982B (zh) * | 2010-12-03 | 2013-12-21 | Hon Hai Prec Ind Co Ltd | 印刷電路板 |
US8649609B1 (en) | 2011-03-24 | 2014-02-11 | The United States Of America As Represented By The Adminstrator Of The National Aeronautics And Space Administration | Field programmable gate array apparatus, method, and computer program |
US8595407B2 (en) * | 2011-06-14 | 2013-11-26 | Lsi Corporation | Representation of data relative to varying thresholds |
US8627021B2 (en) * | 2011-08-31 | 2014-01-07 | Qualcomm Incorporated | Method and apparatus for load-based prefetch access |
US20130262826A1 (en) * | 2011-10-06 | 2013-10-03 | Alexander Gendler | Apparatus and method for dynamically managing memory access bandwidth in multi-core processor |
US8675444B2 (en) | 2011-12-08 | 2014-03-18 | International Business Machines Corporation | Synchronized command throttling for multi-channel duty-cycle based memory power management |
US20130262779A1 (en) * | 2012-03-30 | 2013-10-03 | Jayaram Bobba | Profile-based hardware prefetching |
CN104081364B (zh) * | 2012-04-27 | 2017-02-22 | 慧与发展有限责任合伙企业 | 合作高速缓存 |
US9201796B2 (en) * | 2012-09-27 | 2015-12-01 | Apple Inc. | System cache with speculative read engine |
US9281036B2 (en) | 2013-01-08 | 2016-03-08 | Qualcomm Incorporated | Memory device having an adaptable number of open rows |
US9880842B2 (en) | 2013-03-15 | 2018-01-30 | Intel Corporation | Using control flow data structures to direct and track instruction execution |
US20150134933A1 (en) * | 2013-11-14 | 2015-05-14 | Arm Limited | Adaptive prefetching in a data processing apparatus |
KR102130578B1 (ko) | 2014-12-02 | 2020-07-06 | 에스케이하이닉스 주식회사 | 반도체 장치 |
KR102161311B1 (ko) * | 2014-12-03 | 2020-10-05 | 에스케이하이닉스 주식회사 | 메모리 컨트롤러 |
KR101887741B1 (ko) * | 2016-04-11 | 2018-09-11 | 전자부품연구원 | 적응적 블록 캐시 운용 방법 및 이를 적용한 dbms |
US10402120B2 (en) * | 2016-07-15 | 2019-09-03 | Advanced Micro Devices, Inc. | Memory controller arbiter with streak and read/write transaction management |
US10365681B1 (en) * | 2016-09-04 | 2019-07-30 | Netronome Systems, Inc. | Multiprocessor system having fast clocking prefetch circuits that cause processor clock signals to be gapped |
US10474578B2 (en) * | 2017-08-30 | 2019-11-12 | Oracle International Corporation | Utilization-based throttling of hardware prefetchers |
US11281587B2 (en) * | 2018-01-02 | 2022-03-22 | Infinidat Ltd. | Self-tuning cache |
US10831391B2 (en) * | 2018-04-27 | 2020-11-10 | EMC IP Holding Company LLC | Method to serve restores from remote high-latency tiers by reading available data from a local low-latency tier in a deduplication appliance |
US10996890B2 (en) | 2018-12-19 | 2021-05-04 | Micron Technology, Inc. | Memory module interfaces |
US10877889B2 (en) * | 2019-05-16 | 2020-12-29 | Micron Technology, Inc. | Processor-side transaction context memory interface systems and methods |
US20210303470A1 (en) * | 2020-03-27 | 2021-09-30 | Micron Technology, Inc. | Sequential prefetching through a linking array |
US20210357336A1 (en) * | 2020-05-14 | 2021-11-18 | Advanced Micro Devices, Inc. | Efficient memory bus management |
US11379376B2 (en) | 2020-05-20 | 2022-07-05 | Micron Technologies, Inc. | Embedding data in address streams |
Citations (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH02232890A (ja) * | 1989-03-06 | 1990-09-14 | Hitachi Ltd | 主記憶制御装置 |
JPH06266616A (ja) * | 1993-03-12 | 1994-09-22 | Toshiba Corp | メモリアクセス制御装置 |
JPH08255107A (ja) * | 1994-11-29 | 1996-10-01 | Toshiba Corp | ディスプレイコントローラ |
US5889714A (en) * | 1997-11-03 | 1999-03-30 | Digital Equipment Corporation | Adaptive precharge management for synchronous DRAM |
US6052134A (en) * | 1997-12-22 | 2000-04-18 | Compaq Computer Corp. | Memory controller and method for dynamic page management |
JP2000268006A (ja) * | 1999-03-15 | 2000-09-29 | Fuji Xerox Co Ltd | マルチプロセッサシステム |
US20020078298A1 (en) * | 1999-01-29 | 2002-06-20 | Joseph M. Jeddeloh | Method to access memory based on a programmable page limit |
WO2003104996A1 (en) * | 2002-06-07 | 2003-12-18 | Micron Technology, Inc. | Memory hub with internal cache and/or memory access prediction |
US20040039886A1 (en) * | 2002-08-26 | 2004-02-26 | International Business Machines Corporation | Dynamic cache disable |
Family Cites Families (178)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4045781A (en) | 1976-02-13 | 1977-08-30 | Digital Equipment Corporation | Memory module with selectable byte addressing for digital data processing system |
US4253144A (en) | 1978-12-21 | 1981-02-24 | Burroughs Corporation | Multi-processor communication network |
US4253146A (en) | 1978-12-21 | 1981-02-24 | Burroughs Corporation | Module for coupling computer-processors |
US4245306A (en) | 1978-12-21 | 1981-01-13 | Burroughs Corporation | Selection of addressed processor in a multi-processor network |
US4240143A (en) | 1978-12-22 | 1980-12-16 | Burroughs Corporation | Hierarchical multi-processor network for memory sharing |
US4724520A (en) | 1985-07-01 | 1988-02-09 | United Technologies Corporation | Modular multiport data hub |
US4707823A (en) | 1986-07-21 | 1987-11-17 | Chrysler Motors Corporation | Fiber optic multiplexed data acquisition system |
JPH07117863B2 (ja) | 1987-06-26 | 1995-12-18 | 株式会社日立製作所 | オンラインシステムの再立上げ方式 |
JPS6484361A (en) | 1987-07-30 | 1989-03-29 | Araianto Computer Syst Corp | Parallel processing computer with alterable preference of memory access |
US5251303A (en) | 1989-01-13 | 1993-10-05 | International Business Machines Corporation | System for DMA block data transfer based on linked control blocks |
US5442770A (en) | 1989-01-24 | 1995-08-15 | Nec Electronics, Inc. | Triple port cache memory |
US4953930A (en) | 1989-03-15 | 1990-09-04 | Ramtech, Inc. | CPU socket supporting socket-to-socket optical communications |
JPH03156795A (ja) | 1989-11-15 | 1991-07-04 | Toshiba Micro Electron Kk | 半導体メモリ回路装置 |
US5317752A (en) | 1989-12-22 | 1994-05-31 | Tandem Computers Incorporated | Fault-tolerant computer system with auto-restart after power-fall |
JP2772103B2 (ja) | 1990-03-28 | 1998-07-02 | 株式会社東芝 | 計算機システム立上げ方式 |
IL96808A (en) | 1990-04-18 | 1996-03-31 | Rambus Inc | Introductory / Origin Circuit Agreed Using High-Performance Brokerage |
US5243703A (en) | 1990-04-18 | 1993-09-07 | Rambus, Inc. | Apparatus for synchronously generating clock signals in a data processing system |
US5461627A (en) | 1991-12-24 | 1995-10-24 | Rypinski; Chandos A. | Access protocol for a common channel wireless network |
JP2554816B2 (ja) | 1992-02-20 | 1996-11-20 | 株式会社東芝 | 半導体記憶装置 |
DE4390991T1 (de) | 1992-03-06 | 1995-02-23 | Rambus Inc | Verfahren und Schaltungsanordnung zum Minimieren der Takt-Daten-Schieflage in einem Bussystem |
US5355391A (en) | 1992-03-06 | 1994-10-11 | Rambus, Inc. | High speed bus system |
WO1993019422A1 (en) | 1992-03-25 | 1993-09-30 | Encore Computer U.S., Inc. | Fiber optic memory coupling system |
US5659713A (en) | 1992-04-24 | 1997-08-19 | Digital Equipment Corporation | Memory stream buffer with variable-size prefetch depending on memory interleaving configuration |
US5432907A (en) | 1992-05-12 | 1995-07-11 | Network Resources Corporation | Network hub with integrated bridge |
US5270964A (en) | 1992-05-19 | 1993-12-14 | Sun Microsystems, Inc. | Single in-line memory module |
US5821885A (en) * | 1994-07-29 | 1998-10-13 | Discovision Associates | Video decompression |
GB2270780A (en) | 1992-09-21 | 1994-03-23 | Ibm | Scatter-gather in data processing systems. |
US5465343A (en) | 1993-04-30 | 1995-11-07 | Quantum Corporation | Shared memory array for data block and control program storage in disk drive |
JPH0713945A (ja) | 1993-06-16 | 1995-01-17 | Nippon Sheet Glass Co Ltd | 演算処理部および制御・記憶部分離型マルチプロセッサ ・システムのバス構造 |
US5497494A (en) | 1993-07-23 | 1996-03-05 | International Business Machines Corporation | Method for saving and restoring the state of a CPU executing code in protected mode |
US5613075A (en) * | 1993-11-12 | 1997-03-18 | Intel Corporation | Method and apparatus for providing deterministic read access to main memory in a computer system |
US5729709A (en) | 1993-11-12 | 1998-03-17 | Intel Corporation | Memory controller with burst addressing circuit |
US5502621A (en) | 1994-03-31 | 1996-03-26 | Hewlett-Packard Company | Mirrored pin assignment for two sided multi-chip layout |
US5566325A (en) | 1994-06-30 | 1996-10-15 | Digital Equipment Corporation | Method and apparatus for adaptive memory access |
US6175571B1 (en) | 1994-07-22 | 2001-01-16 | Network Peripherals, Inc. | Distributed memory switching hub |
US5978567A (en) | 1994-07-27 | 1999-11-02 | Instant Video Technologies Inc. | System for distribution of interactive multimedia and linear programs by enabling program webs which include control scripts to define presentation by client transceiver |
AU4510696A (en) | 1994-12-08 | 1996-06-26 | Intel Corporation | A method and an apparatus for enabling a processor to access an external component through a private bus or a shared bus |
US5715456A (en) | 1995-02-13 | 1998-02-03 | International Business Machines Corporation | Method and apparatus for booting a computer system without pre-installing an operating system |
US5638534A (en) | 1995-03-31 | 1997-06-10 | Samsung Electronics Co., Ltd. | Memory controller which executes read and write commands out of order |
US5875352A (en) | 1995-11-03 | 1999-02-23 | Sun Microsystems, Inc. | Method and apparatus for multiple channel direct memory access control |
US5796413A (en) | 1995-12-06 | 1998-08-18 | Compaq Computer Corporation | Graphics controller utilizing video memory to provide macro command capability and enhanched command buffering |
US5966724A (en) | 1996-01-11 | 1999-10-12 | Micron Technology, Inc. | Synchronous memory device with dual page and burst mode operations |
US5832250A (en) | 1996-01-26 | 1998-11-03 | Unisys Corporation | Multi set cache structure having parity RAMs holding parity bits for tag data and for status data utilizing prediction circuitry that predicts and generates the needed parity bits |
US5819304A (en) | 1996-01-29 | 1998-10-06 | Iowa State University Research Foundation, Inc. | Random access memory assembly |
US5659798A (en) | 1996-02-02 | 1997-08-19 | Blumrich; Matthias Augustin | Method and system for initiating and loading DMA controller registers by using user-level programs |
US5787304A (en) | 1996-02-05 | 1998-07-28 | International Business Machines Corporation | Multipath I/O storage systems with multipath I/O request mechanisms |
US5818844A (en) | 1996-06-06 | 1998-10-06 | Advanced Micro Devices, Inc. | Address generation and data path arbitration to and from SRAM to accommodate multiple transmitted packets |
US5875454A (en) | 1996-07-24 | 1999-02-23 | International Business Machiness Corporation | Compressed data cache storage system |
JPH1049511A (ja) | 1996-08-02 | 1998-02-20 | Oki Electric Ind Co Ltd | 1チップマイクロコンピュータ |
JP4070255B2 (ja) | 1996-08-13 | 2008-04-02 | 富士通株式会社 | 半導体集積回路 |
TW304288B (en) | 1996-08-16 | 1997-05-01 | United Microelectronics Corp | Manufacturing method of semiconductor memory device with capacitor |
US6167486A (en) | 1996-11-18 | 2000-12-26 | Nec Electronics, Inc. | Parallel access virtual channel memory system with cacheable channels |
US5887159A (en) | 1996-12-11 | 1999-03-23 | Digital Equipment Corporation | Dynamically determining instruction hint fields |
JPH10283301A (ja) * | 1996-12-19 | 1998-10-23 | Texas Instr Inc <Ti> | アドレスとデータをメモリモジュールへ分配する装置及び方法 |
US6308248B1 (en) | 1996-12-31 | 2001-10-23 | Compaq Computer Corporation | Method and system for allocating memory space using mapping controller, page table and frame numbers |
JPH10214223A (ja) * | 1997-01-29 | 1998-08-11 | Hitachi Ltd | 情報処理システム |
US6553476B1 (en) * | 1997-02-10 | 2003-04-22 | Matsushita Electric Industrial Co., Ltd. | Storage management based on predicted I/O execution times |
US6031241A (en) | 1997-03-11 | 2000-02-29 | University Of Central Florida | Capillary discharge extreme ultraviolet lamp source for EUV microlithography and other related applications |
US6271582B1 (en) | 1997-04-07 | 2001-08-07 | Micron Technology, Inc. | Interdigitated leads-over-chip lead frame, device, and method for supporting an integrated circuit die |
US6092158A (en) | 1997-06-13 | 2000-07-18 | Intel Corporation | Method and apparatus for arbitrating between command streams |
US6243769B1 (en) | 1997-07-18 | 2001-06-05 | Micron Technology, Inc. | Dynamic buffer allocation for a computer system |
US6073190A (en) | 1997-07-18 | 2000-06-06 | Micron Electronics, Inc. | System for dynamic buffer allocation comprising control logic for controlling a first address buffer and a first data buffer as a matched pair |
US6105075A (en) | 1997-08-05 | 2000-08-15 | Adaptec, Inc. | Scatter gather memory system for a hardware accelerated command interpreter engine |
US6128703A (en) | 1997-09-05 | 2000-10-03 | Integrated Device Technology, Inc. | Method and apparatus for memory prefetch operation of volatile non-coherent data |
US6249802B1 (en) | 1997-09-19 | 2001-06-19 | Silicon Graphics, Inc. | Method, system, and computer program product for allocating physical memory in a distributed shared memory network |
US6185676B1 (en) | 1997-09-30 | 2001-02-06 | Intel Corporation | Method and apparatus for performing early branch prediction in a microprocessor |
US6223301B1 (en) | 1997-09-30 | 2001-04-24 | Compaq Computer Corporation | Fault tolerant memory |
JPH11120120A (ja) | 1997-10-13 | 1999-04-30 | Fujitsu Ltd | カードバス用インターフェース回路及びそれを有するカードバス用pcカード |
US5987196A (en) | 1997-11-06 | 1999-11-16 | Micron Technology, Inc. | Semiconductor structure having an optical signal path in a substrate and method for forming the same |
US6098158A (en) | 1997-12-18 | 2000-08-01 | International Business Machines Corporation | Software-enabled fast boot |
US6212590B1 (en) | 1997-12-22 | 2001-04-03 | Compaq Computer Corporation | Computer system having integrated bus bridge design with delayed transaction arbitration mechanism employed within laptop computer docked to expansion base |
US6415364B1 (en) * | 1997-12-31 | 2002-07-02 | Unisys Corporation | High-speed memory storage unit for a multiprocessor system having integrated directory and data storage subsystems |
US6023726A (en) | 1998-01-20 | 2000-02-08 | Netscape Communications Corporation | User configurable prefetch control system for enabling client to prefetch documents from a network server |
GB2333896B (en) | 1998-01-31 | 2003-04-09 | Mitel Semiconductor Ab | Vertical cavity surface emitting laser |
US7024518B2 (en) * | 1998-02-13 | 2006-04-04 | Intel Corporation | Dual-port buffer-to-memory interface |
US6186400B1 (en) | 1998-03-20 | 2001-02-13 | Symbol Technologies, Inc. | Bar code reader with an integrated scanning component module mountable on printed circuit board |
US6006340A (en) | 1998-03-27 | 1999-12-21 | Phoenix Technologies Ltd. | Communication interface between two finite state machines operating at different clock domains |
US6079008A (en) | 1998-04-03 | 2000-06-20 | Patton Electronics Co. | Multiple thread multiple data predictive coded parallel processing system and method |
US6247107B1 (en) | 1998-04-06 | 2001-06-12 | Advanced Micro Devices, Inc. | Chipset configured to perform data-directed prefetching |
KR100283243B1 (ko) * | 1998-05-11 | 2001-03-02 | 구자홍 | 운영체제의 부팅방법 |
US6167465A (en) | 1998-05-20 | 2000-12-26 | Aureal Semiconductor, Inc. | System for managing multiple DMA connections between a peripheral device and a memory and performing real-time operations on data carried by a selected DMA connection |
US6405280B1 (en) * | 1998-06-05 | 2002-06-11 | Micron Technology, Inc. | Packet-oriented synchronous DRAM interface supporting a plurality of orderings for data block transfers within a burst sequence |
US6134624A (en) | 1998-06-08 | 2000-10-17 | Storage Technology Corporation | High bandwidth cache system |
US6301637B1 (en) | 1998-06-08 | 2001-10-09 | Storage Technology Corporation | High performance data paths |
US6453377B1 (en) * | 1998-06-16 | 2002-09-17 | Micron Technology, Inc. | Computer including optical interconnect, memory unit, and method of assembling a computer |
JP2000011640A (ja) | 1998-06-23 | 2000-01-14 | Nec Corp | 半導体記憶装置 |
FR2780535B1 (fr) * | 1998-06-25 | 2000-08-25 | Inst Nat Rech Inf Automat | Dispositif de traitement de donnees d'acquisition, notamment de donnees d'image |
US7002982B1 (en) * | 1998-07-08 | 2006-02-21 | Broadcom Corporation | Apparatus and method for storing data |
JP3248617B2 (ja) | 1998-07-14 | 2002-01-21 | 日本電気株式会社 | 半導体記憶装置 |
US6145033A (en) | 1998-07-17 | 2000-11-07 | Seiko Epson Corporation | Management of display FIFO requests for DRAM access wherein low priority requests are initiated when FIFO level is below/equal to high threshold value |
US6157743A (en) | 1998-07-31 | 2000-12-05 | Hewlett Packard Company | Method for retrieving compressed texture data from a memory system |
US6272609B1 (en) | 1998-07-31 | 2001-08-07 | Micron Electronics, Inc. | Pipelined memory controller |
US6061296A (en) | 1998-08-17 | 2000-05-09 | Vanguard International Semiconductor Corporation | Multiple data clock activation with programmable delay for use in multiple CAS latency memory devices |
US6029250A (en) | 1998-09-09 | 2000-02-22 | Micron Technology, Inc. | Method and apparatus for adaptively adjusting the timing offset between a clock signal and digital signals transmitted coincident with that clock signal, and memory device and system using same |
US6587912B2 (en) * | 1998-09-30 | 2003-07-01 | Intel Corporation | Method and apparatus for implementing multiple memory buses on a memory module |
US6243831B1 (en) | 1998-10-31 | 2001-06-05 | Compaq Computer Corporation | Computer system with power loss protection mechanism |
JP3248500B2 (ja) | 1998-11-12 | 2002-01-21 | 日本電気株式会社 | 半導体記憶装置およびそのデータ読み出し方法 |
US6434639B1 (en) * | 1998-11-13 | 2002-08-13 | Intel Corporation | System for combining requests associated with one or more memory locations that are collectively associated with a single cache line to furnish a single memory operation |
US6216178B1 (en) * | 1998-11-16 | 2001-04-10 | Infineon Technologies Ag | Methods and apparatus for detecting the collision of data on a data bus in case of out-of-order memory accesses of different times of memory access execution |
US6430696B1 (en) * | 1998-11-30 | 2002-08-06 | Micron Technology, Inc. | Method and apparatus for high speed data capture utilizing bit-to-bit timing correction, and memory device using same |
US6349363B2 (en) | 1998-12-08 | 2002-02-19 | Intel Corporation | Multi-section cache with different attributes for each section |
US6067262A (en) | 1998-12-11 | 2000-05-23 | Lsi Logic Corporation | Redundancy analysis for embedded memories with built-in self test and built-in self repair |
US6191663B1 (en) | 1998-12-22 | 2001-02-20 | Intel Corporation | Echo reduction on bit-serial, multi-drop bus |
US6367074B1 (en) | 1998-12-28 | 2002-04-02 | Intel Corporation | Operation of a system |
US6061263A (en) | 1998-12-29 | 2000-05-09 | Intel Corporation | Small outline rambus in-line memory module |
CN100359601C (zh) * | 1999-02-01 | 2008-01-02 | 株式会社日立制作所 | 半导体集成电路和非易失性存储器元件 |
US6285349B1 (en) | 1999-02-26 | 2001-09-04 | Intel Corporation | Correcting non-uniformity in displays |
US6389514B1 (en) | 1999-03-25 | 2002-05-14 | Hewlett-Packard Company | Method and computer system for speculatively closing pages in memory |
US6381190B1 (en) | 1999-05-13 | 2002-04-30 | Nec Corporation | Semiconductor memory device in which use of cache can be selected |
US6233376B1 (en) | 1999-05-18 | 2001-05-15 | The United States Of America As Represented By The Secretary Of The Navy | Embedded fiber optic circuit boards and integrated circuits |
US6294937B1 (en) | 1999-05-25 | 2001-09-25 | Lsi Logic Corporation | Method and apparatus for self correcting parallel I/O circuitry |
JP2001014840A (ja) | 1999-06-24 | 2001-01-19 | Nec Corp | 複数ラインバッファ型メモリlsi |
US6434736B1 (en) * | 1999-07-08 | 2002-08-13 | Intel Corporation | Location based timing scheme in memory design |
US6401213B1 (en) * | 1999-07-09 | 2002-06-04 | Micron Technology, Inc. | Timing circuit for high speed memory |
US6629220B1 (en) * | 1999-08-20 | 2003-09-30 | Intel Corporation | Method and apparatus for dynamic arbitration between a first queue and a second queue based on a high priority transaction type |
US6552564B1 (en) * | 1999-08-30 | 2003-04-22 | Micron Technology, Inc. | Technique to reduce reflections and ringing on CMOS interconnections |
US6539490B1 (en) * | 1999-08-30 | 2003-03-25 | Micron Technology, Inc. | Clock distribution without clock delay or skew |
US6594713B1 (en) * | 1999-09-10 | 2003-07-15 | Texas Instruments Incorporated | Hub interface unit and application unit interfaces for expanded direct memory access processor |
US6438668B1 (en) * | 1999-09-30 | 2002-08-20 | Apple Computer, Inc. | Method and apparatus for reducing power consumption in a digital processing system |
US6421744B1 (en) * | 1999-10-25 | 2002-07-16 | Motorola, Inc. | Direct memory access controller and method therefor |
JP3546788B2 (ja) * | 1999-12-20 | 2004-07-28 | 日本電気株式会社 | メモリ制御回路 |
JP3356747B2 (ja) | 1999-12-22 | 2002-12-16 | エヌイーシーマイクロシステム株式会社 | 半導体記憶装置 |
US6560667B1 (en) * | 1999-12-28 | 2003-05-06 | Intel Corporation | Handling contiguous memory references in a multi-queue system |
US6252821B1 (en) | 1999-12-29 | 2001-06-26 | Intel Corporation | Method and apparatus for memory address decode in memory subsystems supporting a large number of memory devices |
KR100343383B1 (ko) | 2000-01-05 | 2002-07-15 | 윤종용 | 반도체 메모리 장치 및 이 장치의 데이터 샘플링 방법 |
US6745275B2 (en) * | 2000-01-25 | 2004-06-01 | Via Technologies, Inc. | Feedback system for accomodating different memory module loading |
US6185352B1 (en) | 2000-02-24 | 2001-02-06 | Siecor Operations, Llc | Optical fiber ribbon fan-out cables |
JP2001274323A (ja) * | 2000-03-24 | 2001-10-05 | Hitachi Ltd | 半導体装置とそれを搭載した半導体モジュール、および半導体装置の製造方法 |
US6370611B1 (en) | 2000-04-04 | 2002-04-09 | Compaq Computer Corporation | Raid XOR operations to synchronous DRAM using a read buffer and pipelining of synchronous DRAM burst read data |
US6728800B1 (en) * | 2000-06-28 | 2004-04-27 | Intel Corporation | Efficient performance based scheduling mechanism for handling multiple TLB operations |
JP2002014875A (ja) | 2000-06-30 | 2002-01-18 | Mitsubishi Electric Corp | 半導体集積回路、半導体集積回路のメモリリペア方法およびその方法をコンピュータに実行させるプログラムを記録したコンピュータ読み取り可能な記録媒体 |
US6754812B1 (en) * | 2000-07-06 | 2004-06-22 | Intel Corporation | Hardware predication for conditional instruction path branching |
US6704817B1 (en) * | 2000-08-31 | 2004-03-09 | Hewlett-Packard Development Company, L.P. | Computer architecture and system for efficient management of bi-directional bus |
US6526483B1 (en) * | 2000-09-20 | 2003-02-25 | Broadcom Corporation | Page open hint in transactions |
US6523092B1 (en) * | 2000-09-29 | 2003-02-18 | Intel Corporation | Cache line replacement policy enhancement to avoid memory page thrashing |
US6523093B1 (en) * | 2000-09-29 | 2003-02-18 | Intel Corporation | Prefetch buffer allocation and filtering system |
US6792059B2 (en) * | 2000-11-30 | 2004-09-14 | Trw Inc. | Early/on-time/late gate bit synchronizer |
US6801994B2 (en) * | 2000-12-20 | 2004-10-05 | Microsoft Corporation | Software management systems and methods for automotive computing devices |
US6751703B2 (en) * | 2000-12-27 | 2004-06-15 | Emc Corporation | Data storage systems and methods which utilize an on-board cache |
US6622227B2 (en) * | 2000-12-27 | 2003-09-16 | Intel Corporation | Method and apparatus for utilizing write buffers in memory control/interface |
US6889304B2 (en) * | 2001-02-28 | 2005-05-03 | Rambus Inc. | Memory device supporting a dynamically configurable core organization |
DE10110469A1 (de) * | 2001-03-05 | 2002-09-26 | Infineon Technologies Ag | Integrierter Speicher und Verfahren zum Testen und Reparieren desselben |
US6670959B2 (en) * | 2001-05-18 | 2003-12-30 | Sun Microsystems, Inc. | Method and apparatus for reducing inefficiencies in shared memory devices |
US6697926B2 (en) * | 2001-06-06 | 2004-02-24 | Micron Technology, Inc. | Method and apparatus for determining actual write latency and accurately aligning the start of data capture with the arrival of data at a memory device |
US6920533B2 (en) * | 2001-06-27 | 2005-07-19 | Intel Corporation | System boot time reduction method |
US6944694B2 (en) * | 2001-07-11 | 2005-09-13 | Micron Technology, Inc. | Routability for memory devices |
US6721195B2 (en) * | 2001-07-12 | 2004-04-13 | Micron Technology, Inc. | Reversed memory module socket and motherboard incorporating same |
JP4087121B2 (ja) * | 2001-08-22 | 2008-05-21 | 古河電気工業株式会社 | 波長モニタおよびそれを内蔵したレーザモジュール |
US6681292B2 (en) * | 2001-08-27 | 2004-01-20 | Intel Corporation | Distributed read and write caching implementation for optimized input/output applications |
US7941056B2 (en) * | 2001-08-30 | 2011-05-10 | Micron Technology, Inc. | Optical interconnect in high-speed memory systems |
US6718440B2 (en) * | 2001-09-28 | 2004-04-06 | Intel Corporation | Memory access latency hiding with hint buffer |
DE10153657C2 (de) * | 2001-10-31 | 2003-11-06 | Infineon Technologies Ag | Anordnung zur Datenübertragung in einem Halbleiterspeichersystem und Datenübertragungsverfahren dafür |
US6886048B2 (en) * | 2001-11-15 | 2005-04-26 | Hewlett-Packard Development Company, L.P. | Techniques for processing out-of-order requests in a processor-based system |
US20040022094A1 (en) * | 2002-02-25 | 2004-02-05 | Sivakumar Radhakrishnan | Cache usage for concurrent multiple streams |
US6735682B2 (en) * | 2002-03-28 | 2004-05-11 | Intel Corporation | Apparatus and method for address calculation |
JP4100025B2 (ja) * | 2002-04-09 | 2008-06-11 | ソニー株式会社 | 磁気抵抗効果素子及び磁気メモリ装置 |
US6901486B2 (en) * | 2002-07-05 | 2005-05-31 | Hewlett-Packard Development Company, L.P. | Method and system for optimizing pre-fetch memory transactions |
US7082504B2 (en) * | 2002-07-19 | 2006-07-25 | Edmundo Rojas | Method and apparatus for asynchronous read control |
US7054985B2 (en) * | 2002-07-23 | 2006-05-30 | Hewlett-Packard Development Company, L.P. | Multiple hardware partitions under one input/output hub |
US7200024B2 (en) * | 2002-08-02 | 2007-04-03 | Micron Technology, Inc. | System and method for optically interconnecting memory devices |
US7117316B2 (en) * | 2002-08-05 | 2006-10-03 | Micron Technology, Inc. | Memory hub and access method having internal row caching |
US6754117B2 (en) * | 2002-08-16 | 2004-06-22 | Micron Technology, Inc. | System and method for self-testing and repair of memory modules |
US7149874B2 (en) * | 2002-08-16 | 2006-12-12 | Micron Technology, Inc. | Memory hub bypass circuit and method |
US7836252B2 (en) * | 2002-08-29 | 2010-11-16 | Micron Technology, Inc. | System and method for optimizing interconnections of memory devices in a multichip module |
US6820181B2 (en) * | 2002-08-29 | 2004-11-16 | Micron Technology, Inc. | Method and system for controlling memory accesses to memory modules having a memory hub architecture |
DE60204687T2 (de) * | 2002-09-06 | 2006-05-18 | Sun Microsystems, Inc., Santa Clara | Speicherkopierbefehl mit Angabe von Quelle und Ziel, der in der Speichersteuerung ausgeführt wird |
US7117289B2 (en) * | 2002-09-30 | 2006-10-03 | Intel Corporation | Claiming cycles on a processor bus in a system having a PCI to PCI bridge north of a memory controller |
KR100449807B1 (ko) * | 2002-12-20 | 2004-09-22 | 한국전자통신연구원 | 호스트 버스 인터페이스를 갖는 데이터 전송 프로토콜제어 시스템 |
US7421525B2 (en) * | 2003-05-13 | 2008-09-02 | Advanced Micro Devices, Inc. | System including a host connected to a plurality of memory modules via a serial memory interconnect |
US7120727B2 (en) * | 2003-06-19 | 2006-10-10 | Micron Technology, Inc. | Reconfigurable memory module and method |
US20050060533A1 (en) * | 2003-09-17 | 2005-03-17 | Steven Woo | Method, device, software and apparatus for adjusting a system parameter value, such as a page closing time |
US7433258B2 (en) * | 2003-10-10 | 2008-10-07 | Datasecure Llc. | Posted precharge and multiple open-page RAM architecture |
US7177211B2 (en) * | 2003-11-13 | 2007-02-13 | Intel Corporation | Memory channel test fixture and method |
US7188219B2 (en) * | 2004-01-30 | 2007-03-06 | Micron Technology, Inc. | Buffer control system and method for a memory system having outstanding read and write request buffers |
US7412614B2 (en) * | 2004-04-29 | 2008-08-12 | Hewlett-Packard Development Company, L.P. | Power management using a pre-determined thermal characteristic of a memory module |
US7162567B2 (en) * | 2004-05-14 | 2007-01-09 | Micron Technology, Inc. | Memory hub and method for memory sequencing |
US7318130B2 (en) * | 2004-06-29 | 2008-01-08 | Intel Corporation | System and method for thermal throttling of memory modules |
US7305518B2 (en) * | 2004-10-20 | 2007-12-04 | Hewlett-Packard Development Company, L.P. | Method and system for dynamically adjusting DRAM refresh rate |
-
2004
- 2004-05-14 US US10/846,988 patent/US7162567B2/en not_active Expired - Fee Related
-
2005
- 2005-05-04 CN CN200580015411.7A patent/CN101390060B/zh not_active Expired - Fee Related
- 2005-05-04 EP EP05746289A patent/EP1756718A4/en not_active Withdrawn
- 2005-05-04 KR KR1020067026356A patent/KR100813422B1/ko not_active IP Right Cessation
- 2005-05-04 JP JP2007513220A patent/JP4769797B2/ja not_active Expired - Fee Related
- 2005-05-04 WO PCT/US2005/015694 patent/WO2005114427A2/en active Application Filing
- 2005-05-13 TW TW094115482A patent/TWI309772B/zh not_active IP Right Cessation
-
2006
- 2006-10-12 US US11/580,424 patent/US7353320B2/en not_active Expired - Fee Related
-
2008
- 2008-02-08 US US12/069,197 patent/US7562178B2/en not_active Expired - Fee Related
Patent Citations (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH02232890A (ja) * | 1989-03-06 | 1990-09-14 | Hitachi Ltd | 主記憶制御装置 |
JPH06266616A (ja) * | 1993-03-12 | 1994-09-22 | Toshiba Corp | メモリアクセス制御装置 |
JPH08255107A (ja) * | 1994-11-29 | 1996-10-01 | Toshiba Corp | ディスプレイコントローラ |
US5889714A (en) * | 1997-11-03 | 1999-03-30 | Digital Equipment Corporation | Adaptive precharge management for synchronous DRAM |
US6052134A (en) * | 1997-12-22 | 2000-04-18 | Compaq Computer Corp. | Memory controller and method for dynamic page management |
US20020078298A1 (en) * | 1999-01-29 | 2002-06-20 | Joseph M. Jeddeloh | Method to access memory based on a programmable page limit |
JP2000268006A (ja) * | 1999-03-15 | 2000-09-29 | Fuji Xerox Co Ltd | マルチプロセッサシステム |
WO2003104996A1 (en) * | 2002-06-07 | 2003-12-18 | Micron Technology, Inc. | Memory hub with internal cache and/or memory access prediction |
US20040039886A1 (en) * | 2002-08-26 | 2004-02-26 | International Business Machines Corporation | Dynamic cache disable |
Also Published As
Publication number | Publication date |
---|---|
KR100813422B1 (ko) | 2008-03-13 |
KR20070012857A (ko) | 2007-01-29 |
JP2007537541A (ja) | 2007-12-20 |
US20050257005A1 (en) | 2005-11-17 |
US20070033353A1 (en) | 2007-02-08 |
US7562178B2 (en) | 2009-07-14 |
CN101390060B (zh) | 2012-03-28 |
EP1756718A4 (en) | 2008-11-26 |
EP1756718A2 (en) | 2007-02-28 |
WO2005114427A3 (en) | 2007-09-07 |
TWI309772B (en) | 2009-05-11 |
US20080133853A1 (en) | 2008-06-05 |
TW200613976A (en) | 2006-05-01 |
WO2005114427A2 (en) | 2005-12-01 |
US7353320B2 (en) | 2008-04-01 |
CN101390060A (zh) | 2009-03-18 |
US7162567B2 (en) | 2007-01-09 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4769797B2 (ja) | メモリシーケンスのためのメモリハブおよび方法 | |
JP4700621B2 (ja) | メモリシステムのパフォーマンスモニタリングのためのメモリハブおよび方法 | |
KR100860956B1 (ko) | 메모리 시퀀싱 힌트들을 제공하기 위한 메모리 허브 및방법 | |
US8127081B2 (en) | Memory hub and access method having internal prefetch buffers | |
US7133972B2 (en) | Memory hub with internal cache and/or memory access prediction |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20100318 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20100330 |
|
A601 | Written request for extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A601 Effective date: 20100630 |
|
A602 | Written permission of extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A602 Effective date: 20100707 |
|
RD13 | Notification of appointment of power of sub attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7433 Effective date: 20100709 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A821 Effective date: 20100709 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20100729 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20110304 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20110520 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20110610 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20110620 |
|
R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20140624 Year of fee payment: 3 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
LAPS | Cancellation because of no payment of annual fees |