JP4652379B2 - 回路構造、およびアナログ出力信号の設定方法 - Google Patents
回路構造、およびアナログ出力信号の設定方法 Download PDFInfo
- Publication number
- JP4652379B2 JP4652379B2 JP2007193762A JP2007193762A JP4652379B2 JP 4652379 B2 JP4652379 B2 JP 4652379B2 JP 2007193762 A JP2007193762 A JP 2007193762A JP 2007193762 A JP2007193762 A JP 2007193762A JP 4652379 B2 JP4652379 B2 JP 4652379B2
- Authority
- JP
- Japan
- Prior art keywords
- signal
- analog
- digital
- unit
- adjustment
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
- 238000000034 method Methods 0.000 title claims description 39
- 239000004065 semiconductor Substances 0.000 claims description 69
- 238000001514 detection method Methods 0.000 claims description 37
- 238000005516 engineering process Methods 0.000 claims description 20
- 230000010354 integration Effects 0.000 claims description 12
- 230000007274 generation of a signal involved in cell-cell signaling Effects 0.000 claims description 9
- 238000004519 manufacturing process Methods 0.000 claims description 8
- 238000004590 computer program Methods 0.000 claims description 5
- 238000001914 filtration Methods 0.000 claims description 3
- 230000004044 response Effects 0.000 claims description 3
- 230000003321 amplification Effects 0.000 claims description 2
- 238000003199 nucleic acid amplification method Methods 0.000 claims description 2
- 238000010276 construction Methods 0.000 claims 1
- 239000000758 substrate Substances 0.000 description 32
- 230000005540 biological transmission Effects 0.000 description 20
- 238000006243 chemical reaction Methods 0.000 description 8
- 238000005070 sampling Methods 0.000 description 7
- 230000008901 benefit Effects 0.000 description 6
- 230000006870 function Effects 0.000 description 6
- 230000008569 process Effects 0.000 description 5
- 238000004891 communication Methods 0.000 description 4
- 230000008878 coupling Effects 0.000 description 3
- 238000010168 coupling process Methods 0.000 description 3
- 238000005859 coupling reaction Methods 0.000 description 3
- 230000000694 effects Effects 0.000 description 3
- 229910000577 Silicon-germanium Inorganic materials 0.000 description 2
- 230000000295 complement effect Effects 0.000 description 2
- 229910044991 metal oxide Inorganic materials 0.000 description 2
- 150000004706 metal oxides Chemical class 0.000 description 2
- 238000010295 mobile communication Methods 0.000 description 2
- 230000010363 phase shift Effects 0.000 description 2
- 230000001105 regulatory effect Effects 0.000 description 2
- JBRZTFJDHDCESZ-UHFFFAOYSA-N AsGa Chemical compound [As]#[Ga] JBRZTFJDHDCESZ-UHFFFAOYSA-N 0.000 description 1
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 1
- LEVVHYCKPQWKOP-UHFFFAOYSA-N [Si].[Ge] Chemical compound [Si].[Ge] LEVVHYCKPQWKOP-UHFFFAOYSA-N 0.000 description 1
- 230000001276 controlling effect Effects 0.000 description 1
- 230000001419 dependent effect Effects 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 230000000630 rising effect Effects 0.000 description 1
- 238000010079 rubber tapping Methods 0.000 description 1
- 238000000926 separation method Methods 0.000 description 1
- 229910052710 silicon Inorganic materials 0.000 description 1
- 239000010703 silicon Substances 0.000 description 1
- 238000004148 unit process Methods 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03G—CONTROL OF AMPLIFICATION
- H03G3/00—Gain control in amplifiers or frequency changers
- H03G3/20—Automatic control
- H03G3/30—Automatic control in amplifiers having semiconductor devices
- H03G3/3036—Automatic control in amplifiers having semiconductor devices in high-frequency amplifiers or in frequency-changers
- H03G3/3042—Automatic control in amplifiers having semiconductor devices in high-frequency amplifiers or in frequency-changers in modulators, frequency-changers, transmitters or power amplifiers
- H03G3/3047—Automatic control in amplifiers having semiconductor devices in high-frequency amplifiers or in frequency-changers in modulators, frequency-changers, transmitters or power amplifiers for intermittent signals, e.g. burst signals
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03G—CONTROL OF AMPLIFICATION
- H03G3/00—Gain control in amplifiers or frequency changers
- H03G3/001—Digital control of analog signals
Landscapes
- Amplifiers (AREA)
- Transmitters (AREA)
- Control Of Amplification And Gain Control (AREA)
Description
上記入力信号は、好ましくは、デジタル入力信号である。
・デジタル調整信号を用いることによって、信号処理部の出力レベルを高精度に調整することが可能になる:
・信号処理部は、利得可変(離散的な値を利得としてもち得る)増幅器を備えることができ、この増幅器を、複数の工程において送信電力を増加させるために利用することができる:
・電力を測定する検出器によって生成されたデジタル検出信号と、ランプ信号とを比較することによって、デジタル調整信号を非常に正確に設定することができる:
・送信電力を検出し、検出結果に応じた(再)調整を行うので、増幅器や電力増幅器など、回路を構成する部品または要素が送信電力に及ぼす影響を抑制することができる。集積技術、特にCMOS集積化技術を、アナログ回路用にではなく、高速デジタル回路用に設計された送信構造の実装技術として利用することができる。
・信号処理部における変調器は、出力信号が略一定となるように動作させることができる。何故なら、該変調器の後段に設けられた増幅器において、送信電力を大雑把に設定することができるからである。乗算手段または電力増幅器によって精密な設定が行われることが好ましい。この変調器のレベルは、±2dBのバンド幅内で、略一定の値をとる。
5 信号処理部
6 信号入力部
7 座標変換手段
8 値乗算手段
9 サンプリングレート上昇器
10 遅延手段
11、11' 乗算手段
12、12' 別のデジタル/アナログ変換器
13、13' 第1のフィルタ
14 ベースバンド増幅器
15、15' 変調器
16 増幅器
17 増幅度制御部
18 位相同期ループ
19 電流周波数発生器
20 位相器
21 加算回路
22 端子
23 電力増幅器
24 アンテナ
25 検出器
50 調整部
51 第2のフィルタ
52 検出信号入力部
53 アナログ/デジタル変換器
54 別の切り替えスイッチ手段
55 サンプルホールド回路
56 プリセット値入力部
57 別の比較手段
58 別の乗算手段
59 ランプ信号生成手段
60 信号出力手段
61 メモリ
62 制御部
63 加算手段
64 サンプリングレート上昇器
65 比較手段
66 制御ループ設定手段
67 追加の乗算手段
68 下降ランプ信号生成手段
69 デジタル/アナログ変換器
70 第3のフィルタ
71 出力
72 基準値送信機
73 第4のフィルタ
75 サンプルホールド回路
77 別の切り替えスイッチ
78 補間手段
79 メモリ
80 レジスタ
81 切り替えスイッチ
82 スイッチ
100 半導体基材
101 第1の半導体基材
102 第2の半導体基材
104 マイクロコントローラ
105〜107 端子
108 配線
109、110 端子
111 ボンディングワイヤ
112 マウント
I 同相信号
Q 直交信号
Sad アナログ検出信号
Sar、Sar’ アナログ調整信号
Sdd デジタル検出信号
Sdr デジタル調整信号
Sin 入力信号
Sout アナログ出力信号
Sr ランプ信号
Srnom 基準値
S1 乗算された信号
S2 アナログ信号
S3 変調された信号
S4 制御信号
Vbias バイアス電圧
Claims (27)
- アナログ出力信号(Sout)を生成するために入力信号(Sin)を処理する信号処理部(5)であって、乗算手段(11)を含む信号処理部(5)と、
上記信号処理部(5)に接続された調整部(50)であって、上記アナログ出力信号(Sout)を調整するために、上記アナログ出力信号(Sout)に応じたデジタル調整信号(Sdr)を生成するとともに、該デジタル調整信号(Sdr)を上記乗算手段(11)の制御入力部に供給する調整部(50)と、
上記調整部(50)に接続されたデジタル/アナログ変換器(69)であって、上記デジタル調整信号(Sdr)をアナログ調整信号(Sar)に変換するとともに上記アナログ調整信号(Sar)を回路構造内のアナログ回路部品に供給することにより、上記アナログ調整信号(Sar)によって上記アナログ回路部品を設定可能なデジタル/アナログ変換器(69)と、を備えており、
上記調整部(50)は、第1の出力部が上記乗算手段(11)の上記制御入力部に接続され、かつ、第2の出力部が上記デジタル/アナログ変換器(69)に接続された切り替え手段(81)であって、上記デジタル調整信号(Sdr)を、上記乗算手段(11)の上記制御入力部、または上記デジタル/アナログ変換器(69)の何れか一方に供給するための切り替え手段(81)を含んでいる、回路構造。 - 上記信号処理部(5)は、アンテナ(24)に接続可能な電力増幅器(23)であって、上記アンテナ(24)に供給する上記アナログ出力信号(Sout)を生成する電力増幅器(23)を含んでおり、
上記デジタル/アナログ変換器(69)は、上記電力増幅器(23)の制御入力部に接続されており、上記アナログ調整信号(Sar)、または上記アナログ調整信号から導出された信号を上記電力増幅器(23)に供給するように構成されており、
上記回路構造内の上記アナログ回路部品の設定には、上記アナログ調整信号(Sar)による上記電力増幅器(23)の設定が含まれている、
請求項1に記載の回路構造。 - 上記入力信号(Sin)に応じた上記アナログ出力信号(Sout)と、上記デジタル調整信号(Sdr)とを生成するために、上記信号処理部(5)と上記調整部(50)とが接続されている、
請求項1または2に記載の回路構造。 - 上記調整部(50)は、ランプ信号(Sr)を生成するランプ信号生成手段(59)を含み、該ランプ信号(Sr)に基づいて上記デジタル調整信号(Sdr)を生成する、
請求項1から3までの何れか1項に記載の回路構造。 - 上記ランプ信号生成手段(59)は、ランプ信号(Sr)の波形を設定するための値(Sm)が格納されたメモリを含んでいる、
請求項4に記載の回路構造。 - 上記調整部(50)は、入力部のうちのひとつが上記ランプ信号生成手段(59)に接続された比較手段(65)を含んでいる、
請求項4または5に記載の回路構造。 - 上記信号処理部(5)は、
上記入力信号(Sin)を供給する信号入力部(6)と、
入力側が上記信号入力部(6)に接続された他のデジタル/アナログ変換器(12)と、
上記他のデジタル/アナログ変換器(12)の後段に接続された第1のフィルタ(13)と、
入力側が上記第1のフィルタ(13)に接続された変調器(15)と、
入力側が上記変調器(15)に接続され、かつ、出力側が上記アンテナ(24)に接続された上記電力増幅器(23)であって、上記アナログ出力信号(Sout)を出力する上記電力増幅器(23)と、を含んでいる、
請求項2、または請求項2を引用した請求項3から6までの何れか1項に記載の回路構造。 - 上記信号処理部(5)は、上記変調器(15)と上記電力増幅器(23)との間に接続された他の増幅器(16)を含んでいる、
請求項7に記載の回路構造。 - 上記電力増幅器(23)は、検出器(25)を含んでおり、
上記調整部(50)は、上記検出器(25)の出力側に接続され、上記検出器(25)からアナログ検出信号(Sad)の供給を受けるアナログ/デジタル変換器(53)であって、出力側が上記比較手段(65)の他の入力部に接続されているアナログ/デジタル変換器(53)を含んでいる、
請求項6を引用した請求項7または8に記載の回路構造。 - 上記乗算手段(11)は、上記信号入力部(6)と上記他のデジタル/アナログ変換器(12)との間に配置されており、
上記比較手段(65)は、上記デジタル調整信号(Sdr)を上記乗算手段(11)に供給するために、上記乗算手段(11)の上記制御入力部に接続されている、
請求項9に記載の回路構造。 - 上記比較手段(65)は、上記デジタル調整信号(Sdr、Sdr’)を上記デジタル/アナログ変換器(69)に供給するために、上記デジタル/アナログ変換器(69)に接続されており、
上記デジタル/アナログ変換器(69)は、上記電力増幅器(23)に上記アナログ調整信号(Sar、Sar’)を供給するために、上記電力増幅器(23)に接続されている、
請求項2を引用した請求項9または10に記載の回路構造。 - 請求項2、または請求項2を引用した請求項3から11までの何れか1項に記載の回路構造の製造方法であって、
上記電力増幅器(23)を含む上記回路構造(1)を半導体(100)が備えるように、半導体集積化技術によって半導体(100)を処理する工程、を含んでいる、
製造方法。 - 請求項2、または請求項2を引用した請求項3から11までの何れか1項に記載の回路構造の製造方法であって、
第1の半導体(101)を半導体集積化技術によって処理する工程と、
少なくとも一つの他の半導体(102)を半導体集積化技術によって処理する工程であって、上記第1の半導体(101)が上記調整部(50)と上記信号処理部(5)のパーツ群とを含み、かつ、上記少なくとも一つの他の半導体(102)が上記電力増幅器(23)を含むように処理する工程と、
上記第1の半導体と上記他の半導体(102)とを接合する工程と、を含んでいる、
製造方法。 - 請求項1から11までの何れか1項に記載の回路構造の携帯電話装置における使用。
- アナログ出力信号の設定方法であって、
上記アナログ出力信号(Sout)に応じたデジタル調整信号(Sdr)を生成する工程と、
第1の動作モードと他の動作モードとのうちから動作モードを決め、決められた動作モードにおいて入力信号(Sin)を処理することによって、上記アナログ出力信号(Sout)を生成する工程であって、
上記第1の動作モードにおいて、上記入力信号(Sin)、または、上記入力信号(Sin)から導出されたデジタル信号に上記デジタル調整信号(Sdr)を乗じ、
上記他の動作モードにおいて、上記入力信号(Sin)から導出されたアナログ信号を、上記デジタル調整信号(Sdr)を変換して得られたアナログ調整信号(Sar)に応じて増幅する工程と、を含んでいる、
設定方法。 - 上記他の動作モードは、
上記入力信号(Sin)、または、上記入力信号(Sin)から導出された信号を、アナログ信号(S2)に変換する工程と、
上記アナログ信号(S2)に対してフィルタリングと変調とを行うことによって、変調信号(S3)を生成する工程と、
上記変調信号(S3)を上記アナログ調整信号(Sar)に応じて増幅することによって、上記アナログ出力信号(Sout)を生成する工程と、を含んでいる、
請求項15に記載の設定方法。 - 上記第1の動作モードは、
上記入力信号(Sin)、または、上記入力信号(Sin)から導出された信号に上記デジタル調整信号(Sdr)を乗ずることによって、乗算された信号(S1)を生成する工程と、
上記乗算された信号(S1)をアナログ信号(S2)に変換する工程と、
上記アナログ信号(S2)に対してフィルタリングと変調とを行うことによって、変調信号(S3)を生成する工程と、
上記変調信号を増幅することによって、上記アナログ出力信号(Sout)を生成する工程と、を含んでいる、
請求項15または16に記載の設定方法。 - 上記アナログ出力信号(Sout)に応じたデジタル調整信号(Sdr)を生成する工程は、
上記アナログ出力信号(Sout)に応じて、アナログ検出信号(Sad)を生成する工程と、
上記アナログ検出信号(Sad)をデジタル化された検出信号(Sdd)に変換する工程と、
基準信号(Srnom)を生成する工程と、
上記デジタル化された検出信号(Sdd)、または、上記デジタル化された検出信号(Sdd)から導出された信号(Sdd’)を上記基準信号(Srnom)と比較する工程と、
上記比較の結果に応じて上記デジタル調整信号(Sdr)を生成する工程と、を含んでいる、
請求項15から17までの何れか1項に記載の設定方法。 - 上記基準信号(Srnom)を生成する上記工程は、ランプ信号(Sr)を生成する工程を含んでいる、
請求項18に記載の設定方法。 - 上記ランプ信号(Sr)を生成する上記工程は、格納されている値(Sm)を読み出す工程を含んでいる、
請求項19に記載の設定方法。 - 請求項15から20までの何れか1項に記載の設定方法を実行するよう設計された構造であって、半導体(100)を含む集積回路を備えている構造。
- 上記半導体(100)は、アナログ回路、デジタルゲート、および電力増幅器(23)を含む回路構造(1)を備えている、
請求項21に記載の構造。 - 上記回路構造(1)は、マイクロコントローラ(104)を備えている、
請求項22に記載の構造。 - 請求項19または20に記載の設定方法を実行するよう設計された構造であって、
第1の半導体(101)を含む集積回路と、第2の半導体(102)を含む他の回路と、を備えており、
ランプ信号(Sr)を生成する工程は上記第1の半導体(101)において実行され、上記アナログ出力信号(Sout)を得るための増幅は、上記第2の半導体(102)において実行される、
構造。 - 上記第1の半導体(101)は、回路構造(1)を構成する少なくとも1つのアナログ回路、または、デジタルゲートを備えており、上記第2の半導体(102)は、電力増幅器(23)を備えている、
請求項24に記載の構造。 - 上記第1の半導体(101)は、マイクロコントローラを備えている、
請求項25に記載の構造。 - 請求項15から20までの何れか1項に記載の設定方法を実行するために、マイクロコントローラ(104)を制御するコンピュータプログラム。
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
DE102006035663A DE102006035663B4 (de) | 2006-07-31 | 2006-07-31 | Schaltungsanordnung |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2008048397A JP2008048397A (ja) | 2008-02-28 |
JP4652379B2 true JP4652379B2 (ja) | 2011-03-16 |
Family
ID=38884779
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2007193762A Expired - Fee Related JP4652379B2 (ja) | 2006-07-31 | 2007-07-25 | 回路構造、およびアナログ出力信号の設定方法 |
Country Status (3)
Country | Link |
---|---|
US (2) | US8116701B2 (ja) |
JP (1) | JP4652379B2 (ja) |
DE (1) | DE102006035663B4 (ja) |
Families Citing this family (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE102006035663B4 (de) * | 2006-07-31 | 2013-08-08 | Intel Mobile Communications GmbH | Schaltungsanordnung |
DE102008021660A1 (de) * | 2008-04-30 | 2009-11-05 | Infineon Technologies Ag | Vorrichtung und Verfahren zur Erzeugung eines Ausgangssignals |
US8188753B2 (en) | 2009-02-18 | 2012-05-29 | Analog Devices, Inc. | Analog computation |
US8717094B2 (en) | 2011-06-06 | 2014-05-06 | Analog Devices, Inc. | Charge sharing time domain filter |
US8458114B2 (en) * | 2009-03-02 | 2013-06-04 | Analog Devices, Inc. | Analog computation using numerical representations with uncertainty |
US20100220514A1 (en) * | 2009-03-02 | 2010-09-02 | Lyric Semiconductor, Inc. | Storage devices with soft processing |
US8179731B2 (en) | 2009-03-27 | 2012-05-15 | Analog Devices, Inc. | Storage devices with soft processing |
US8547272B2 (en) | 2010-08-18 | 2013-10-01 | Analog Devices, Inc. | Charge sharing analog computation circuitry and applications |
US9002303B2 (en) * | 2011-05-27 | 2015-04-07 | Samsung Electronics Co., Ltd. | Method and apparatus for programmable envelope shaping circuit based on piecewise linear interpolation |
US9588189B2 (en) * | 2014-01-29 | 2017-03-07 | Prolific Technology Inc. | System and method of detecting ultra weak magnetic field |
US11770473B2 (en) * | 2020-05-01 | 2023-09-26 | Qualcomm Incorporated | Avoid and react to sudden possibility of damage to receiver in self-interference measurement |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2000183763A (ja) * | 1998-12-18 | 2000-06-30 | Nec Corp | 送信出力制御回路 |
JP2001156654A (ja) * | 1999-11-24 | 2001-06-08 | Alps Electric Co Ltd | 出力電力調整を行う送信機 |
JP2001230684A (ja) * | 2000-02-17 | 2001-08-24 | Denso Corp | 通信機器の送信電力制御装置 |
JP2002076267A (ja) * | 2000-08-22 | 2002-03-15 | Hitachi Ltd | 無線送受信装置 |
JP2002344348A (ja) * | 2001-05-17 | 2002-11-29 | Sharp Corp | 半導体集積回路装置及びこれを用いた通信装置 |
WO2003073627A1 (fr) * | 2002-02-28 | 2003-09-04 | Renesas Technology Corp. | Circuit amplificateur de puissance haute frequence et composant electronique de communication |
Family Cites Families (14)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TW225619B (ja) * | 1991-07-19 | 1994-06-21 | Nippon Electric Co | |
JPH05122087A (ja) * | 1991-10-28 | 1993-05-18 | Toshiba Corp | 無線送信機 |
US5663144A (en) * | 1995-05-03 | 1997-09-02 | The Trustees Of The University Of Pennsylvania | Compounds that bind to p185 and methods of using the same |
JPH09331222A (ja) * | 1996-06-11 | 1997-12-22 | Nec Corp | 利得制御信号補正装置 |
FR2757716B1 (fr) * | 1996-12-20 | 1999-03-12 | Thomson Csf | Procede de regulation de puissance sans boucle d'asservissement analogique et dispositif associe |
JP2000151317A (ja) * | 1998-11-10 | 2000-05-30 | Hitachi Ltd | 送信機および電力増幅器 |
EP1499027B1 (en) * | 2002-05-31 | 2010-12-01 | Fujitsu Limited | Distortion compensation apparatus |
US6919764B2 (en) * | 2003-03-11 | 2005-07-19 | Andrew Corporation | Amplifier control system with statistical enhancement of resolution of digital control signals |
US7010057B2 (en) * | 2003-09-04 | 2006-03-07 | Nokia Corporation | Dual mode multi-slot EGPRS transmitter |
DE60305505T2 (de) * | 2003-10-23 | 2007-04-26 | Sony Ericsson Mobile Communications Ab | Leistungssteuerungsschaltkreis für eine mobile Endgeräteanwendung |
US7120402B2 (en) * | 2004-03-01 | 2006-10-10 | Motorola, Inc. | Method and apparatus for a high performance and high dynamic range baseband power control system |
DE102005013880B3 (de) * | 2005-03-24 | 2006-04-20 | Infineon Technologies Ag | Verfahren zur Vorverzerrung eines Signals und Sendeeinrichtung mit digitaler Vorverzerrung, insbesondere für Mobilfunk |
DE102005013881A1 (de) * | 2005-03-24 | 2006-09-28 | Infineon Technologies Ag | Verfahren zur Signalverarbeitung und Sendeeinrichtung mit digitaler Vorverzerrung, insbesondere für den Mobilfunk |
DE102006035663B4 (de) * | 2006-07-31 | 2013-08-08 | Intel Mobile Communications GmbH | Schaltungsanordnung |
-
2006
- 2006-07-31 DE DE102006035663A patent/DE102006035663B4/de active Active
-
2007
- 2007-07-25 JP JP2007193762A patent/JP4652379B2/ja not_active Expired - Fee Related
- 2007-07-31 US US11/831,580 patent/US8116701B2/en active Active
-
2012
- 2012-02-09 US US13/369,799 patent/US8494462B2/en active Active
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2000183763A (ja) * | 1998-12-18 | 2000-06-30 | Nec Corp | 送信出力制御回路 |
JP2001156654A (ja) * | 1999-11-24 | 2001-06-08 | Alps Electric Co Ltd | 出力電力調整を行う送信機 |
JP2001230684A (ja) * | 2000-02-17 | 2001-08-24 | Denso Corp | 通信機器の送信電力制御装置 |
JP2002076267A (ja) * | 2000-08-22 | 2002-03-15 | Hitachi Ltd | 無線送受信装置 |
JP2002344348A (ja) * | 2001-05-17 | 2002-11-29 | Sharp Corp | 半導体集積回路装置及びこれを用いた通信装置 |
WO2003073627A1 (fr) * | 2002-02-28 | 2003-09-04 | Renesas Technology Corp. | Circuit amplificateur de puissance haute frequence et composant electronique de communication |
Also Published As
Publication number | Publication date |
---|---|
US20080048781A1 (en) | 2008-02-28 |
US20120142289A1 (en) | 2012-06-07 |
DE102006035663B4 (de) | 2013-08-08 |
DE102006035663A1 (de) | 2008-02-07 |
US8494462B2 (en) | 2013-07-23 |
JP2008048397A (ja) | 2008-02-28 |
US8116701B2 (en) | 2012-02-14 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4652379B2 (ja) | 回路構造、およびアナログ出力信号の設定方法 | |
US7873333B2 (en) | Transmitter circuits and apparatus of wireless application | |
US8548400B2 (en) | System and method for polar modulation using power amplifier bias control | |
US7792214B2 (en) | Polar modulation transmitter circuit and communications device | |
JP3942013B2 (ja) | 通信用半導体集積回路および無線通信装置 | |
US7359680B2 (en) | Delay calibration in polar modulation transmitters | |
US7433653B2 (en) | Transmitter and semiconductor integrated circuit for communication | |
US7912148B2 (en) | Transmission circuit and communication device | |
JPH1022756A (ja) | 無線送信機およびその送信制御方法 | |
JPWO2006054464A1 (ja) | 送信回路、送信方法、及びそれを用いた通信機器 | |
US7734263B2 (en) | Transmission circuit and communication device | |
US20070129032A1 (en) | Transmission circuit and communication apparatus employing the same | |
JP2005512384A (ja) | Rf送信機電力制御システム | |
US8600305B2 (en) | Method and system for compensating for estimated distortion in a transmitter by utilizing a digital predistortion scheme with a single feedback mixer | |
US20060234661A1 (en) | Semiconductor integrated circuit for communication and portable communication terminal | |
JP2007104007A (ja) | 直交変調器及び直交変調器におけるベクトル補正方法 | |
US8792579B2 (en) | Continuous open loop control to closed loop control transition | |
US8699976B2 (en) | Transmitter with hybrid closed loop power control | |
US9853608B2 (en) | Temperature compensation technique for envelope tracking system | |
US7532869B2 (en) | Automatic power level control circuit for a transceiver device | |
JP2007174553A (ja) | 高周波電力増幅用電子部品および無線通信装置 | |
JP2007174325A (ja) | 半導体集積回路及びそれに設けられた送信機の校正方法並びにそれを用いた移動体通信装置 | |
JP2005217562A (ja) | 高周波電力増幅回路 | |
JP2006121408A (ja) | 変調信号送信回路および無線通信装置 | |
JP2005348312A (ja) | 高周波電力増幅用電子部品 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20100127 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20100202 |
|
A601 | Written request for extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A601 Effective date: 20100430 |
|
A602 | Written permission of extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A602 Effective date: 20100510 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20100601 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20101124 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20101215 |
|
R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20131224 Year of fee payment: 3 |
|
S111 | Request for change of ownership or part of ownership |
Free format text: JAPANESE INTERMEDIATE CODE: R313113 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20131224 Year of fee payment: 3 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20131224 Year of fee payment: 3 |
|
S111 | Request for change of ownership or part of ownership |
Free format text: JAPANESE INTERMEDIATE CODE: R313113 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20131224 Year of fee payment: 3 |
|
R360 | Written notification for declining of transfer of rights |
Free format text: JAPANESE INTERMEDIATE CODE: R360 |
|
R360 | Written notification for declining of transfer of rights |
Free format text: JAPANESE INTERMEDIATE CODE: R360 |
|
R371 | Transfer withdrawn |
Free format text: JAPANESE INTERMEDIATE CODE: R371 |
|
S111 | Request for change of ownership or part of ownership |
Free format text: JAPANESE INTERMEDIATE CODE: R313113 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20131224 Year of fee payment: 3 |
|
S111 | Request for change of ownership or part of ownership |
Free format text: JAPANESE INTERMEDIATE CODE: R313113 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20131224 Year of fee payment: 3 |
|
R360 | Written notification for declining of transfer of rights |
Free format text: JAPANESE INTERMEDIATE CODE: R360 |
|
R360 | Written notification for declining of transfer of rights |
Free format text: JAPANESE INTERMEDIATE CODE: R360 |
|
R371 | Transfer withdrawn |
Free format text: JAPANESE INTERMEDIATE CODE: R371 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20131224 Year of fee payment: 3 |
|
R360 | Written notification for declining of transfer of rights |
Free format text: JAPANESE INTERMEDIATE CODE: R360 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20131224 Year of fee payment: 3 |
|
S111 | Request for change of ownership or part of ownership |
Free format text: JAPANESE INTERMEDIATE CODE: R313113 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20131224 Year of fee payment: 3 |
|
R370 | Written measure of declining of transfer procedure |
Free format text: JAPANESE INTERMEDIATE CODE: R370 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20131224 Year of fee payment: 3 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
S111 | Request for change of ownership or part of ownership |
Free format text: JAPANESE INTERMEDIATE CODE: R313113 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
S533 | Written request for registration of change of name |
Free format text: JAPANESE INTERMEDIATE CODE: R313533 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
LAPS | Cancellation because of no payment of annual fees |