JP4506808B2 - 半導体装置 - Google Patents
半導体装置 Download PDFInfo
- Publication number
- JP4506808B2 JP4506808B2 JP2007268328A JP2007268328A JP4506808B2 JP 4506808 B2 JP4506808 B2 JP 4506808B2 JP 2007268328 A JP2007268328 A JP 2007268328A JP 2007268328 A JP2007268328 A JP 2007268328A JP 4506808 B2 JP4506808 B2 JP 4506808B2
- Authority
- JP
- Japan
- Prior art keywords
- region
- semiconductor substrate
- igbt
- sense
- main surface
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
- 239000004065 semiconductor Substances 0.000 title claims description 150
- 239000000758 substrate Substances 0.000 claims description 100
- 239000002344 surface layer Substances 0.000 claims description 35
- 239000004020 conductor Substances 0.000 claims description 10
- 230000015572 biosynthetic process Effects 0.000 claims description 9
- 230000002093 peripheral effect Effects 0.000 claims description 8
- 230000000149 penetrating effect Effects 0.000 claims description 6
- 239000010410 layer Substances 0.000 description 58
- 238000001514 detection method Methods 0.000 description 29
- 239000012535 impurity Substances 0.000 description 5
- 238000012986 modification Methods 0.000 description 5
- 230000004048 modification Effects 0.000 description 5
- 239000000969 carrier Substances 0.000 description 4
- XAGFODPZIPBFFR-UHFFFAOYSA-N aluminium Chemical compound [Al] XAGFODPZIPBFFR-UHFFFAOYSA-N 0.000 description 3
- 229910052782 aluminium Inorganic materials 0.000 description 3
- 239000000463 material Substances 0.000 description 3
- 238000010586 diagram Methods 0.000 description 2
- 230000000694 effects Effects 0.000 description 2
- 230000007274 generation of a signal involved in cell-cell signaling Effects 0.000 description 2
- 230000007257 malfunction Effects 0.000 description 2
- 238000000034 method Methods 0.000 description 2
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 2
- 229920005591 polysilicon Polymers 0.000 description 2
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 1
- 230000015556 catabolic process Effects 0.000 description 1
- 239000013078 crystal Substances 0.000 description 1
- 230000001747 exhibiting effect Effects 0.000 description 1
- 230000007935 neutral effect Effects 0.000 description 1
- 229910052710 silicon Inorganic materials 0.000 description 1
- 239000010703 silicon Substances 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/70—Bipolar devices
- H01L29/72—Transistor-type devices, i.e. able to continuously respond to applied control signals
- H01L29/739—Transistor-type devices, i.e. able to continuously respond to applied control signals controlled by field-effect, e.g. bipolar static induction transistors [BSIT]
- H01L29/7393—Insulated gate bipolar mode transistors, i.e. IGBT; IGT; COMFET
- H01L29/7395—Vertical transistors, e.g. vertical IGBT
- H01L29/7396—Vertical transistors, e.g. vertical IGBT with a non planar surface, e.g. with a non planar gate or with a trench or recess or pillar in the surface of the emitter, base or collector region for improving current density or short circuiting the emitter and base regions
- H01L29/7397—Vertical transistors, e.g. vertical IGBT with a non planar surface, e.g. with a non planar gate or with a trench or recess or pillar in the surface of the emitter, base or collector region for improving current density or short circuiting the emitter and base regions and a gate structure lying on a slanted or vertical surface or formed in a groove, e.g. trench gate IGBT
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/02—Semiconductor bodies ; Multistep manufacturing processes therefor
- H01L29/06—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
- H01L29/08—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
- H01L29/083—Anode or cathode regions of thyristors or gated bipolar-mode devices
- H01L29/0834—Anode regions of thyristors or gated bipolar-mode devices, e.g. supplementary regions surrounding anode regions
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/06—Structure, shape, material or disposition of the bonding areas prior to the connecting process of a plurality of bonding areas
- H01L2224/0601—Structure
- H01L2224/0603—Bonding areas having different sizes, e.g. different heights or widths
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Ceramic Engineering (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
Description
第1主面及び第2主面を有する第1導電型の半導体基板が、メイン領域と該メイン領域よりも主面の大きさが小さいセンス領域とを備え、メイン領域において、転流ダイオード素子(FWD素子)がゲート電極に入力される駆動信号によって駆動されるIGBT素子と一体的に形成された半導体装置であって、
転流ダイオード素子は、半導体基板の第1主面側表層に選択的に形成されたIGBT素子を構成する第2導電型のベース領域と、半導体基板と、半導体基板の第2主面側表層において、IGBT素子を構成する第2導電型のコレクタ領域の形成領域を除く領域に形成された第1導電型のカソード領域とを備え、
センス領域には、半導体基板の第1主面側表層に選択的に形成された第2導電型のアノード領域と、半導体基板と、半導体基板の第2主面側表層に選択的に形成された第1導電型のカソード領域を備え、転流ダイオード素子に流れる電流に比例した電流が流れるダイオード専用センス素子が形成されており、
ダイオード専用センス素子のカソード領域は、半導体基板の厚さ方向に垂直な方向において、メイン領域のベース領域とは間をあけて形成されていることを特徴とする。
第1主面及び第2主面を有する第1導電型の半導体基板が、メイン領域と該メイン領域よりも主面の大きさが小さいセンス領域とを備え、メイン領域において、ゲート電極に入力される駆動信号によって駆動されるIGBT素子に転流ダイオード素子が内蔵された半導体装置であって、
転流ダイオード素子は、半導体基板の第1主面側表層に選択的に形成されたIGBT素子を構成する第2導電型のベース領域と、半導体基板と、半導体基板の第2主面側表層において、前記IGBT素子を構成する第2導電型のコレクタ領域の形成領域を除く領域に形成された第1導電型のカソード領域とを備え、
センス領域には、前記半導体基板の第1主面側表層に選択的に形成された第2導電型のアノード領域が形成され、
センス領域に形成されたアノード領域、半導体基板、及びメイン領域に形成されたカソード領域により、転流ダイオード素子に流れる電流に比例した電流が流れるダイオード専用センス素子が形成されていることを特徴とする。
センス領域に形成されたベース領域における中央部よりも外周側の周辺部が、ダイオード専用センス素子のアノード領域とされ、ダイオード専用センス素子のカソード領域が、半導体基板の厚さ方向に垂直な方向において、センス領域に形成されたベース領域とは間をあけて形成された構成としても良い。
(第1実施形態)
図1は、本発明の第1実施形態に係る半導体装置の概略構成を示す平面図である。図2は、図1のII−II線に沿う断面図である。本実施形態に示される半導体装置は、例えばEHV用インバータモジュールに使われるパワースイッチング素子として用いられる。
次に、本発明の第2実施形態を、図5に基づいて説明する。図5は、第2実施形態に係る半導体装置の概略構成を示す断面図であり、第1実施形態に示した図2に対応している。
次に、本発明の第3実施形態を、図7に基づいて説明する。図7は、第3実施形態に係る半導体装置の概略構成を示す断面図であり、第1実施形態に示した図2に対応している。
10・・・半導体基板
11・・・ベース領域
12・・・ゲート電極
14・・・コレクタ層(コレクタ領域)
15・・・カソード層(カソード領域)
20・・・アノード領域
22・・・カソード層(カソード領域)
30・・・メイン領域
31・・・IGBT素子
32・・・FWD素子(転流ダイオード素子)
50・・・センス領域
51・・・IGBT専用センス素子
52・・・FWD専用センス素子(ダイオード専用センス素子)
Claims (7)
- 第1主面及び第2主面を有する第1導電型の半導体基板が、メイン領域と該メイン領域よりも前記主面の大きさが小さいセンス領域とを備え、前記メイン領域において、ゲート電極に入力される駆動信号によって駆動されるIGBT素子に転流ダイオード素子が内蔵された半導体装置であって、
前記転流ダイオード素子は、前記半導体基板の第1主面側表層に選択的に形成された前記IGBT素子を構成する第2導電型のベース領域と、前記半導体基板と、前記半導体基板の第2主面側表層において、前記IGBT素子を構成する第2導電型のコレクタ領域の形成領域を除く領域に形成された第1導電型のカソード領域とを備え、
前記センス領域には、前記半導体基板の第1主面側表層に選択的に形成された第2導電型のアノード領域と、前記半導体基板と、前記半導体基板の第2主面側表層に選択的に形成された第1導電型のカソード領域を備え、前記転流ダイオード素子に流れる電流に比例した電流が流れるダイオード専用センス素子が形成されており、
前記ダイオード専用センス素子のカソード領域は、前記半導体基板の厚さ方向に垂直な方向において、前記ベース領域とは間をあけて形成されていることを特徴とする半導体装置。 - 前記ダイオード専用センス素子のカソード領域は、前記アノード領域の直下に形成されていることを特徴とする請求項1に記載の半導体装置。
- 第1主面及び第2主面を有する第1導電型の半導体基板が、メイン領域と該メイン領域よりも前記主面の大きさが小さいセンス領域とを備え、前記メイン領域において、ゲート電極に入力される駆動信号によって駆動されるIGBT素子に転流ダイオード素子が内蔵された半導体装置であって、
前記転流ダイオード素子は、前記半導体基板の第1主面側表層に選択的に形成された前記IGBT素子を構成する第2導電型のベース領域と、前記半導体基板と、前記半導体基板の第2主面側表層において、前記IGBT素子を構成する第2導電型のコレクタ領域の形成領域を除く領域に形成された第1導電型のカソード領域とを備え、
前記センス領域には、前記半導体基板の第1主面側表層に選択的に形成された第2導電型のアノード領域が形成され、
前記センス領域に形成されたアノード領域、前記半導体基板、及び前記メイン領域に形成されたカソード領域により、前記転流ダイオード素子に流れる電流に比例した電流が流れるダイオード専用センス素子が形成されていることを特徴とする半導体装置。 - 前記メイン領域において、前記IGBT素子のゲート電極は、前記第1主面より前記ベース領域を貫通し、底面が前記半導体基板に達するトレンチに、絶縁膜を介して導電材料が配置されてなり、
前記ダイオード専用センス素子は、前記第1主面より前記アノード領域を貫通し、底面が前記半導体基板に達するトレンチ内に絶縁膜を介して導電材料が配置され、接地されたダミーゲート電極をさらに備えることを特徴とする請求項1〜3いずれか1項に記載の半導体装置。 - 前記センス領域には、前記半導体基板の第1主面側表層に選択的に形成された第2導電型のベース領域と、該ベース領域を前記第1主面より貫通し、底面が前記半導体基板に達するトレンチに絶縁膜を介して導電材料が配置されたゲート電極と、前記トレンチの側面部位に隣接し、前記ベース領域内の第1主面側表層に選択的に形成された第1導電型のエミッタ領域と、前記半導体基板の第2主面側に選択的に形成された第2導電型のコレクタ領域とを備え、前記IGBT素子に流れる電流に比例した電流が流れるIGBT専用センス素子が形成されていることを特徴とする請求項1〜4いずれか1項に記載の半導体装置。
- 前記ダイオード専用センス素子のカソード領域は、前記半導体基板の厚さ方向に垂直な方向において、前記IGBT専用センス素子のベース領域とは間をあけて形成されていることを特徴とする請求項5に記載の半導体装置。
- 前記センス領域には、前記半導体基板の第1主面側表層に選択的に形成された第2導電型のベース領域と、該ベース領域の中央部において前記第1主面より前記ベース領域を貫通し、底面が前記半導体基板に達するトレンチに絶縁膜を介して導電材料が配置されたゲート電極と、前記トレンチの側面部位に隣接し、前記ベース領域内の第1主面側表層に選択的に形成された第1導電型のエミッタ領域と、前記半導体基板の第2主面側に選択的に形成された第2導電型のコレクタ領域とを備え、前記IGBT素子に流れる電流に比例した電流が流れるIGBT専用センス素子が形成され、
前記センス領域に形成されたベース領域における前記中央部よりも外周側の周辺部が、前記ダイオード専用センス素子のアノード領域とされ、
前記ダイオード専用センス素子のカソード領域は、前記半導体基板の厚さ方向に垂直な方向において、前記センス領域に形成されたベース領域とは間をあけて形成されていることを特徴とする請求項1又は請求項3に記載の半導体装置。
Priority Applications (7)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2007268328A JP4506808B2 (ja) | 2007-10-15 | 2007-10-15 | 半導体装置 |
DE102008045410.9A DE102008045410B4 (de) | 2007-09-05 | 2008-09-02 | Halbleitervorrichtung mit IGBT mit eingebauter Diode und Halbleitervorrichtung mit DMOS mit eingebauter Diode |
US12/230,794 US8072241B2 (en) | 2007-09-05 | 2008-09-04 | Semiconductor device having diode-built-in IGBT and semiconductor device having diode-built-in DMOS |
CN2008102125627A CN101414816B (zh) | 2007-09-05 | 2008-09-05 | 具有内置二极管的igbt器件和具有内置二极管的dmos器件 |
US13/270,320 US8451023B2 (en) | 2007-09-05 | 2011-10-11 | Semiconductor device having diode-built-in IGBT and semiconductor device having diode-built-in DMOS |
US13/869,155 US8988105B2 (en) | 2007-09-05 | 2013-04-24 | Semiconductor device having diode-built-in IGBT and semiconductor device having diode-built-in DMOS |
US14/597,315 US9184158B2 (en) | 2007-09-05 | 2015-01-15 | Semiconductor device having diode-built-in IGBT and semiconductor device having diode-built-in DMOS |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2007268328A JP4506808B2 (ja) | 2007-10-15 | 2007-10-15 | 半導体装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2009099690A JP2009099690A (ja) | 2009-05-07 |
JP4506808B2 true JP4506808B2 (ja) | 2010-07-21 |
Family
ID=40702431
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2007268328A Expired - Fee Related JP4506808B2 (ja) | 2007-09-05 | 2007-10-15 | 半導体装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP4506808B2 (ja) |
Families Citing this family (19)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4893609B2 (ja) * | 2007-12-07 | 2012-03-07 | トヨタ自動車株式会社 | 半導体装置とその半導体装置を備えている給電装置の駆動方法 |
JP5045733B2 (ja) | 2008-12-24 | 2012-10-10 | 株式会社デンソー | 半導体装置 |
JP4877337B2 (ja) | 2009-02-17 | 2012-02-15 | トヨタ自動車株式会社 | 半導体装置 |
JP5553652B2 (ja) | 2010-03-18 | 2014-07-16 | ルネサスエレクトロニクス株式会社 | 半導体基板および半導体装置 |
DE112010005546B4 (de) | 2010-05-07 | 2015-08-27 | Toyota Jidosha Kabushiki Kaisha | Halbleitervorrichtung |
JP5573527B2 (ja) * | 2010-09-13 | 2014-08-20 | 株式会社デンソー | 半導体装置 |
JP2012256628A (ja) | 2011-06-07 | 2012-12-27 | Renesas Electronics Corp | Igbtおよびダイオード |
JP4947230B2 (ja) * | 2011-08-29 | 2012-06-06 | トヨタ自動車株式会社 | 半導体装置 |
WO2015004891A1 (ja) | 2013-07-10 | 2015-01-15 | パナソニックIpマネジメント株式会社 | 半導体装置、及びそれを用いたインバータ |
WO2015097157A1 (en) | 2013-12-23 | 2015-07-02 | Abb Technology Ag | Reverse-conducting semiconductor device |
JP6142813B2 (ja) * | 2014-02-10 | 2017-06-07 | トヨタ自動車株式会社 | 半導体装置 |
WO2016001182A2 (en) * | 2014-06-30 | 2016-01-07 | Abb Technology Ag | Semiconductor device |
JP6822000B2 (ja) | 2016-08-05 | 2021-01-27 | 株式会社デンソー | 半導体装置 |
JP7013668B2 (ja) | 2017-04-06 | 2022-02-01 | 富士電機株式会社 | 半導体装置 |
JP7124339B2 (ja) * | 2018-02-28 | 2022-08-24 | 富士電機株式会社 | 半導体装置 |
JP6999533B2 (ja) | 2018-11-15 | 2022-01-18 | 三菱電機株式会社 | スイッチング素子の制御装置 |
JP7149899B2 (ja) * | 2019-06-07 | 2022-10-07 | 三菱電機株式会社 | 半導体装置 |
JP7355082B2 (ja) * | 2021-09-01 | 2023-10-03 | 富士電機株式会社 | 試験方法および製造方法 |
JP2023074722A (ja) | 2021-11-18 | 2023-05-30 | 三菱電機株式会社 | 半導体装置および電力変換装置 |
Family Cites Families (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS62109365A (ja) * | 1985-11-07 | 1987-05-20 | Fuji Electric Co Ltd | 半導体装置 |
JPH05152574A (ja) * | 1991-11-29 | 1993-06-18 | Fuji Electric Co Ltd | 半導体装置 |
JP3338185B2 (ja) * | 1994-08-02 | 2002-10-28 | 株式会社東芝 | 半導体装置 |
-
2007
- 2007-10-15 JP JP2007268328A patent/JP4506808B2/ja not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
JP2009099690A (ja) | 2009-05-07 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4506808B2 (ja) | 半導体装置 | |
JP5589042B2 (ja) | 半導体装置 | |
JP4840482B2 (ja) | 半導体装置 | |
JP5045733B2 (ja) | 半導体装置 | |
US9184158B2 (en) | Semiconductor device having diode-built-in IGBT and semiconductor device having diode-built-in DMOS | |
CN108475675B (zh) | 半导体装置 | |
JP5218617B2 (ja) | 半導体装置 | |
US8242536B2 (en) | Semiconductor device | |
JP4577425B2 (ja) | 半導体装置 | |
JP5949646B2 (ja) | 半導体装置 | |
JP5637175B2 (ja) | 半導体装置 | |
JP2009188178A (ja) | 半導体装置 | |
JP6652173B2 (ja) | 半導体装置 | |
JP5668499B2 (ja) | 半導体装置 | |
KR20060124561A (ko) | 반도체 집적회로 장치 | |
JP2023074722A (ja) | 半導体装置および電力変換装置 | |
TW201817012A (zh) | 半導體裝置 | |
JP5585481B2 (ja) | 半導体装置 | |
JP2010199149A (ja) | 半導体装置 | |
JP6641967B2 (ja) | 高耐圧集積回路装置 | |
JP2015126084A (ja) | 半導体装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20091218 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20091222 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20100217 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20100406 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20100419 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20130514 Year of fee payment: 3 |
|
R151 | Written notification of patent or utility model registration |
Ref document number: 4506808 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R151 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20130514 Year of fee payment: 3 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20140514 Year of fee payment: 4 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
LAPS | Cancellation because of no payment of annual fees |