JP4093231B2 - 電源回路、表示ドライバ、電気光学装置、電子機器及び電源回路の制御方法 - Google Patents
電源回路、表示ドライバ、電気光学装置、電子機器及び電源回路の制御方法 Download PDFInfo
- Publication number
- JP4093231B2 JP4093231B2 JP2004369589A JP2004369589A JP4093231B2 JP 4093231 B2 JP4093231 B2 JP 4093231B2 JP 2004369589 A JP2004369589 A JP 2004369589A JP 2004369589 A JP2004369589 A JP 2004369589A JP 4093231 B2 JP4093231 B2 JP 4093231B2
- Authority
- JP
- Japan
- Prior art keywords
- voltage
- power supply
- potential side
- circuit
- side voltage
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
- 238000000034 method Methods 0.000 title claims description 27
- 239000000382 optic material Substances 0.000 claims description 13
- 230000001360 synchronised effect Effects 0.000 claims description 8
- 239000004973 liquid crystal related substance Substances 0.000 description 40
- 238000010586 diagram Methods 0.000 description 35
- 239000003990 capacitor Substances 0.000 description 14
- 238000006243 chemical reaction Methods 0.000 description 12
- 239000011159 matrix material Substances 0.000 description 11
- 101100002669 Arabidopsis thaliana ADT1 gene Proteins 0.000 description 10
- 101100002673 Arabidopsis thaliana ADT3 gene Proteins 0.000 description 10
- 101100516266 Arabidopsis thaliana NDT1 gene Proteins 0.000 description 10
- 101100432250 Saccharomyces cerevisiae (strain ATCC 204508 / S288c) YIA6 gene Proteins 0.000 description 10
- 101100463170 Schizosaccharomyces pombe (strain 972 / ATCC 24843) pdt1 gene Proteins 0.000 description 10
- 238000012545 processing Methods 0.000 description 9
- 230000000295 complement effect Effects 0.000 description 8
- 238000011156 evaluation Methods 0.000 description 8
- 101100522114 Oryza sativa subsp. japonica PHT1-12 gene Proteins 0.000 description 7
- 101100522111 Oryza sativa subsp. japonica PHT1-11 gene Proteins 0.000 description 6
- 238000012937 correction Methods 0.000 description 6
- 239000000758 substrate Substances 0.000 description 6
- 102100023882 Endoribonuclease ZC3H12A Human genes 0.000 description 5
- 101710112715 Endoribonuclease ZC3H12A Proteins 0.000 description 5
- 101001096074 Homo sapiens Regenerating islet-derived protein 4 Proteins 0.000 description 5
- 108700012361 REG2 Proteins 0.000 description 5
- 101150108637 REG2 gene Proteins 0.000 description 5
- 108091058543 REG3 Proteins 0.000 description 5
- 101100120298 Rattus norvegicus Flot1 gene Proteins 0.000 description 5
- 101100412403 Rattus norvegicus Reg3b gene Proteins 0.000 description 5
- 102100027336 Regenerating islet-derived protein 3-alpha Human genes 0.000 description 5
- 102100037889 Regenerating islet-derived protein 4 Human genes 0.000 description 5
- QGVYYLZOAMMKAH-UHFFFAOYSA-N pegnivacogin Chemical compound COCCOC(=O)NCCCCC(NC(=O)OCCOC)C(=O)NCCCCCCOP(=O)(O)O QGVYYLZOAMMKAH-UHFFFAOYSA-N 0.000 description 5
- 101100301524 Drosophila melanogaster Reg-5 gene Proteins 0.000 description 4
- 101100215778 Neurospora crassa (strain ATCC 24698 / 74-OR23-1A / CBS 708.71 / DSM 1257 / FGSC 987) ptr-1 gene Proteins 0.000 description 4
- 101100445488 Neurospora crassa (strain ATCC 24698 / 74-OR23-1A / CBS 708.71 / DSM 1257 / FGSC 987) ptr-2 gene Proteins 0.000 description 4
- 239000000284 extract Substances 0.000 description 4
- 239000000463 material Substances 0.000 description 4
- LKKMLIBUAXYLOY-UHFFFAOYSA-N 3-Amino-1-methyl-5H-pyrido[4,3-b]indole Chemical compound N1C2=CC=CC=C2C2=C1C=C(N)N=C2C LKKMLIBUAXYLOY-UHFFFAOYSA-N 0.000 description 3
- 101100191136 Arabidopsis thaliana PCMP-A2 gene Proteins 0.000 description 3
- 102100024058 Flap endonuclease GEN homolog 1 Human genes 0.000 description 3
- 101000833646 Homo sapiens Flap endonuclease GEN homolog 1 Proteins 0.000 description 3
- 101000648495 Homo sapiens Transportin-2 Proteins 0.000 description 3
- 102100031413 L-dopachrome tautomerase Human genes 0.000 description 3
- 101710093778 L-dopachrome tautomerase Proteins 0.000 description 3
- 101150044561 SEND1 gene Proteins 0.000 description 3
- 101100422768 Saccharomyces cerevisiae (strain ATCC 204508 / S288c) SUL2 gene Proteins 0.000 description 3
- 101100048260 Saccharomyces cerevisiae (strain ATCC 204508 / S288c) UBX2 gene Proteins 0.000 description 3
- 101150088456 TRN1 gene Proteins 0.000 description 3
- 102100028747 Transportin-2 Human genes 0.000 description 3
- 230000007423 decrease Effects 0.000 description 3
- 230000001419 dependent effect Effects 0.000 description 3
- 239000011521 glass Substances 0.000 description 3
- 101100381928 Arabidopsis thaliana BPC1 gene Proteins 0.000 description 2
- 101100381929 Arabidopsis thaliana BPC2 gene Proteins 0.000 description 2
- 101100522115 Oryza sativa subsp. japonica PHT1-13 gene Proteins 0.000 description 2
- 230000005540 biological transmission Effects 0.000 description 2
- 239000000470 constituent Substances 0.000 description 2
- YZPOQCQXOSEMAZ-UHFFFAOYSA-N pbt2 Chemical compound ClC1=CC(Cl)=C(O)C2=NC(CN(C)C)=CC=C21 YZPOQCQXOSEMAZ-UHFFFAOYSA-N 0.000 description 2
- 230000036632 reaction speed Effects 0.000 description 2
- 239000010409 thin film Substances 0.000 description 2
- 238000002834 transmittance Methods 0.000 description 2
- 101710163881 5,6-dihydroxyindole-2-carboxylic acid oxidase Proteins 0.000 description 1
- 101100115778 Caenorhabditis elegans dac-1 gene Proteins 0.000 description 1
- 101100349264 Caenorhabditis elegans ntr-1 gene Proteins 0.000 description 1
- 101100349268 Caenorhabditis elegans ntr-2 gene Proteins 0.000 description 1
- 101100464782 Saccharomyces cerevisiae (strain ATCC 204508 / S288c) CMP2 gene Proteins 0.000 description 1
- 101100464779 Saccharomyces cerevisiae (strain ATCC 204508 / S288c) CNA1 gene Proteins 0.000 description 1
- 230000015572 biosynthetic process Effects 0.000 description 1
- 230000015556 catabolic process Effects 0.000 description 1
- 239000003086 colorant Substances 0.000 description 1
- 238000004891 communication Methods 0.000 description 1
- 230000003247 decreasing effect Effects 0.000 description 1
- 238000006731 degradation reaction Methods 0.000 description 1
- 230000000593 degrading effect Effects 0.000 description 1
- 238000003384 imaging method Methods 0.000 description 1
- 238000004519 manufacturing process Methods 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 239000004065 semiconductor Substances 0.000 description 1
- 238000004846 x-ray emission Methods 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3614—Control of polarity reversal in general
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3648—Control of matrices with row and column drivers using an active matrix
- G09G3/3655—Details of drivers for counter electrodes, e.g. common electrodes for pixel capacitors or supplementary storage capacitors
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/027—Details of drivers for data electrodes, the drivers handling digital grey scale data, e.g. use of D/A converters
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/0271—Adjustment of the gradation levels within the range of the gradation scale, e.g. by redistribution or clipping
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2330/00—Aspects of power supply; Aspects of display protection and defect management
- G09G2330/02—Details of power systems and of start or stop of display operation
- G09G2330/025—Reduction of instantaneous peaks of current
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3685—Details of drivers for data electrodes
- G09G3/3688—Details of drivers for data electrodes suitable for active matrices only
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3696—Generation of voltages supplied to electrode drivers
Landscapes
- Engineering & Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Power Engineering (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Liquid Crystal (AREA)
- Liquid Crystal Display Device Control (AREA)
Description
電気光学物質を挟んで画素電極と対向する対向電極に電圧を供給するための電源回路であって、
前記対向電極に供給するための高電位側電圧を生成する高電位側電圧生成回路と、
前記対向電極に供給するための低電位側電圧を生成する低電位側電圧生成回路と、
前記高電位側電圧及び前記低電位側電圧の1つを対向電極電圧として交互に前記対向電極に供給する切替回路とを含み、
前記画素電極の印加電圧に対応する各ドットの階調データを1走査ラインのドット数分含むラインデータに応じて、前記高電位側電圧生成回路の電流駆動能力、前記高電位側電圧生成回路の出力電圧レベル、前記低電位側電圧生成回路の電流駆動能力及び前記低電位側電圧生成回路の出力電圧レベルの少なくとも1つを変化させる前記対向電極電圧の供給能力制御を行う電源回路に関係する。
ソースに前記高電位側電圧生成回路の高電位側電源電圧が供給され、ドレインに前記切替回路の出力が電気的に接続される第1導電型の第1の補助トランジスタを含み、
前記ラインデータに応じて前記第1の補助トランジスタのゲート電圧を変化させることで前記供給能力制御を行うことができる。
ソースに前記低電位側電圧生成回路の低電位側電源電圧が供給され、ドレインに前記切替回路の出力が電気的に接続される第2導電型の第2の補助トランジスタを含み、
前記ラインデータに応じて前記第2の補助トランジスタのゲート電圧を変化させることで前記供給能力制御を行うことができる。
前記高電位側電圧生成回路が、
高電位側入力電圧に基づいて前記高電位側電圧を出力する第1の演算増幅器を含むことができる。
前記ラインデータに応じて前記第1の演算増幅器の電流駆動能力及びスルーレートの少なくとも1つを変化させることで前記供給能力制御を行うことができる。
前記ラインデータに応じて前記高電位側入力電圧を変化させることで前記供給能力制御を行うことができる。
前記ラインデータに応じて、前記第1の演算増幅器の動作電流を停止又は制限すると共に、前記第1の演算増幅器の入力及び出力を電気的に接続することで前記供給能力制御を行うことができる。
第1のチャージクロックに同期したチャージポンプ動作により前記高電位側電圧生成回路の高電位側電源電圧を生成する第1のチャージポンプ回路を含み、
前記ラインデータに応じて前記第1のチャージクロックを停止又はその周波数を低減させることで前記供給能力制御を行うことができる。
前記低電位側電圧生成回路が、
低電位側入力電圧に基づいて前記低電位側電圧を出力する第2の演算増幅器を含むことができる。
前記ラインデータに応じて、前記第2の演算増幅器の電流駆動能力及びスルーレートの少なくとも1つを変化させることで前記供給能力制御を行うことができる。
前記ラインデータに応じて、前記低電位側入力電圧を変化させることで前記供給能力制御を行うことができる。
前記ラインデータに応じて、前記第2の演算増幅器の動作電流を停止又は制限すると共に、前記第2の演算増幅器の入力及び出力を電気的に接続することで前記供給能力制御を行うことができる。
第2のチャージクロックに同期したチャージポンプ動作により前記低電位側電圧生成回路の低電位側電源電圧を生成する第2のチャージポンプ回路を含み、
前記ラインデータに応じて、前記第2のチャージクロックを停止又はその周波数を低減させることで前記供給能力制御を行うことができる。
電気光学物質を挟んで画素電極と対向する対向電極に電圧を供給するための電源回路であって、
高電位側電圧及び低電位側電圧の1つを前記対向電極に交互に供給する回路を含み、
前記画素電極の印加電圧に対応する各ドットの階調データを1走査ラインのドット数分含むラインデータに応じて、前記高電位側電圧及び低電位側電圧の1つを前記対向電極に交互に供給する回路の電流駆動能力及び出力電圧レベルの少なくとも1つを変化させる対向電極電圧の供給能力制御を行う電源回路に関係する。
前記ラインデータに基づいて求められる期間だけ、前記供給能力制御を行うことができる。
前記ラインデータに代えて、直前の水平走査期間の1走査ライン分のラインデータに対する当該水平走査期間のラインデータの変化分に応じて、前記供給能力制御を行うことができる。
直前の水平走査期間の1走査ライン分のラインデータに対する当該水平走査期間のラインデータの変化分に対応した期間だけ、前記供給能力制御を行うことができる。
前記ラインデータが、
前記1走査ラインの一部のドット数分の階調データを含むことができる。
各ドットの階調データがj(jは2以上の整数)ビットの場合、
前記ラインデータが、
各ドットの階調データの上位k(k<j、kは自然数)ビットのデータを1走査ラインのドット数分含むことができる。
前記画素電極と電気的に接続されるデータ線に、階調データに対応した駆動電圧を供給する駆動回路と、
前記階調データに対応したラインデータを用いて前記供給能力制御を行う上記のいずれか記載の電源回路とを含む表示ドライバに関係する。
複数の走査線と、
複数のデータ線と、
各画素電極が前記複数の走査線の1つ及び前記複数のデータ線の1つにより特定される複数の画素電極と、
前記複数の画素電極と電気光学物質を挟んで対向する対向電極と、
前記複数のデータ線を駆動する表示ドライバと、
前記高電位側電圧及び前記低電位側電圧を交互に前記対向電極に供給する上記のいずれか記載の電源回路とを含む電気光学装置に関係する。
上記のいずれか記載の電源回路を含む電子機器に関係する。
電気光学物質を挟んで画素電極と対向する対向電極に供給するための高電位側電圧を生成する高電位側電圧生成回路と、
前記対向電極に供給するための低電位側電圧を生成する低電位側電圧生成回路とを含む電源回路の制御方法であって、
前記画素電極の印加電圧に対応する各ドットの階調データを1走査ラインのドット数分含むラインデータに応じて、前記高電位側電圧生成回路の電流駆動能力、前記高電位側電圧生成回路の出力電圧レベル、前記低電位側電圧生成回路の電流駆動能力及び前記低電位側電圧生成回路の出力電圧レベルの少なくとも1つを変化させ、
前記高電位側電圧及び前記低電位側電圧の1つを交互に前記対向電極に供給する電源回路の制御方法に関係する。
前記高電位側電圧生成回路の電流駆動能力、前記高電位側電圧生成回路の出力電圧レベル、前記低電位側電圧生成回路の電流駆動能力及び前記低電位側電圧生成回路の出力電圧レベルの少なくとも1つを、前記ラインデータに基づいて求められる期間だけ変化させる制御を行うことができる。
前記高電位側電圧生成回路の電流駆動能力、前記高電位側電圧生成回路の出力電圧レベル、前記低電位側電圧生成回路の電流駆動能力及び前記低電位側電圧生成回路の出力電圧レベルの少なくとも1つを、直前の水平走査期間の1走査ライン分のラインデータに対する当該水平走査期間のラインデータの変化分に応じて変化させる制御を行うことができる。
前記高電位側電圧生成回路の電流駆動能力、前記高電位側電圧生成回路の出力電圧レベル、前記低電位側電圧生成回路の電流駆動能力及び前記低電位側電圧生成回路の出力電圧レベルの少なくとも1つを、直前の水平走査期間の1走査ライン分のラインデータに対する当該水平走査期間のラインデータの変化分に対応した期間だけ変化させる制御を行うことができる。
前記ラインデータが、
前記1走査ラインの一部のドット数分の階調データを含むことができる。
各ドットの階調データがj(jは2以上の整数)ビットの場合、
前記ラインデータが、
各ドットの階調データの上位k(k<j、kは自然数)ビットのデータを1走査ラインのドット数分含むことができる。
図1に、本実施形態における電源回路が適用されたアクティブマトリックス方式の液晶表示装置の構成の概要を示す。
ところで、液晶を表示駆動する場合、液晶の耐久性やコントラストの観点から、周期的に液晶容量に蓄積される電荷を放電する必要がある。そのため、液晶表示装置10では、極性反転駆動によって、所与の周期で液晶に印加される電圧の極性を反転させることが行われる。極性反転駆動方式は、極性の反転周期の種類に応じて、例えばフィールド反転駆動や、ライン反転駆動がある。
電源回路が対向電極電圧VCOMを供給する能力は、対向電極COMの負荷によって決められる。電源回路の電源供給能力不足は画質の劣化を招くため、一般的には、この能力は、対向電極COMが充放電すべき電荷量の最大値を考慮して決められている。
図8に、図1のデータドライバ30の構成例のブロック図を示す。
本実施形態では、画素電極の印加電圧に対応した1走査ライン分の階調データ(ラインデータ)に関連付けて、電源回路100の対向電極電圧VCOMを変化させる。なお、画素電極の印加電圧の変化分に対応した1走査ライン分の階調データ(ラインデータ)の変化分に関連付けて、電源回路100の対向電極電圧VCOMを変化させてもよい。
また、例えばライン値演算回路260は、1走査ラインのドット数(=720)分の階調データの各階調データの上位kビットのデータを順次加算した総和値TOTAL2をライン値として求めてもよい。この場合、総和値TOTAL2は、次の式で表すことができる。
或いはまた、例えばライン値演算回路260は、1走査ラインのドット数(=720)分の階調データの各階調データの最上位ビット(k=1)のデータを順次加算した総和値TOTAL3をライン値として求めてもよい。この場合、総和値TOTAL3は、次の式で表すことができる。
以上のような総和値TOTAL1、TOTAL2、TOTAL3は、1走査ラインの画素電極に印加される電圧の大きさの総和に対応付けることができ、対向電極電圧VCOMを供給する能力を上げる必要があるか、下げても電圧レベルが変動しないかを判断する材料にできる。
また、例えばライン値演算回路260は、1走査ラインのドット数(=720)分の階調データの各階調データの上位kビットのデータを順次加算した総和値TOTAL5をライン値として求めてもよい。この場合、例えば階調データR1の上位kビットのデータの1の補数又は2の補数を反転階調データXUR1として示し、総和値TOTAL5は、次の式で表すことができる。
或いはまた、例えばライン値演算回路260は、1走査ラインのドット数(=720)分の階調データの各階調データの最上位ビット(k=1)のデータを順次加算した総和値TOTAL6をライン値として求めてもよい。この場合、例えば階調データR1の最上位ビットのデータの1の補数又は2の補数を反転階調データXMR1として示し、総和値TOTAL6は、次の式で表すことができる。
以上のような総和値TOTAL4、TOTAL5、TOTAL6は、1走査ラインの画素電極に印加される電圧の大きさの総和に対応付けることができ、対向電極電圧VCOMを供給する能力を上げる必要があるか、下げても電圧レベルが変動しないかを判断する材料にできる。
図13に、図1の電源回路100の構成例を示す。
電源供給制御回路150は、電源供給能力設定レジスタ160の設定値に基づいて、上記したように対向電極電圧VCOMの供給能力制御を行う。
第1の構成例は、ライン反転駆動を行う場合の対向電極電圧VCOMの供給能力制御の例である。なお第1の構成例では、データドライバ30からライン値を受けて対向電極電圧VCOMの供給能力制御を行うものとして説明するが、データドライバ30からラインデータを受けて上記供給能力制御を行ってもよい。
第2の構成例は、フィールド反転駆動を行う場合の対向電極電圧VCOMの供給能力制御の例である。
図30に、本実施形態における電子機器の構成例のブロック図を示す。ここでは、電子機器として、携帯電話機の構成例のブロック図を示す。図30において、図1又は図2と同一部分には同一符号を付し、適宜説明を省略する。
32 ゲートドライバ、 38 表示コントローラ、 100 電源回路、
110 VCOMH生成回路、 120 VCOML生成回路、 130 切替回路、
140 電源電圧生成回路、 142 高電位側電源電圧生成回路、
144 低電位側電源電圧生成回路、 150 電源供給制御回路、
160 電源供給能力設定レジスタ、 200 データラッチ、
210 ラインラッチ、 220 L/S、 230 基準電圧発生回路、
240 DAC、 250 駆動回路、 260 ライン値演算回路、
270 ライン値出力部、 CK チャージクロック、
CNTH、CNTL 電圧生成制御信号、
CTrp1、CTrp2 第1の補助トランジスタ、
CTrn1、CTrn2 第2の補助トランジスタ INP、INN ゲート信号、
OTrp1 P型の出力用MOSトランジスタ、
OTrn1 N型の出力用MOSトランジスタ、 POL 極性反転信号、
TRP1、TRP2、TRN1、TRN2 ゲート信号、 VCOM 対向電極電圧、
VCOMH 高電位側電圧、 VCOML 低電位側電圧、
VDD、VOUT 高電位側電源電圧、 VOUTM、VSS 低電位側電源電圧
Claims (27)
- 電気光学物質を挟んで画素電極と対向する対向電極に電圧を供給するための電源回路であって、
前記対向電極に供給するための高電位側電圧を生成する高電位側電圧生成回路と、
前記対向電極に供給するための低電位側電圧を生成する低電位側電圧生成回路と、
前記高電位側電圧及び前記低電位側電圧の1つを対向電極電圧として交互に前記対向電極に供給する切替回路とを含み、
各ドットの階調データが前記画素電極の印加電圧に対応する1走査ラインのドット数分の階調データを加算した総和値に応じて、前記高電位側電圧生成回路の電流駆動能力、前記高電位側電圧生成回路の出力電圧レベル、前記低電位側電圧生成回路の電流駆動能力及び前記低電位側電圧生成回路の出力電圧レベルの少なくとも1つを変化させる前記対向電極電圧の供給能力制御を行い、
ソースに前記高電位側電圧生成回路の高電位側電源電圧が供給され、ドレインに前記切替回路の出力が電気的に接続される第1導電型の第1の補助トランジスタを含み、
前記総和値に応じて前記第1の補助トランジスタのゲート電圧を変化させることで前記供給能力制御を行うことを特徴とする電源回路。 - 請求項1において、
ソースに前記低電位側電圧生成回路の低電位側電源電圧が供給され、ドレインに前記切替回路の出力が電気的に接続される第2導電型の第2の補助トランジスタを含み、
前記総和値に応じて前記第2の補助トランジスタのゲート電圧を変化させることで前記供給能力制御を行うことを特徴とする電源回路。 - 請求項1又は2において、
前記高電位側電圧生成回路が、
第1の入力電圧に基づいて前記高電位側電圧を出力する第1の演算増幅器を含むことを特徴とする電源回路。 - 請求項3において、
前記総和値に応じて前記第1の演算増幅器の電流駆動能力及びスルーレートの少なくとも1つを変化させることで前記供給能力制御を行うことを特徴とする電源回路。 - 請求項3又は4において、
前記総和値に応じて前記第1の入力電圧を変化させることで前記供給能力制御を行うことを特徴とする電源回路。 - 請求項3乃至5のいずれかにおいて、
前記総和値に応じて、前記第1の演算増幅器の動作電流を停止又は制限すると共に、前記第1の演算増幅器の入力及び出力を電気的に接続することで前記供給能力制御を行うことを特徴とする電源回路。 - 電気光学物質を挟んで画素電極と対向する対向電極に電圧を供給するための電源回路であって、
前記対向電極に供給するための高電位側電圧を生成する高電位側電圧生成回路と、
前記対向電極に供給するための低電位側電圧を生成する低電位側電圧生成回路と、
前記高電位側電圧及び前記低電位側電圧の1つを対向電極電圧として交互に前記対向電極に供給する切替回路とを含み、
各ドットの階調データが前記画素電極の印加電圧に対応する1走査ラインのドット数分の階調データを加算した総和値に応じて、前記高電位側電圧生成回路の電流駆動能力、前記高電位側電圧生成回路の出力電圧レベル、前記低電位側電圧生成回路の電流駆動能力及び前記低電位側電圧生成回路の出力電圧レベルの少なくとも1つを変化させる前記対向電極電圧の供給能力制御を行い、
第1のチャージクロックに同期したチャージポンプ動作により前記高電位側電圧生成回路の高電位側電源電圧を生成する第1のチャージポンプ回路を含み、
前記総和値に応じて前記第1のチャージクロックを停止又はその周波数を低減させることで前記供給能力制御を行うことを特徴とする電源回路。 - 請求項1乃至7のいずれかにおいて、
前記低電位側電圧生成回路が、
第2の入力電圧に基づいて前記低電位側電圧を出力する第2の演算増幅器を含むことを特徴とする電源回路。 - 請求項8において、
前記総和値に応じて、前記第2の演算増幅器の電流駆動能力及びスルーレートの少なくとも1つを変化させることで前記供給能力制御を行うことを特徴とする電源回路。 - 請求項8又は9において、
前記総和値に応じて、前記第2の入力電圧を変化させることで前記供給能力制御を行うことを特徴とする電源回路。 - 請求項8乃至10のいずれかにおいて、
前記総和値に応じて、前記第2の演算増幅器の動作電流を停止又は制限すると共に、前記第2の演算増幅器の入力及び出力を電気的に接続することで前記供給能力制御を行うことを特徴とする電源回路。 - 請求項7において、
第2のチャージクロックに同期したチャージポンプ動作により前記低電位側電圧生成回路の低電位側電源電圧を生成する第2のチャージポンプ回路を含み、
前記総和値に応じて、前記第2のチャージクロックを停止又はその周波数を低減させることで前記供給能力制御を行うことを特徴とする電源回路。 - 電気光学物質を挟んで画素電極と対向する対向電極に電圧を供給するための電源回路であって、
高電位側電圧及び低電位側電圧の1つを前記対向電極に交互に供給する回路を含み、
各ドットの階調データが前記画素電極の印加電圧に対応する1走査ラインのドット数分の階調データを加算した総和値に応じて、前記高電位側電圧及び低電位側電圧の1つを前記対向電極に交互に供給する回路の電流駆動能力及び出力電圧レベルの少なくとも1つを変化させる対向電極電圧の供給能力制御を行い、
前記総和値に基づいて求められる期間だけ、前記供給能力制御を行うことを特徴とする電源回路。 - 電気光学物質を挟んで画素電極と対向する対向電極に電圧を供給するための電源回路であって、
高電位側電圧及び低電位側電圧の1つを前記対向電極に交互に供給する回路を含み、
各ドットの階調データが前記画素電極の印加電圧に対応する1走査ラインのドット数分の階調データを加算した総和値に応じて、前記高電位側電圧及び低電位側電圧の1つを前記対向電極に交互に供給する回路の電流駆動能力及び出力電圧レベルの少なくとも1つを変化させる対向電極電圧の供給能力制御を行い、
前記総和値に代えて、直前の水平走査期間の1走査ライン分の総和値に対する当該水平走査期間の総和値の変化分に応じて、前記供給能力制御を行うことを特徴とする電源回路。 - 請求項14において、
直前の水平走査期間の1走査ライン分の総和値に対する当該水平走査期間の総和値の変化分に対応した期間だけ、前記供給能力制御を行うことを特徴とする電源回路。 - 請求項1乃至15のいずれかにおいて、
前記総和値が、
前記1走査ラインの一部のドット数分の階調データを加算した値であることを特徴とする電源回路。 - 請求項1乃至16のいずれかにおいて、
各ドットの階調データがj(jは2以上の整数)ビットの場合、
前記総和値が、
各ドットの階調データの上位k(k<j、kは自然数)ビットのデータを1走査ラインのドット数分を加算した値であることを特徴とする電源回路。 - 請求項17において、
kが1であること特徴とする電源回路。 - 前記画素電極と電気的に接続されるデータ線に、階調データに対応した駆動電圧を供給する駆動回路と、
前記階調データに対応した総和値を用いて前記供給能力制御を行う請求項1乃至18のいずれか記載の電源回路とを含むことを特徴とする表示ドライバ。 - 複数の走査線と、
複数のデータ線と、
各画素電極が前記複数の走査線の1つ及び前記複数のデータ線の1つにより特定される複数の画素電極と、
前記複数の画素電極と電気光学物質を挟んで対向する対向電極と、
前記複数のデータ線を駆動する表示ドライバと、
前記高電位側電圧及び前記低電位側電圧を交互に前記対向電極に供給する請求項1乃至18のいずれか記載の電源回路とを含むことを特徴とする電気光学装置。 - 請求項1乃至18のいずれか記載の電源回路を含むことを特徴とする電子機器。
- 電気光学物質を挟んで画素電極と対向する対向電極に供給するための高電位側電圧を生成する高電位側電圧生成回路と、
前記対向電極に供給するための低電位側電圧を生成する低電位側電圧生成回路とを含む電源回路の制御方法であって、
各ドットの階調データが前記画素電極の印加電圧に対応する1走査ラインのドット数分の階調データを加算した総和値に応じて、前記高電位側電圧生成回路の電流駆動能力、前記高電位側電圧生成回路の出力電圧レベル、前記低電位側電圧生成回路の電流駆動能力及び前記低電位側電圧生成回路の出力電圧レベルの少なくとも1つを変化させ、
前記高電位側電圧及び前記低電位側電圧の1つを交互に前記対向電極に供給し、
前記高電位側電圧生成回路の電流駆動能力、前記高電位側電圧生成回路の出力電圧レベル、前記低電位側電圧生成回路の電流駆動能力及び前記低電位側電圧生成回路の出力電圧レベルの少なくとも1つを、前記総和値に基づいて求められる期間だけ変化させる制御を行うことを特徴とする電源回路の制御方法。 - 電気光学物質を挟んで画素電極と対向する対向電極に供給するための高電位側電圧を生成する高電位側電圧生成回路と、
前記対向電極に供給するための低電位側電圧を生成する低電位側電圧生成回路とを含む電源回路の制御方法であって、
各ドットの階調データが前記画素電極の印加電圧に対応する1走査ラインのドット数分の階調データを加算した総和値に応じて、前記高電位側電圧生成回路の電流駆動能力、前記高電位側電圧生成回路の出力電圧レベル、前記低電位側電圧生成回路の電流駆動能力及び前記低電位側電圧生成回路の出力電圧レベルの少なくとも1つを変化させ、
前記高電位側電圧及び前記低電位側電圧の1つを交互に前記対向電極に供給し、
前記高電位側電圧生成回路の電流駆動能力、前記高電位側電圧生成回路の出力電圧レベル、前記低電位側電圧生成回路の電流駆動能力及び前記低電位側電圧生成回路の出力電圧レベルの少なくとも1つを、直前の水平走査期間の1走査ライン分の総和値に対する当該水平走査期間の総和値の変化分に応じて変化させる制御を行うことを特徴とする電源回路の制御方法。 - 請求項23において、
前記高電位側電圧生成回路の電流駆動能力、前記高電位側電圧生成回路の出力電圧レベル、前記低電位側電圧生成回路の電流駆動能力及び前記低電位側電圧生成回路の出力電圧レベルの少なくとも1つを、直前の水平走査期間の1走査ライン分の総和値に対する当該水平走査期間の総和値の変化分に対応した期間だけ変化させる制御を行うことを特徴とする電源回路の制御方法。 - 請求項22乃至24のいずれかにおいて、
前記総和値が、
前記1走査ラインの一部のドット数分の階調データを加算した値であることを特徴とする電源回路の制御方法。 - 請求項22乃至25のいずれかにおいて、
各ドットの階調データがj(jは2以上の整数)ビットの場合、
前記総和値が、
各ドットの階調データの上位k(k<j、kは自然数)ビットのデータを1走査ラインのドット数分を加算した値であることを特徴とする電源回路の制御方法。 - 請求項26において、
kが1であること特徴とする電源回路の制御方法。
Priority Applications (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2004369589A JP4093231B2 (ja) | 2004-12-21 | 2004-12-21 | 電源回路、表示ドライバ、電気光学装置、電子機器及び電源回路の制御方法 |
| US11/311,850 US7663619B2 (en) | 2004-12-21 | 2005-12-19 | Power supply circuit, display driver, electro-optical device, electronic instrument, and method of controlling power supply circuit |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2004369589A JP4093231B2 (ja) | 2004-12-21 | 2004-12-21 | 電源回路、表示ドライバ、電気光学装置、電子機器及び電源回路の制御方法 |
Related Child Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2007292946A Division JP4492678B2 (ja) | 2007-11-12 | 2007-11-12 | 電源回路、表示ドライバ、電気光学装置及び電子機器 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JP2006178072A JP2006178072A (ja) | 2006-07-06 |
| JP4093231B2 true JP4093231B2 (ja) | 2008-06-04 |
Family
ID=36595037
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2004369589A Expired - Fee Related JP4093231B2 (ja) | 2004-12-21 | 2004-12-21 | 電源回路、表示ドライバ、電気光学装置、電子機器及び電源回路の制御方法 |
Country Status (2)
| Country | Link |
|---|---|
| US (1) | US7663619B2 (ja) |
| JP (1) | JP4093231B2 (ja) |
Families Citing this family (20)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP4096943B2 (ja) * | 2004-12-21 | 2008-06-04 | セイコーエプソン株式会社 | 電源回路、表示ドライバ、電気光学装置、電子機器及び電源回路の制御方法 |
| TWI350516B (en) * | 2006-08-16 | 2011-10-11 | Novatek Microelectronics Corp | Circuit and method for charge pump clock generating |
| KR101345675B1 (ko) * | 2007-02-15 | 2013-12-30 | 삼성디스플레이 주식회사 | 액정표시장치 |
| US7907116B2 (en) * | 2007-05-03 | 2011-03-15 | Solomon Systech Limited | Dual output voltage system with charge recycling |
| JP2008309839A (ja) * | 2007-06-12 | 2008-12-25 | Hitachi Displays Ltd | 表示装置 |
| KR100871829B1 (ko) * | 2007-06-22 | 2008-12-03 | 삼성전자주식회사 | 적은 면적과 높은 효율을 갖는 공통 전압 발생기 및 그방법 |
| JP4680960B2 (ja) * | 2007-06-22 | 2011-05-11 | パナソニック株式会社 | 表示装置の駆動回路および表示装置 |
| FR2920908B1 (fr) * | 2007-09-07 | 2012-07-27 | Thales Sa | Dispositif de visualisation comportant un ecran a cristaux liquides a affichage securise |
| EP2226788A4 (en) * | 2007-12-28 | 2012-07-25 | Sharp Kk | DISPLAY CONTROL, DISPLAY ARRANGEMENT AND DISPLAY CONTROL PROCEDURE |
| JP4959813B2 (ja) | 2007-12-28 | 2012-06-27 | シャープ株式会社 | 半導体装置及び表示装置 |
| JP4970552B2 (ja) | 2007-12-28 | 2012-07-11 | シャープ株式会社 | 補助容量配線駆動回路および表示装置 |
| CN101878592B (zh) | 2007-12-28 | 2012-11-07 | 夏普株式会社 | 半导体装置和显示装置 |
| JP2009294499A (ja) * | 2008-06-06 | 2009-12-17 | Oki Semiconductor Co Ltd | 液晶表示装置及び液晶表示制御装置 |
| JP2010164844A (ja) * | 2009-01-16 | 2010-07-29 | Nec Lcd Technologies Ltd | 液晶表示装置、該液晶表示装置に用いられる駆動方法及び集積回路 |
| WO2010113359A1 (ja) * | 2009-04-03 | 2010-10-07 | シャープ株式会社 | 液晶表示装置ならびにその駆動回路および駆動方法 |
| JP5195650B2 (ja) * | 2009-06-03 | 2013-05-08 | セイコーエプソン株式会社 | 液晶表示装置、制御方法および電子機器 |
| KR20120076409A (ko) * | 2010-12-29 | 2012-07-09 | 삼성모바일디스플레이주식회사 | 표시 장치 및 그것의 구동 방법 |
| CN103971655B (zh) * | 2014-05-20 | 2016-08-24 | 厦门天马微电子有限公司 | 一种驱动电路、显示面板、显示装置及驱动方法 |
| TWI546787B (zh) * | 2014-09-29 | 2016-08-21 | 矽創電子股份有限公司 | 電源供應模組、顯示器及其電容切換方法 |
| CN107068098B (zh) * | 2017-05-16 | 2019-12-31 | 深圳市华星光电半导体显示技术有限公司 | 一种液晶显示面板的驱动方法及装置 |
Family Cites Families (23)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPH10340070A (ja) * | 1997-06-09 | 1998-12-22 | Hitachi Ltd | 液晶表示装置 |
| JPH1115444A (ja) | 1997-06-23 | 1999-01-22 | Hitachi Ltd | 液晶表示装置およびそれに用いられる液晶制御回路 |
| JPH11288255A (ja) | 1998-04-06 | 1999-10-19 | Hitachi Ltd | 液晶表示装置 |
| JP2000276111A (ja) | 1999-03-19 | 2000-10-06 | Casio Comput Co Ltd | 液晶表示装置 |
| JP3681580B2 (ja) * | 1999-07-09 | 2005-08-10 | 株式会社日立製作所 | 液晶表示装置 |
| US7078864B2 (en) * | 2001-06-07 | 2006-07-18 | Hitachi, Ltd. | Display apparatus and power supply device for displaying |
| US6762565B2 (en) * | 2001-06-07 | 2004-07-13 | Hitachi, Ltd. | Display apparatus and power supply device for displaying |
| JP3948224B2 (ja) | 2001-06-07 | 2007-07-25 | 株式会社日立製作所 | 表示装置 |
| JP3807322B2 (ja) * | 2002-02-08 | 2006-08-09 | セイコーエプソン株式会社 | 基準電圧発生回路、表示駆動回路、表示装置及び基準電圧発生方法 |
| JP3687648B2 (ja) * | 2002-12-05 | 2005-08-24 | セイコーエプソン株式会社 | 電源供給方法及び電源回路 |
| JP3861860B2 (ja) * | 2003-07-18 | 2006-12-27 | セイコーエプソン株式会社 | 電源回路、表示ドライバ及び電圧供給方法 |
| JP3846478B2 (ja) * | 2004-01-15 | 2006-11-15 | セイコーエプソン株式会社 | 昇圧回路、電源回路及び液晶駆動装置 |
| JP3841083B2 (ja) * | 2004-01-20 | 2006-11-01 | セイコーエプソン株式会社 | 昇圧回路、電源回路及び液晶駆動装置 |
| US20050195149A1 (en) * | 2004-03-04 | 2005-09-08 | Satoru Ito | Common voltage generation circuit, power supply circuit, display driver, and common voltage generation method |
| JP2005266346A (ja) * | 2004-03-18 | 2005-09-29 | Seiko Epson Corp | 基準電圧発生回路、データドライバ、表示装置及び電子機器 |
| JP4096943B2 (ja) * | 2004-12-21 | 2008-06-04 | セイコーエプソン株式会社 | 電源回路、表示ドライバ、電気光学装置、電子機器及び電源回路の制御方法 |
| JP4356616B2 (ja) * | 2005-01-20 | 2009-11-04 | セイコーエプソン株式会社 | 電源回路、表示ドライバ、電気光学装置、電子機器及び電源回路の制御方法 |
| JP4356617B2 (ja) * | 2005-01-20 | 2009-11-04 | セイコーエプソン株式会社 | 電源回路、表示ドライバ、電気光学装置、電子機器及び電源回路の制御方法 |
| JP5332156B2 (ja) * | 2006-10-10 | 2013-11-06 | セイコーエプソン株式会社 | 電源回路、駆動回路、電気光学装置、電子機器及び対向電極駆動方法 |
| US8378942B2 (en) * | 2007-01-10 | 2013-02-19 | Seiko Epson Corporation | Source driver, electro-optical device, projection-type display device, and electronic instrument |
| US20080174285A1 (en) * | 2007-01-22 | 2008-07-24 | Seiko Epson Corporation | Common electrode voltage generation circuit, display driver and electronic instrument |
| JP5186913B2 (ja) * | 2007-01-22 | 2013-04-24 | セイコーエプソン株式会社 | ソースドライバ、電気光学装置及び電子機器 |
| US7733160B2 (en) * | 2007-01-29 | 2010-06-08 | Seiko Epson Corporation | Power supply circuit, display driver, electro-optical device, and electronic instrument |
-
2004
- 2004-12-21 JP JP2004369589A patent/JP4093231B2/ja not_active Expired - Fee Related
-
2005
- 2005-12-19 US US11/311,850 patent/US7663619B2/en not_active Expired - Fee Related
Also Published As
| Publication number | Publication date |
|---|---|
| US7663619B2 (en) | 2010-02-16 |
| US20060132418A1 (en) | 2006-06-22 |
| JP2006178072A (ja) | 2006-07-06 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JP4356616B2 (ja) | 電源回路、表示ドライバ、電気光学装置、電子機器及び電源回路の制御方法 | |
| JP4093231B2 (ja) | 電源回路、表示ドライバ、電気光学装置、電子機器及び電源回路の制御方法 | |
| JP4193771B2 (ja) | 階調電圧発生回路及び駆動回路 | |
| JP4356617B2 (ja) | 電源回路、表示ドライバ、電気光学装置、電子機器及び電源回路の制御方法 | |
| US8089437B2 (en) | Driver circuit, electro-optical device, and electronic instrument | |
| JP5332156B2 (ja) | 電源回路、駆動回路、電気光学装置、電子機器及び対向電極駆動方法 | |
| JP5186913B2 (ja) | ソースドライバ、電気光学装置及び電子機器 | |
| US8144090B2 (en) | Driver circuit, electro-optical device, and electronic instrument | |
| JP4096943B2 (ja) | 電源回路、表示ドライバ、電気光学装置、電子機器及び電源回路の制御方法 | |
| JP4400403B2 (ja) | 電源回路、表示ドライバ、電気光学装置及び電子機器 | |
| JP5633609B2 (ja) | ソースドライバ、電気光学装置、投写型表示装置及び電子機器 | |
| JP4229157B2 (ja) | 駆動回路、電気光学装置及び電子機器 | |
| JP4492679B2 (ja) | 電源回路、表示ドライバ、電気光学装置及び電子機器 | |
| JP2006178073A (ja) | 電源回路、表示ドライバ、電気光学装置、電子機器及び電源回路の制御方法 | |
| JP4492678B2 (ja) | 電源回路、表示ドライバ、電気光学装置及び電子機器 | |
| JP4039414B2 (ja) | 電圧供給回路、電源回路、表示ドライバ、電気光学装置及び電子機器 | |
| JP4229158B2 (ja) | 駆動回路、電気光学装置及び電子機器 | |
| JP2008083286A (ja) | 負荷測定装置、駆動回路、電気光学装置及び電子機器 | |
| JP2007114682A (ja) | 対向電極電圧生成回路、電源回路、電気光学装置及び電子機器 | |
| JP2007114559A (ja) | 対向電極電圧生成回路、電源回路、電気光学装置及び電子機器 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20070827 |
|
| A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20070911 |
|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20071112 |
|
| RD03 | Notification of appointment of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7423 Effective date: 20071112 |
|
| TRDD | Decision of grant or rejection written | ||
| A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20080212 |
|
| A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20080225 |
|
| FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20110314 Year of fee payment: 3 |
|
| R150 | Certificate of patent or registration of utility model |
Ref document number: 4093231 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
| FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20120314 Year of fee payment: 4 |
|
| FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20120314 Year of fee payment: 4 |
|
| FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20130314 Year of fee payment: 5 |
|
| FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20140314 Year of fee payment: 6 |
|
| S531 | Written request for registration of change of domicile |
Free format text: JAPANESE INTERMEDIATE CODE: R313531 |
|
| R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
| LAPS | Cancellation because of no payment of annual fees |