JP4042625B2 - 薄膜パターン形成方法、デバイスとその製造方法及び電気光学装置並びに電子機器 - Google Patents

薄膜パターン形成方法、デバイスとその製造方法及び電気光学装置並びに電子機器 Download PDF

Info

Publication number
JP4042625B2
JP4042625B2 JP2003139188A JP2003139188A JP4042625B2 JP 4042625 B2 JP4042625 B2 JP 4042625B2 JP 2003139188 A JP2003139188 A JP 2003139188A JP 2003139188 A JP2003139188 A JP 2003139188A JP 4042625 B2 JP4042625 B2 JP 4042625B2
Authority
JP
Japan
Prior art keywords
substrate
bank
liquid
thin film
film pattern
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2003139188A
Other languages
English (en)
Other versions
JP2004342916A (ja
Inventor
宏宣 長谷井
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Seiko Epson Corp
Original Assignee
Seiko Epson Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Seiko Epson Corp filed Critical Seiko Epson Corp
Priority to JP2003139188A priority Critical patent/JP4042625B2/ja
Publication of JP2004342916A publication Critical patent/JP2004342916A/ja
Application granted granted Critical
Publication of JP4042625B2 publication Critical patent/JP4042625B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Landscapes

  • Electrodes Of Semiconductors (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
  • Exposure Of Semiconductors, Excluding Electron Or Ion Beam Exposure (AREA)
  • Liquid Crystal (AREA)
  • Thin Film Transistor (AREA)
  • Electroluminescent Light Sources (AREA)
  • Manufacturing Of Printed Wiring (AREA)

Description

【0001】
【発明の属する技術分野】
本発明は、薄膜パターン形成方法、デバイスとその製造方法及び電気光学装置並びに電子機器に関する。
【0002】
【従来の技術】
電子回路または集積回路などに使われる配線を有するデバイス製造には、例えばフォトリソグラフィ法が用いられている。このリソグラフィ法は、予め導電膜を形成した基板上にレジストと呼ばれる感光材を塗布し、回路パターンを照射して現像し、レジストパターンに応じて導電膜をエッチングすることで薄膜の配線パターンを形成するものである。このリソグラフィ法は真空装置などの大掛かりな設備と複雑な工程を必要とし、また材料使用効率も数%程度でそのほとんどを廃棄せざるを得ず、製造コストが高い。
【0003】
これに対して、液体吐出ヘッドから液体材料を液滴状に吐出する液滴吐出法、いわゆるインクジェット法を用いて基板上に配線パターンを形成する方法が提案されている(例えば、特許文献1参照)。この方法では、金属微粒子等の導電性微粒子を分散させた機能液である配線パターン用インクを基板に直接パターン配置し、その後熱処理やレーザー照射を行って薄膜の導電膜パターンに変換する。この方法によれば、フォトリソグラフィが不要となり、プロセスが大幅に簡単なものになるとともに、原材料の使用量も少なくてすむというメリットがある。
【0004】
【特許文献1】
米国特許5132248号明細書
【0005】
【発明が解決しようとする課題】
ところで、導電膜パターンは、通常、基板上に配線パターンに応じて形成されたバンクの間に配線パターン用インクを複数回に分けて配置させ、該配線パターン用インクに対し上述のように熱処理やレーザー照射を行うことによって形成される。また、バンクは、配線パターン用インクがバンク間に入り込みやすくなるように基板上よりも高い撥液性が付与されている。ところが、始めに配線パターン用インクをバンク間に配置した際に配線パターン用インクがバンクに配置し、バンクの撥液性が低下する場合がある。この場合に、続けて配線パターン用インクをバンク間に配置すると配線パターン用インクがバンク間から溢れ出し、導電膜パターンを形成できなくなるという問題が生じる。
【0006】
本発明は、上述する問題点に鑑みてなされたもので、機能液をバンク間に確実に配置させることによって、より確実に薄膜パターンを形成することを目的とする。
【0007】
【課題を解決するための手段】
上記目的を達成するために、本発明に係る薄膜パターン形成方法は、機能液を基板上に配置させて薄膜パターンを形成する方法であって、上記基板上に上記薄膜パターンに応じたバンクを形成する工程と、上記バンク間の上記基板上に機能液を配置させる工程と、機能液を配置させる工程後に上記バンクを撥液化する工程と、該バンクを撥液化する工程後に再び上記バンク間に配置された上記機能液上にさらに機能液を吐出する工程とを有することを特徴とする。
【0008】
このような特徴を有する本薄膜パターン形成方法によれば、始めに機能液をバンク間に配置した際に機能液がバンクに配置してバンクの撥液性が低下した場合であっても、再びバンクの撥液性が高められる。このため、続いてバンク間の機能液上に機能液を吐出しても、機能液を確実にバンク間に入れることが可能となる。特に、バンク間の寸法が吐出された機能液の液滴の径よりも小さい場合には必ず機能液がバンクに配置するので、より高い効果が得られる。
【0009】
次に、本発明に係る薄膜パターン形成方法は、機能液を配置させる工程後に上記バンクを撥液化する工程と、上記バンクを撥液化する工程後に再び上記バンク間に配置された上記機能液上に機能液を吐出する工程とを繰り返し行うことによって所定量の機能液を基板上に配置させることを特徴とする。
【0010】
このような特徴を有する本薄膜パターン形成方法によれば、バンク間に機能液を吐出するたびに、撥液性が低下したバンクの撥液性を再び高めるので、機能液を3回以上バンク間に吐出する場合であっても機能液を確実にバンク間に入れることが可能となる。
また、複数回に分けて機能液をバンク間に吐出することによって、先に吐出下機能液がバンク間において濡れ広がるのを待ってから次ぎの機能液を吐出することができる。これにより、一度に所定量の機能液をバンク間に吐出したために機能液がバンク間から溢れ出してしまうというような事態を防止しつつ、所定量の機能液を確実にバンク間の基板上に配置させることが可能となる。
【0011】
なお、バンクが撥液性の低い材料によって形成されている場合には特に、上記基板上に機能液を配置させる工程より前に上記バンクに基板上よりも高い撥液性を付与することが好ましい。これによって始めに吐出された機能液を確実にバンク間の基板上に配置させることが可能となる。
【0012】
なお、バンクと基板の界面にバンクと基板との密着性を向上させる密着性膜を形成することが好ましい。この密着性膜によってバンクと基板との密着性が向上し、バンクが基板に対して剥離することを防止することが可能となる。
また、この密着性膜は、バンクをマスクとしてパターニングされることが好ましい。これによって、密着性膜をパターニングするためのマスクを製造したり、基板上にマスクをセッティングする作業が不要となので、生産性を向上させることが可能となる。
【0013】
なお、機能液に導電性微粒子が含まれている場合には、薄膜パターンを配線パターンとすることができ、各種デバイスの配線パターンに応用することが可能となる。また、導電性微粒子の他に有機EL等の発光素子形成材料やR・G・Bのインク材料を用いることによって、有機EL表示装置やカラーフィルタを有する液晶表示装置等の製造にも適用するこが可能となる。
【0014】
一方、本発明に係るデバイス製造方法は、基板に形成された薄膜パターンを備えるデバイスの製造方法であって、上記薄膜パターン形成方法によって上記基板に上記薄膜パターンを形成することを特徴とする。
本発明に係る薄膜パターン形成方法は、確実に機能液をバンク間に吐出することができるので、より確実に基板上に薄膜パターンを形成することが可能となり、この本薄膜パターン形成方法を用いることによって、本発明に係るデバイス製造方法は、より確実にデバイスに備えられた薄膜パターンを形成することが可能となる。
また、上記薄膜パターンがスイッチング素子に接続される配線を構成する場合には、スイッチング素子に接続される配線をより確実に形成することが可能となり、デバイスの信頼性が向上する。
【0015】
そして、本発明に係る電気光学装置は、上記のデバイス製造方法を用いて製造されたデバイスを備えることを特徴としている。
また、本発明の電子機器は、上記の電気光学装置を備えることを特徴としている。
これによって、本発明では、信頼性の高い電気光学装置及び電子機器を得ることが可能となる。
【0016】
【発明の実施の形態】
以下、図面を参照して、本発明に係る薄膜パターン形成方法、デバイスとその製造方法及び電気光学装置並びに電子機器の一実施形態について説明する。なお、参照する各図において、図面上で認識可能な大きさとするために縮尺は各層や各部材ごとに異なる場合がある。
【0017】
(第1実施形態)
本実施の形態では、液滴吐出法によって液体吐出ヘッドのノズルから導電性微粒子を含む配線パターン(薄膜パターン)用インク(機能液)を液滴状に吐出し、基板上に配線パターンに応じて形成されたバンクの間に導電性膜からなる配線パターンを形成する場合の例を用いて説明する。
【0018】
この配線パターン用インクは、導電性微粒子を分散媒に分散させた分散液からなるものである。
本実施の形態では、導電性微粒子として、例えば、金、銀、銅、パラジウム、及びニッケルのうちのいずれかを含有する金属微粒子の他、これらの酸化物、並びに導電性ポリマーや超電導体の微粒子などが用いられる。
これらの導電性微粒子は、分散性を向上させるために表面に有機物などをコーティングして使うこともできる。
導電性微粒子の粒径は1nm以上0.1μm以下であることが好ましい。0.1μmより大きいと、後述する液体吐出ヘッドのノズルに目詰まりが生じるおそれがある。また、1nmより小さいと、導電性微粒子に対するコーティング剤の体積比が大きくなり、得られる膜中の有機物の割合が過多となる。
【0019】
分散媒としては、上記の導電性微粒子を分散できるもので、凝集を起こさないものであれば特に限定されない。例えば、水の他に、メタノール、エタノール、プロパノール、ブタノールなどのアルコール類、n−ヘプタン、n−オクタン、デカン、ドデカン、テトラデカン、トルエン、キシレン、シメン、デュレン、インデン、ジペンテン、テトラヒドロナフタレン、デカヒドロナフタレン、シクロヘキシルベンゼンなどの炭化水素系化合物、またエチレングリコールジメチルエーテル、エチレングリコールジエチルエーテル、エチレングリコールメチルエチルエーテル、ジエチレングリコールジメチルエーテル、ジエチレングリコールジエチルエーテル、ジエチレングリコールメチルエチルエーテル、1,2−ジメトキシエタン、ビス(2−メトキシエチル)エーテル、p−ジオキサンなどのエーテル系化合物、さらにプロピレンカーボネート、γ−ブチロラクトン、N−メチル−2−ピロリドン、ジメチルホルムアミド、ジメチルスルホキシド、シクロヘキサノンなどの極性化合物を例示できる。これらのうち、微粒子の分散性と分散液の安定性、また液滴吐出法(インクジェット法)への適用の容易さの点で、水、アルコール類、炭化水素系化合物、エーテル系化合物が好ましく、より好ましい分散媒としては、水、炭化水素系化合物を挙げることができる。
【0020】
上記導電性微粒子の分散液の表面張力は0.02N/m以上0.07N/m以下の範囲内であることが好ましい。インクジェット法にて液体を吐出する際、表面張力が0.02N/m未満であると、インク組成物のノズル面に対する濡れ性が増大するため飛行曲りが生じやすくなり、0.07N/mを超えるとノズル先端でのメニスカスの形状が安定しないため吐出量や、吐出タイミングの制御が困難になる。表面張力を調整するため、上記分散液には、基板との接触角を大きく低下させない範囲で、フッ素系、シリコーン系、ノニオン系などの表面張力調節剤を微量添加するとよい。ノニオン系表面張力調節剤は、液体の基板への濡れ性を向上させ、膜のレベリング性を改良し、膜の微細な凹凸の発生などの防止に役立つものである。上記表面張力調節剤は、必要に応じて、アルコール、エーテル、エステル、ケトン等の有機化合物を含んでもよい。
【0021】
上記分散液の粘度は1mPa・s以上50mPa・s以下であることが好ましい。インクジェット法を用いて液体材料を液滴として吐出する際、粘度が1mPa・sより小さい場合にはノズル周辺部がインクの流出により汚染されやすく、また粘度が50mPa・sより大きい場合は、ノズル孔での目詰まり頻度が高くなり円滑な液滴の吐出が困難となる。
【0022】
配線パターンが形成される基板としては、ガラス、石英ガラス、Siウエハ、プラスチックフィルム、金属板など各種のものを用いることができる。また、これら各種の素材基板の表面に半導体膜、金属膜、誘電体膜、有機膜などが下地層として形成されたものも含む。
【0023】
ここで、液滴吐出法の吐出技術としては、帯電制御方式、加圧振動方式、電気機械変換式、電気熱変換方式、静電吸引方式などが挙げられる。帯電制御方式は、材料に帯電電極で電荷を付与し、偏向電極で材料の飛翔方向を制御してノズルから吐出させるものである。また、加圧振動方式は、材料に30kg/cm2程度の超高圧を印加してノズル先端側に材料を吐出させるものであり、制御電圧をかけない場合には材料が直進してノズルから吐出され、制御電圧をかけると材料間に静電的な反発が起こり、材料が飛散してノズルから吐出されない。また、電気機械変換方式は、ピエゾ素子(圧電素子)がパルス的な電気信号を受けて変形する性質を利用したもので、ピエゾ素子が変形することによって材料を貯留した空間に可撓物質を介して圧力を与え、この空間から材料を押し出してノズルから吐出させるものである。
【0024】
また、電気熱変換方式は、材料を貯留した空間内に設けたヒータにより、材料を急激に気化させてバブル(泡)を発生させ、バブルの圧力によって空間内の材料を吐出させるものである。静電吸引方式は、材料を貯留した空間内に微小圧力を加え、ノズルに材料のメニスカスを形成し、この状態で静電引力を加えてから材料を引き出すものである。また、この他に、電場による流体の粘性変化を利用する方式や、放電火花で飛ばす方式などの技術も適用可能である。液滴吐出法は、材料の使用に無駄が少なく、しかも所望の位置に所望の量の材料を的確に配置できるという利点を有する。なお、液滴吐出法により吐出される液状材料(流動体)の一滴の量は、例えば1〜300ナノグラムである。
【0025】
次に、本発明に係るデバイスを製造する際に用いられるデバイス製造装置について説明する。
このデバイス製造装置としては、液滴吐出ヘッドから基板に対して液滴を吐出(滴下)することによりデバイスを製造する液滴吐出装置(インクジェット装置)が用いられる。
【0026】
図1は、液滴吐出装置IJの概略構成を示す斜視図である。
液滴吐出装置IJは、液滴吐出ヘッド1と、X軸方向駆動軸4と、Y軸方向ガイド軸5と、制御装置CONTと、ステージ7と、クリーニング機構8と、基台9と、ヒータ15とを備えている。
ステージ7は、この液滴吐出装置IJによりインク(液体材料)を設けられる基板Pを支持するものであって、基板Pを基準位置に固定する不図示の固定機構を備えている。
【0027】
液滴吐出ヘッド1は、複数の吐出ノズルを備えたマルチノズルタイプの液滴吐出ヘッドであり、長手方向とY軸方向とを一致させている。複数の吐出ノズルは、液滴吐出ヘッド1の下面にY軸方向に並んで一定間隔で設けられている。液滴吐出ヘッド1の吐出ノズルからは、ステージ7に支持されている基板Pに対して、上述した導電性微粒子を含むインクが吐出される。
【0028】
X軸方向駆動軸4には、X軸方向駆動モータ2が接続されている。X軸方向駆動モータ2はステッピングモータ等であり、制御装置CONTからX軸方向の駆動信号が供給されると、X軸方向駆動軸4を回転させる。X軸方向駆動軸4が回転すると、液滴吐出ヘッド1はX軸方向に移動する。
Y軸方向ガイド軸5は、基台9に対して動かないように固定されている。ステージ7は、Y軸方向駆動モータ3を備えている。Y軸方向駆動モータ3はステッピングモータ等であり、制御装置CONTからY軸方向の駆動信号が供給されると、ステージ7をY軸方向に移動する。
【0029】
制御装置CONTは、液滴吐出ヘッド1に液滴の吐出制御用の電圧を供給する。また、X軸方向駆動モータ2に液滴吐出ヘッド1のX軸方向の移動を制御する駆動パルス信号を、Y軸方向駆動モータ3にステージ7のY軸方向の移動を制御する駆動パルス信号を供給する。
クリーニング機構8は、液滴吐出ヘッド1をクリーニングするものである。クリーニング機構8には、図示しないY軸方向の駆動モータが備えられている。このY軸方向の駆動モータの駆動により、クリーニング機構は、Y軸方向ガイド軸5に沿って移動する。クリーニング機構8の移動も制御装置CONTにより制御される。
ヒータ15は、ここではランプアニールにより基板Pを熱処理する手段であり、基板P上に配置された液体材料に含まれる溶媒の蒸発及び乾燥を行う。このヒータ15の電源の投入及び遮断も制御装置CONTにより制御される。
【0030】
液滴吐出装置IJは、液滴吐出ヘッド1と基板Pを支持するステージ7とを相対的に走査しつつ基板Pに対して液滴を吐出する。ここで、以下の説明において、X軸方向を走査方向、X軸方向と直交するY軸方向を非走査方向とする。したがって、液滴吐出ヘッド1の吐出ノズルは、非走査方向であるY軸方向に一定間隔で並んで設けられている。なお、図1では、液滴吐出ヘッド1は、基板Pの進行方向に対し直角に配置されているが、液滴吐出ヘッド1の角度を調整し、基板Pの進行方向に対して交差させるようにしてもよい。このようにすれば、液滴吐出ヘッド1の角度を調整することで、ノズル間のピッチを調節することが出来る。また、基板Pとノズル面との距離を任意に調節することが出来るようにしてもよい。
【0031】
図2は、ピエゾ方式による液体材料の吐出原理を説明するための図である。
図2において、液体材料(配線パターン用インク、機能液)を収容する液体室21に隣接してピエゾ素子22が設置されている。液体室21には、液体材料を収容する材料タンクを含む液体材料供給系23を介して液体材料が供給される。ピエゾ素子22は駆動回路24に接続されており、この駆動回路24を介してピエゾ素子22に電圧を印加し、ピエゾ素子22を変形させることにより、液体室21が変形し、ノズル25から液体材料が吐出される。この場合、印加電圧の値を変化させることにより、ピエゾ素子22の歪み量が制御される。また、印加電圧の周波数を変化させることにより、ピエゾ素子22の歪み速度が制御される。ピエゾ方式による液滴吐出は材料に熱を加えないため、材料の組成に影響を与えにくいという利点を有する。
【0032】
次に、本発明の配線パターン形成方法の実施形態の一例として、基板上に導電膜配線を形成する方法について図3及び図4を参照して説明する。本実施形態に係る配線パターン形成方法は、上述した配線パターン用のインクを基板上に配置し、その基板上に配線用の導電膜パターンを形成するものであり、HMDS膜(密着性膜)形成工程、バンク形成工程、HMDS膜パターニング工程、残渣処理工程、第1撥液化処理工程、材料配置工程、第2撥液化処理工程、中間乾燥工程及び焼成工程から概略構成される。
以下、各工程毎に詳細に説明する。
【0033】
(HMDS形成工程)
HMDS(ヘキサメチルジシラザン)膜は、基板とバンクとの密着性を向上させるものであり、例えばHMDSを蒸気状にして対象物に対して付着させる方法(HMDS処理)によって形成される。これによって、図3(a)に示すように、基板P上にHMDS膜32が形成される。
【0034】
(バンク形成工程)
バンクは、仕切部材として機能する部材であり、バンクの形成はリソグラフィ法や印刷法等、任意の方法で行うことができる。例えば、リソグラフィ法を使用する場合は、スピンコート、スプレーコート、ロールコート、ダイコート、ディップコート等所定の方法で、図3(b)に示すように、基板P上にバンクの高さに合わせて有機系感光性材料31を塗布し、その上にレジスト層を塗布する。そして、バンク形状(配線パターン)に合わせてマスクを施しレジストを露光・現像することによりバンク形状に合わせたレジストを残す。最後にエッチングしてマスク以外の部分のバンク材料を除去する。また、下層が無機物で上層が有機物で構成された2層以上でバンク(凸部)を形成してもよい。
これによって、図3(c)に示されるように、配線パターンを形成すべき領域(例えば10μm幅)の周辺を囲むようにバンクB、Bが形成される。
【0035】
バンクを形成する有機材料としては、液体材料に対して撥液性を示す材料でも良いし、後述するように、プラズマ処理による撥液化(テフロン(登録商標)化)が可能で下地基板との密着性が良くフォトリソグラフィによるパターニングがし易い絶縁有機材料でも良い。例えば、アクリル樹脂、ポリイミド樹脂、オレフィン樹脂、メラミン樹脂等の高分子材料を用いることが可能である。
【0036】
(HMDS膜パターニング工程)
基板P上にバンクB、Bが形成されると、続いてバンクB、B間のHMDS膜32(バンクB、B間の底部)を図3(d)に示すようにエッチングすることによってHMDS膜32をパターニングする。具体的には、バンクB、Bが形成された基板Pに対してバンクをマスクとして、例えば2.5%フッ酸水溶液でエッチングを施すことでHMDS膜をエッチングする。これによって基板PがバンクB、B間の底部に露出される。
【0037】
(残渣処理工程(親液化処理工程))
次に、バンク間におけるバンク形成時のレジスト(有機物)残渣を除去するために、基板Pに対して残渣処理を施す。
残渣処理としては、紫外線を照射することにより残渣処理を行う紫外線(UV)照射処理や大気雰囲気中で酸素を処理ガスとするO2プラズマ処理等を選択できるが、ここではO2プラズマ処理を実施する。
【0038】
具体的には、基板Pに対しプラズマ放電電極からプラズマ状態の酸素を照射することで行う。O2プラズマ処理の条件としては、例えばプラズマパワーが50〜1000W、酸素ガス流量が50〜100ml/min、プラズマ放電電極に対する基板1の板搬送速度が0.5〜10mm/sec、基板温度が70〜90℃とされる。
なお、基板Pがガラス基板の場合、その表面は配線パターン形成材料に対して親液性を有しているが、本実施の形態のように残渣処理のためにO2プラズマ処理や紫外線照射処理を施すことで、バンクB、Bの底部に露出した基板Pの親液性を高めることができる。
【0039】
(第1撥液化処理工程)
続いて、バンクBに対し撥液化処理を行い、その表面に撥液性を付与する。撥液化処理としては、例えば大気雰囲気中でテトラフルオロメタンを処理ガスとするプラズマ処理法(CF4プラズマ処理法)を採用することができる。CF4プラズマ処理の条件は、例えばプラズマパワーが50〜1000W、4フッ化メタンガス流量が50〜100ml/min、プラズマ放電電極に対する基体搬送速度が0.5〜1020mm/sec、基体温度が70〜90℃とされる。
なお、処理ガスとしては、テトラフルオロメタン(四フッ化炭素)に限らず、他のフルオロカーボン系のガスを用いることもできる。
【0040】
このような撥液化処理を行うことにより、バンクB、Bにはこれを構成する樹脂中にフッ素基が導入され、基板Pに対して高い撥液性が付与される。なお、上述した親液化処理としてのO2プラズマ処理は、バンクBの形成前に行ってもよいが、アクリル樹脂やポリイミド樹脂等は、O2プラズマによる前処理がなされた方がよりフッ素化(撥液化)されやすいという性質があるため、バンクBを形成した後にO2プラズマ処理することが好ましい。
なお、バンクB、Bに対する撥液化処理により、先に親液化処理した基板P表面に対し多少は影響があるものの、特に基板Pがガラス等からなる場合には、撥液化処理によるフッ素基の導入が起こらないため、基板Pはその親液性、すなわち濡れ性が実質上損なわれることはない。
また、バンクB、Bについては、撥液性を有する材料(例えばフッ素基を有する樹脂材料)によって形成することにより、その撥液処理を省略するようにしてもよい。
【0041】
(材料配置工程)
次に、液滴吐出装置IJによる液滴吐出法を用いて、配線パターン形成材料をバンクB、B間に露出した基板P上に吐出して配置させる。なお、ここでは、導電性微粒子として銀を用い、溶媒(分散媒)としてジエチレングリコールジエチルエーテルを用いたインク(分散液)を吐出する。
【0042】
すなわち、材料配置工程では、図4(e)に示すように、液体吐出ヘッド1から配線パターン形成材料を含む液体材料を液滴にして吐出し、その液滴をバンクB、B間に露出した基板P上に配置させる。
このとき、バンクB、B間に露出した基板PはバンクB、Bに囲まれているので、液状体が所定位置以外に拡がることを阻止できる。また、バンクB、Bは撥液性が付与されているため、吐出された液滴の一部がバンクB、B上にのっても、バンク表面が撥液性となっていることによりバンクB、Bからはじかれ、バンクB、B間に流れ落ちるようになる。さらに、バンクB、B間に露出した基板Pは親液性を付与されているため、吐出された液状体がバンクB、B間に露出した基板P上において拡がり易くなる。これによって図4(f)に示すように液状体を所定位置内でより均一にすることができる。
【0043】
(第2撥液化処理工程)
上述の材料配置工程において、バンクB、Bの側面の上部や上面に液状体が配置すると、バンクB、Bの撥液性が低下する。このようにバンクB、Bの撥液性が低下した状態で再び液状体をバンクB、B間に吐出すると、吐出された液滴の一部がバンクB、B上にのった場合にバンクB、Bからはじかれず、バンクB、B間に流れ落ちなくなる。そこで、再び上述の第1撥液化処理と同様に、例えばCF4プラズマ処理法によって、バンクB、Bを撥液化する。
【0044】
この第2撥液化工程と上述の材料配置工程とを繰り返し行うことによって、図4(g)に示すように所定量のインクをバンクB、B間に露出した基板P上に確実に配置させることができる。特に、バンクB、B間の寸法が吐出された液滴の径よりも小さい場合には必ずインクがバンクに配置するので、より高い効果が得られる。
また、第2撥液化工程と材料配置工程を繰り返し行うことによって、インクを複数回に分けてバンクB、B間に吐出することができるので、先に吐出したインクがバンクB、B間において濡れ拡がるのを待ってから次のインクを吐出することができ、結果、インクがバンクB、B間から溢れ出すことを防止することが可能となる。
【0045】
(中間乾燥工程)
基板Pに所定量のインクを吐出した後、分散媒の除去のため、必要に応じて乾燥処理をする。乾燥処理は、例えば基板Wを加熱する通常のホットプレート、電気炉などによる処理の他、ランプアニールによって行なうこともできる。ランプアニールに使用する光の光源としては、特に限定されないが、赤外線ランプ、キセノンランプ、YAGレーザー、アルゴンレーザー、炭酸ガスレーザー、XeF、XeCl、XeBr、KrF、KrCl、ArF、ArClなどのエキシマレーザーなどを光源として使用することができる。これらの光源は一般には、出力10W以上5000W以下の範囲のものが用いられるが、本実施形態では100W以上1000W以下の範囲で十分である。
【0046】
(焼成工程)
吐出工程後の乾燥膜は、微粒子間の電気的接触をよくするために、分散媒を完全に除去する必要がある。また、導電性微粒子の表面に分散性を向上させるために有機物などのコーティング材がコーティングされている場合には、このコーティング材も除去する必要がある。そのため、吐出工程後の基板には熱処理及び/又は光処理が施される。
【0047】
熱処理及び/又は光処理は通常大気中で行なわれるが、必要に応じて、窒素、アルゴン、ヘリウムなどの不活性ガス雰囲気中で行うこともできる。熱処理及び/又は光処理の処理温度は、分散媒の沸点(蒸気圧)、雰囲気ガスの種類や圧力、微粒子の分散性や酸化性等の熱的挙動、コーティング材の有無や量、基材の耐熱温度などを考慮して適宜決定される。
例えば、有機物からなるコーティング材を除去するためには、約300℃で焼成することが必要である。また、プラスチックなどの基板を使用する場合には、室温以上100℃以下で行うことが好ましい。
以上の工程により吐出工程後の乾燥膜は微粒子間の電気的接触が確保されて導電性膜に変換され、図4(h)に示すように、バンクB、B間に所定の厚みの配線33が形成される。
【0048】
以上のように、本実施の形態では、第2撥液化工程と材料配置工程を繰り返し行うので、所定量のインクを確実にバンクB、B間に露出した基板P上に配置させることができ、より確実に配線パターンを形成することが可能となる。
【0049】
(第2実施形態)
第2実施形態として、本発明の電気光学装置の一例である液晶表示装置について説明する。図5は、本発明に係る液晶表示装置について、各構成要素とともに示す対向基板側から見た平面図であり、図6は図1のH−H’線に沿う断面図である。図7は、液晶表示装置の画像表示領域においてマトリクス状に形成された複数の画素における各種素子、配線等の等価回路図で、図8は、液晶表示装置の部分拡大断面図である。
【0050】
図5及び図6において、本実施の形態の液晶表示装置(電気光学装置)100は、対をなすTFTアレイ基板10と対向基板20とが光硬化性の封止材であるシール材52によって貼り合わされ、このシール材52によって区画された領域内に液晶50が封入、保持されている。シール材52は、基板面内の領域において閉ざされた枠状に形成されてなり、液晶注入口を備えず、封止材にて封止された痕跡がない構成となっている。
【0051】
シール材52の形成領域の内側の領域には、遮光性材料からなる周辺見切り53が形成されている。シール材52の外側の領域には、データ線駆動回路201及び実装端子202がTFTアレイ基板10の一辺に沿って形成されており、この一辺に隣接する2辺に沿って走査線駆動回路204が形成されている。TFTアレイ基板10の残る一辺には、画像表示領域の両側に設けられた走査線駆動回路204の間を接続するための複数の配線205が設けられている。また、対向基板20のコーナー部の少なくとも1箇所においては、TFTアレイ基板10と対向基板20との間で電気的導通をとるための基板間導通材206が配設されている。
【0052】
なお、データ線駆動回路201及び走査線駆動回路204をTFTアレイ基板10の上に形成する代わりに、例えば、駆動用LSIが実装されたTAB(Tape Automated Bonding)基板とTFTアレイ基板10の周辺部に形成された端子群とを異方性導電膜を介して電気的及び機械的に接続するようにしてもよい。なお、液晶表示装置100においては、使用する液晶50の種類、すなわち、TN(Twisted Nematic)モード、STN(Super Twisted Nematic)モード等の動作モードや、ノーマリホワイトモード/ノーマリブラックモードの別に応じて、位相差板、偏光板等が所定の向きに配置されるが、ここでは図示を省略する。
また、液晶表示装置100をカラー表示用として構成する場合には、対向基板20において、TFTアレイ基板10の後述する各画素電極に対向する領域に、例えば、赤(R)、緑(G)、青(B)のカラーフィルタをその保護膜とともに形成する。
【0053】
このような構造を有する液晶表示装置100の画像表示領域においては、図7に示すように、複数の画素100aがマトリクス状に構成されているとともに、これらの画素100aの各々には、画素スイッチング用のTFT(スイッチング素子)30が形成されており、画素信号S1、S2、…、Snを供給するデータ線6aがTFT30のソースに電気的に接続されている。データ線6aに書き込む画素信号S1、S2、…、Snは、この順に線順次で供給してもよく、相隣接する複数のデータ線6a同士に対して、グループ毎に供給するようにしてもよい。また、TFT30のゲートには走査線3aが電気的に接続されており、所定のタイミングで、走査線3aにパルス的に走査信号G1、G2、…、Gmをこの順に線順次で印加するように構成されている。
【0054】
画素電極19は、TFT30のドレインに電気的に接続されており、スイッチング素子であるTFT30を一定期間だけオン状態とすることにより、データ線6aから供給される画素信号S1、S2、…、Snを各画素に所定のタイミングで書き込む。このようにして画素電極19を介して液晶に書き込まれた所定レベルの画素信号S1、S2、…、Snは、図6に示す対向基板20の対向電極121との間で一定期間保持される。なお、保持された画素信号S1、S2、…、Snがリークするのを防ぐために、画素電極19と対向電極121との間に形成される液晶容量と並列に蓄積容量60が付加されている。例えば、画素電極19の電圧は、ソース電圧が印加された時間よりも3桁も長い時間だけ蓄積容量60により保持される。これにより、電荷の保持特性は改善され、コントラスト比の高い液晶表示装置100を実現することができる。
【0055】
図8は、ボトムゲート型TFT30を有する液晶表示装置100の部分拡大断面図であって、TFTアレイ基板10を構成するガラス基板Pには、上記第1実施形態の配線パターン形成方法によりゲート配線61がガラス基板Pに形成されたバンクB、B間に形成されている。なお、本実施形態では、ゲート配線61を形成する際に、後述するアモルファスシリコン層を形成するプロセスで約350℃まで加熱されるため、その温度に耐えられる材料として無機質のバンク材を用いている。
【0056】
ゲート配線61上には、SiNxからなるゲート絶縁膜62を介してアモルファスシリコン(a−Si)層からなる半導体層63が積層されている。このゲート配線部分に対向する半導体層63の部分がチャネル領域とされている。半導体層63上には、オーミック接合を得るための例えばn+型a−Si層からなる接合層64a及び64bが積層されており、チャネル領域の中央部における半導体層63上には、チャネルを保護するためのSiNxからなる絶縁性のエッチストップ膜65が形成されている。なお、これらゲート絶縁膜62、半導体層63、及びエッチストップ膜65は、蒸着(CVD)後にレジスト塗布、感光・現像、フォトエッチングを施されることで、図示されるようにパターニングされる。
【0057】
さらに、接合層64a、64b及びITOからなる画素電極19も同様に成膜するとともに、フォトエッチングを施されることで、図示するようにパターニングされる。そして、画素電極19、ゲート絶縁膜62及びエッチストップ膜65上にそれぞれバンク66を形成し、これらバンク66間に上述した第1実施形態の配線パターン形成方法によってソース線、ドレイン線を形成することができる。
このように、本実施形態では、確実にゲート配線61、ソース線及びドレイン線を形成することができるので、より信頼性の向上させた液晶表示装置100を得ることができる。
【0058】
(第3実施形態)
上記実施の形態では、TFT30を液晶表示装置100の駆動のためのスイッチング素子として用いる構成としたが、液晶表示装置以外にも例えば有機EL(エレクトロルミネッセンス)表示デバイスに応用が可能である。有機EL表示デバイスは、蛍光性の無機および有機化合物を含む薄膜を、陰極と陽極とで挟んだ構成を有し、前記薄膜に電子および正孔(ホール)を注入して再結合させることにより励起子(エキシトン)を生成させ、このエキシトンが失活する際の光の放出(蛍光・燐光)を利用して発光させる素子である。そして、上記のTFT30を有する基板上に、有機EL表示素子に用いられる蛍光性材料のうち、赤、緑および青色の各発光色を呈する材料すなわち発光層形成材料及び正孔注入/電子輸送層を形成する材料をインクとし、各々をパターニングすることで、自発光フルカラーELデバイスを製造することができる。
本発明におけるデバイス(電気光学装置)の範囲にはこのような有機ELデバイスをも含むものである。
【0059】
(第4実施形態)
第4実施形態として、非接触型カード媒体の実施形態について説明する。図9に示すように、本実施形態に係る非接触型カード媒体(電子機器)400は、カード基体402とカードカバー418から成る筐体内に、半導体集積回路チップ408とアンテナ回路412を内蔵し、図示されない外部の送受信機と電磁波または静電容量結合の少なくとも一方により電力供給あるいはデータ授受の少なくとも一方を行うようになっている。
【0060】
本実施形態では、上記アンテナ回路412が、上記実施形態に係る配線パターン形成方法によって形成されている。
本実施形態の非接触型カード媒体によれば、信頼性が向上した非接触型カード媒体とすることができる。
なお、本発明に係るデバイス(電気光学装置)としては、上記の他に、PDP(プラズマディスプレイパネル)や、基板上に形成された小面積の薄膜に膜面に平行に電流を流すことにより、電子放出が生ずる現象を利用する表面伝導型電子放出素子等にも適用可能である。
【0061】
(第5実施形態)
第5実施形態として、本発明の電子機器の具体例について説明する。
図10(a)は、携帯電話の一例を示した斜視図である。図10(a)において、600は携帯電話本体を示し、601は上記実施形態の液晶表示装置を備えた液晶表示部を示している。
図10(b)は、ワープロ、パソコンなどの携帯型情報処理装置の一例を示した斜視図である。図10(b)において、700は情報処理装置、701はキーボードなどの入力部、703は情報処理本体、702は上記実施形態の液晶表示装置を備えた液晶表示部を示している。
図10(c)は、腕時計型電子機器の一例を示した斜視図である。図10(c)において、800は時計本体を示し、801は上記実施形態の液晶表示装置を備えた液晶表示部を示している。
図10(a)〜(c)に示す電子機器は、上記実施形態の液晶表示装置を備えたものであるので、信頼性が向上した電子機器を提供することが可能となる。
なお、本実施形態の電子機器は液晶装置を備えるものとしたが、有機エレクトロルミネッセンス表示装置、プラズマ型表示装置等、他の電気光学装置を備えた電子機器とすることもできる。
【0062】
以上、添付図面を参照しながら本発明に係る好適な実施の形態例について説明したが、本発明は係る例に限定されないことは言うまでもない。上述した例において示した各構成部材の諸形状や組み合わせ等は一例であって、本発明の主旨から逸脱しない範囲において設計要求等に基づき種々変更可能である。
【0063】
例えば、上記実施の形態では、薄膜パターンを導電性膜とする構成としたが、これに限られず、例えば液晶表示装置において表示画像をカラー化するために用いられているカラーフィルタにも適用可能である。このカラーフィルタは、基板に対してR(赤)、G(緑)、B(赤)のインク(液状体)を液滴として所定パターンで吐出(配置)することで形成することができるが、基板に対して所定パターンに応じたバンクを形成し、このバンク間にインクを配置させてカラーフィルタを形成することで、信頼性が向上したカラーフィルタ、すなわち信頼性が向上した液晶表示装置を得ることができる。
【図面の簡単な説明】
【図1】 液滴吐出装置の概略斜視図である。
【図2】 ピエゾ方式による液状体の吐出原理を説明するための図である。
【図3】 配線パターン形成する手順を示す図である。
【図4】 配線パターン形成する手順を示す図である。
【図5】 液晶表示装置を対向基板の側から見た平面図である。
【図6】 図5のH−H’線に沿う断面図である。
【図7】 液晶表示装置の等価回路図である。
【図8】 同、液晶表示装置の部分拡大断面図である。
【図9】 非接触型カード媒体の分解斜視図である。
【図10】 本発明の電子機器の具体例を示す図である。
【符号の説明】
B……バンク、P……基板(ガラス基板)、30……TFT(スイッチング素子)、33……配線パターン(薄膜パターン)、100……液晶表示装置(電気光学装置)、400……非接触型カード媒体(電子機器)、600……携帯電話本体(電子機器)、700……情報処理装置(電子機器)、800……時計本体(電子機器)

Claims (11)

  1. 機能液を基板上に配置させて薄膜パターンを形成する方法であって、
    前記基板上に前記薄膜パターンに応じたバンクを形成する工程と、
    前記バンク形成する工程後に該バンクを撥液化する工程と
    該バンクを撥液化する工程後に前記バンク間の前記基板上に機能液を配置させる工程と、
    機能液を配置させる工程後に再び前記バンクを撥液化する工程と、
    該バンクを撥液化する工程後に再び前記バンク間に配置された前記機能液上にさらに機能液を吐出する工程と
    を有することを特徴とする薄膜パターン形成方法。
  2. バンクを撥液化する工程後に機能液を配置し、前記機能液配置後に再び前記バンクを撥液化する工程と、前記バンクを撥液化する工程後に再び前記バンク間に配置された前記機能液上に機能液を吐出する工程とを繰り返し行うことによって所定量の機能液を基板上に配置させることを特徴とする請求項1記載の薄膜パターン形成方法。
  3. 前記基板上に機能液を配置させる工程より前に前記バンクに基板上よりも高い撥液性を付与する工程を有することを特徴とする請求項1または2記載の薄膜パターン形成方法。
  4. 前記基板上に前記基板と前記バンクとの密着性を向上させる密着性膜を形成する工程と、前記薄膜パターンに応じて密着性膜をパターニングする工程とを有し、前記バンクは前記密着性膜を介して基板上に形成されることを特徴とする請求項1〜3いずれかに記載の薄膜パターン形成方法。
  5. 前記密着性物質をパターニングする工程において、密着性物質は、前記バンクをマスクとしてパターニングされることを特徴とする請求項4記載の薄膜パターン形成方法。
  6. 前記機能液には、導電性微粒子が含まれることを特徴とする請求項1〜5いずれかに記載の薄膜パターン形成方法。
  7. 基板に形成された薄膜パターンを備えるデバイスの製造方法であって、
    請求項1〜6いずれかに記載の薄膜パターン形成方法によって前記基板に前記薄膜パターンを形成することを特徴とするデバイスの製造方法。
  8. 前記薄膜パターンは、スイッチング素子に接続される配線を構成することを特徴とする請求項7記載のデバイスの製造方法。
  9. 請求項7または8記載のデバイスの製造方法によって製造されることを特徴とするデバイス。
  10. 請求項9記載のデバイスを備えることを特徴とする電気光学装置。
  11. 請求項10記載の電気光学装置を備えることを特徴とする電子機器。
JP2003139188A 2003-05-16 2003-05-16 薄膜パターン形成方法、デバイスとその製造方法及び電気光学装置並びに電子機器 Expired - Fee Related JP4042625B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2003139188A JP4042625B2 (ja) 2003-05-16 2003-05-16 薄膜パターン形成方法、デバイスとその製造方法及び電気光学装置並びに電子機器

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2003139188A JP4042625B2 (ja) 2003-05-16 2003-05-16 薄膜パターン形成方法、デバイスとその製造方法及び電気光学装置並びに電子機器

Publications (2)

Publication Number Publication Date
JP2004342916A JP2004342916A (ja) 2004-12-02
JP4042625B2 true JP4042625B2 (ja) 2008-02-06

Family

ID=33528349

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2003139188A Expired - Fee Related JP4042625B2 (ja) 2003-05-16 2003-05-16 薄膜パターン形成方法、デバイスとその製造方法及び電気光学装置並びに電子機器

Country Status (1)

Country Link
JP (1) JP4042625B2 (ja)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP1670079B1 (en) * 2004-12-08 2010-12-01 Samsung Mobile Display Co., Ltd. Method of forming a conductive pattern of a thin film transistor
JP4760063B2 (ja) * 2005-03-09 2011-08-31 カシオ計算機株式会社 有機化合物層の積層方法、エレクトロルミネッセンスディスプレイパネルの製造方法、エレクトロルミネッセンスディスプレイパネル
US20070220744A1 (en) * 2005-03-22 2007-09-27 Cluster Technology Co., Ltd. Wiring Circuit Board Producing Method and Wiring Circuit Board
TWI302641B (en) * 2005-12-23 2008-11-01 Icf Technology Co Ltd Method for manufacturing a thin film pattern layer
CN112397879B (zh) * 2019-08-12 2023-05-30 群创光电股份有限公司 天线装置
CN113035445B (zh) * 2021-03-04 2021-09-17 上海超导科技股份有限公司 镀制超导带材的图形板、制备方法、设备及使用方法

Also Published As

Publication number Publication date
JP2004342916A (ja) 2004-12-02

Similar Documents

Publication Publication Date Title
JP3788467B2 (ja) パターン形成方法、デバイス及びデバイスの製造方法、電気光学装置、電子機器並びにアクティブマトリクス基板の製造方法
JP3823981B2 (ja) パターンと配線パターン形成方法、デバイスとその製造方法、電気光学装置、電子機器及びアクティブマトリクス基板の製造方法
JP4123172B2 (ja) 薄膜パターンの形成方法及びデバイスの製造方法、電気光学装置及び電子機器
JP2005012173A (ja) 膜パターン形成方法、デバイス及びデバイスの製造方法、電気光学装置、並びに電子機器
JP2005019955A (ja) 薄膜パターンの形成方法及びデバイスの製造方法、電気光学装置及び電子機器
JP2005013984A (ja) 薄膜パターン形成方法、デバイスとその製造方法、液晶表示装置の製造方法、液晶表示装置、アクティブマトリクス基板の製造方法、電気光学装置及び電子機器
JP2004351272A (ja) 薄膜パターンの形成方法及びデバイスの製造方法、電気光学装置及び電子機器
JP2005013986A (ja) デバイスとその製造方法、アクティブマトリクス基板の製造方法及び電気光学装置並びに電子機器
JP2005012179A (ja) 薄膜パターン形成方法、デバイスとその製造方法及び電気光学装置並びに電子機器、アクティブマトリクス基板の製造方法
JP4400290B2 (ja) 膜パターンの形成方法及びデバイスの製造方法、アクティブマトリクス基板の製造方法
JP2006259687A (ja) 膜パターンの形成方法及びデバイスの製造方法、電気光学装置及び電子機器
JP2005013985A (ja) 膜パターン形成方法、デバイス及びその製造方法、電気光学装置、並びに電子機器、アクティブマトリクス基板の製造方法、アクティブマトリクス基板
JP2004335962A (ja) 薄膜パターン形成方法、デバイスとその製造方法及び電気光学装置並びに電子機器
JP2006126692A (ja) 薄膜パターン基板、デバイスの製造方法、及び電気光学装置、並びに電子機器
JP2004351305A (ja) 薄膜パターン形成方法、デバイスとその製造方法及び電気光学装置並びに電子機器
JP4517583B2 (ja) 線パターン形成方法およびデバイスの製造方法
JP4572868B2 (ja) 配線パターン形成方法、非接触型カード媒体の製造方法、電気光学装置の製造方法及びアクティブマトリクス基板の製造方法
JP4042625B2 (ja) 薄膜パターン形成方法、デバイスとその製造方法及び電気光学装置並びに電子機器
JP4539032B2 (ja) 膜パターン形成方法及びデバイスの製造方法
JP4192674B2 (ja) 薄膜パターン形成方法及びデバイスの製造方法
JP4075929B2 (ja) パターン形成方法
JP2004356321A (ja) 薄膜パターン形成方法、デバイスとその製造方法及び電気光学装置並びに電子機器
JP4179026B2 (ja) 膜パターン形成方法及びデバイスの製造方法
JP2004311530A (ja) パターン形成方法、デバイスとその製造方法、液晶表示装置の製造方法、プラズマディスプレイパネルの製造方法、有機elデバイスの製造方法、フィールドエミッションディスプレイの製造方法及び電気光学装置並びに電子機器
JP2004330164A (ja) 薄膜パターン形成方法、デバイスとその製造方法及び電気光学装置並びに電子機器

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20051007

RD04 Notification of resignation of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7424

Effective date: 20070403

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20070427

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20070508

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20070703

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20071023

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20071105

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20101122

Year of fee payment: 3

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20101122

Year of fee payment: 3

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20111122

Year of fee payment: 4

LAPS Cancellation because of no payment of annual fees