JP4014553B2 - アナログデジタル変換器 - Google Patents
アナログデジタル変換器 Download PDFInfo
- Publication number
- JP4014553B2 JP4014553B2 JP2003338610A JP2003338610A JP4014553B2 JP 4014553 B2 JP4014553 B2 JP 4014553B2 JP 2003338610 A JP2003338610 A JP 2003338610A JP 2003338610 A JP2003338610 A JP 2003338610A JP 4014553 B2 JP4014553 B2 JP 4014553B2
- Authority
- JP
- Japan
- Prior art keywords
- circuit
- conversion
- stages
- input
- analog signal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/12—Analogue/digital converters
- H03M1/14—Conversion in steps with each step involving the same or a different conversion means and delivering more than one bit
- H03M1/16—Conversion in steps with each step involving the same or a different conversion means and delivering more than one bit with scale factor modification, i.e. by changing the amplification between the steps
- H03M1/164—Conversion in steps with each step involving the same or a different conversion means and delivering more than one bit with scale factor modification, i.e. by changing the amplification between the steps the steps being performed sequentially in series-connected stages
- H03M1/167—Conversion in steps with each step involving the same or a different conversion means and delivering more than one bit with scale factor modification, i.e. by changing the amplification between the steps the steps being performed sequentially in series-connected stages all stages comprising simultaneous converters
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/12—Analogue/digital converters
- H03M1/14—Conversion in steps with each step involving the same or a different conversion means and delivering more than one bit
- H03M1/16—Conversion in steps with each step involving the same or a different conversion means and delivering more than one bit with scale factor modification, i.e. by changing the amplification between the steps
- H03M1/162—Conversion in steps with each step involving the same or a different conversion means and delivering more than one bit with scale factor modification, i.e. by changing the amplification between the steps the steps being performed sequentially in a single stage, i.e. recirculation type
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Analogue/Digital Conversion (AREA)
Description
本実施形態のAD変換器は、2段の変換ユニットによりアナログデジタル変換をパイプライン処理する。前段は循環型でない変換ユニットであり、後段は循環型の変換ユニットである。
本実施形態のAD変換器もまた第1実施形態と同様に2段の変換ユニットによりアナログデジタル変換をパイプライン処理する。ただし、前段と後段をいずれも循環型の変換ユニットで構成する点で第1実施形態と異なる。
本実施形態のAD変換器もまた第1、2実施形態と同様に2段の変換ユニットによりアナログデジタル変換をパイプライン処理する。ただし、前段のみを循環型の変換ユニットで構成する点で第1、2実施形態と異なる。
Claims (5)
- 入力アナログ信号を所定ビット数のデジタル値に変換するAD変換回路と、このAD変換回路の出力をアナログ信号に変換するDA変換回路と、このDA変換回路の出力を前記入力アナログ信号から減算する減算回路と、を含む変換ユニットを複数段有するとともに、それら複数段の変換ユニットがそれぞれ所定ビットずつのアナログデジタル変換を順次処理し、
前記複数段の変換ユニットのうち2段以上は、前記AD変換回路の入力に前記減算回路の出力をフィードバックする回路をさらに含み、そのフィードバックによる循環処理を所定回数繰り返し、
一部の段で第1の入力アナログ信号を変換する間、他の段では異なるタイミングで入力された第2の入力アナログ信号を変換することを特徴とするアナログデジタル変換器。 - 入力アナログ信号を所定ビット数のデジタル値に変換するAD変換回路と、このAD変換回路の出力をアナログ信号に変換するDA変換回路と、このDA変換回路の出力を前記入力アナログ信号から減算する減算回路と、を含む変換ユニットを複数段有するとともに、それら複数段の変換ユニットがそれぞれ所定ビットずつのアナログデジタル変換を順次処理し、
前記複数段の変換ユニットのうち少なくとも一部の段は、前記AD変換回路の入力に前記減算回路の出力をフィードバックする回路をさらに含み、そのフィードバックによる循環処理を所定回数繰り返し、
一部の段で第1の入力アナログ信号を変換する間、他の段では異なるタイミングで入力された第2の入力アナログ信号を変換し、
前記複数段の変換ユニットのうち全段で、前記AD変換回路の入力に前記減算回路の出力をフィードバックする回路を含むことを特徴とするアナログデジタル変換器。 - 入力アナログ信号を所定ビット数のデジタル値に変換するAD変換回路と、このAD変換回路の出力をアナログ信号に変換するDA変換回路と、このDA変換回路の出力を前記入力アナログ信号から減算する減算回路と、を含む変換ユニットを複数段有するとともに、それら複数段の変換ユニットがそれぞれ所定ビットずつのアナログデジタル変換を順次処理し、
前記複数段の変換ユニットのうち少なくとも一部の段は、前記AD変換回路の入力に前記減算回路の出力をフィードバックする回路をさらに含み、そのフィードバックによる循環処理を所定回数繰り返し、
一部の段で第1の入力アナログ信号を変換する間、他の段では異なるタイミングで入力された第2の入力アナログ信号を変換し、
前記複数段の変換ユニットのうち、前記フィードバックする回路を含む一部の段が所定回数の前記循環処理を繰り返す間に、前記フィードバックする回路を含む他の段が異なる回数の前記循環処理を繰り返すことを特徴とするアナログデジタル変換器。 - 一部の段で所定速度にて前記変換を処理する一方で、他の段では異なる速度にて前記変換を処理することを特徴とする請求項1から3のいずれかに記載のアナログデジタル変換器。
- 前記複数段の変換ユニットのうち、下位ビットを変換する段は、上位ビットを変換する段より速い速度にて前記変換を処理することを特徴とする請求項4に記載のアナログデジタル変換器。
Priority Applications (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2003338610A JP4014553B2 (ja) | 2003-09-29 | 2003-09-29 | アナログデジタル変換器 |
CNB2004100786133A CN100490330C (zh) | 2003-09-29 | 2004-09-14 | 模拟数字转换器 |
US10/950,569 US6977604B2 (en) | 2003-09-29 | 2004-09-28 | Analog-to-digital converter cyclically repeating AD conversion |
US11/206,907 US7187311B2 (en) | 2003-09-29 | 2005-08-19 | Analog-to-digital converter cyclically repeating AD conversion |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2003338610A JP4014553B2 (ja) | 2003-09-29 | 2003-09-29 | アナログデジタル変換器 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2005109747A JP2005109747A (ja) | 2005-04-21 |
JP4014553B2 true JP4014553B2 (ja) | 2007-11-28 |
Family
ID=34373319
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2003338610A Expired - Fee Related JP4014553B2 (ja) | 2003-09-29 | 2003-09-29 | アナログデジタル変換器 |
Country Status (3)
Country | Link |
---|---|
US (2) | US6977604B2 (ja) |
JP (1) | JP4014553B2 (ja) |
CN (1) | CN100490330C (ja) |
Families Citing this family (13)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4014553B2 (ja) * | 2003-09-29 | 2007-11-28 | 三洋電機株式会社 | アナログデジタル変換器 |
US7289055B2 (en) * | 2004-02-05 | 2007-10-30 | Sanyo Electric Co., Ltd. | Analog-digital converter with gain adjustment for high-speed operation |
JP2005252940A (ja) * | 2004-03-08 | 2005-09-15 | Sanyo Electric Co Ltd | アナログデジタル変換器 |
US7283079B2 (en) * | 2006-01-03 | 2007-10-16 | Analog Devices, Inc | Digital to analog converter having a single cyclic resistor string and multiple current sources |
EP1936810A1 (en) * | 2006-12-22 | 2008-06-25 | Austriamicrosystems AG | Method for analog-to-digital conversion and analog-to-digital converter |
CN101662284B (zh) * | 2008-08-29 | 2011-10-26 | 凌通科技股份有限公司 | 低成本模数转换器以及模数转换方法 |
US7948410B2 (en) | 2009-07-20 | 2011-05-24 | Texas Instruments Incorporated | Multibit recyclic pipelined ADC architecture |
WO2011036697A1 (ja) | 2009-09-24 | 2011-03-31 | 株式会社 東芝 | A/d変換装置、無線装置 |
US8054214B2 (en) | 2009-09-30 | 2011-11-08 | Honeywell International Inc. | Systems and methods for preparing ground-based weather radar information for use in an installation vehicle |
WO2011142452A1 (ja) * | 2010-05-14 | 2011-11-17 | 国立大学法人静岡大学 | A/d変換器 |
US9627954B2 (en) * | 2011-04-08 | 2017-04-18 | Sandisk Technologies Llc | Multiphase low LC buck regulator |
US20130025745A1 (en) * | 2011-07-27 | 2013-01-31 | Texas Instruments Incorporated | Mask-Less Selective Plating of Leadframes |
KR20170010515A (ko) | 2015-07-20 | 2017-02-01 | 삼성전자주식회사 | 적분기 및 sar adc를 포함하는 반도체 장치 |
Family Cites Families (13)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2689689B2 (ja) * | 1990-05-22 | 1997-12-10 | 日本電気株式会社 | 直並列型アナログ/ディジタル変換器 |
US5471162A (en) * | 1992-09-08 | 1995-11-28 | The Regents Of The University Of California | High speed transient sampler |
EP0901232A3 (en) * | 1997-09-04 | 2002-11-20 | Sanyo Electric Co., Ltd. | Voltage comparator, operational amplifier and analog-to-digital conversion circuit employing the same |
KR100286322B1 (ko) | 1997-09-11 | 2001-04-16 | 김영환 | 아날로그/디지털변환회로 |
US6195032B1 (en) * | 1999-08-12 | 2001-02-27 | Centillium Communications, Inc. | Two-stage pipelined recycling analog-to-digital converter (ADC) |
SE516799C2 (sv) * | 2000-04-25 | 2002-03-05 | Ericsson Telefon Ab L M | Ett förfarande och en anordning för kalibrering av A/D- omvandlare |
JP3737346B2 (ja) * | 2000-08-28 | 2006-01-18 | シャープ株式会社 | サンプルホールド増幅回路とそれを用いたパイプライン型ad変換器およびパイプライン型da変換器 |
WO2002101931A2 (en) * | 2001-06-08 | 2002-12-19 | Koninklijke Philips Electronics N.V. | Pipeline ad converter |
US6683554B2 (en) * | 2001-06-18 | 2004-01-27 | Sanyo Electric Co., Ltd. | Analog-to-digital conversion circuit having increased conversion speed and high conversion accuracy |
JP2003298418A (ja) * | 2002-03-29 | 2003-10-17 | Fujitsu Ltd | 誤差自動較正機能付きアナログ/ディジタル変換器 |
JP2004096636A (ja) * | 2002-09-03 | 2004-03-25 | Sanyo Electric Co Ltd | アナログ−デジタル変換回路 |
JP4083139B2 (ja) * | 2003-05-07 | 2008-04-30 | 三洋電機株式会社 | アナログ−デジタル変換回路 |
JP4014553B2 (ja) * | 2003-09-29 | 2007-11-28 | 三洋電機株式会社 | アナログデジタル変換器 |
-
2003
- 2003-09-29 JP JP2003338610A patent/JP4014553B2/ja not_active Expired - Fee Related
-
2004
- 2004-09-14 CN CNB2004100786133A patent/CN100490330C/zh not_active Expired - Fee Related
- 2004-09-28 US US10/950,569 patent/US6977604B2/en not_active Expired - Lifetime
-
2005
- 2005-08-19 US US11/206,907 patent/US7187311B2/en not_active Expired - Lifetime
Also Published As
Publication number | Publication date |
---|---|
US7187311B2 (en) | 2007-03-06 |
CN100490330C (zh) | 2009-05-20 |
JP2005109747A (ja) | 2005-04-21 |
US6977604B2 (en) | 2005-12-20 |
CN1604478A (zh) | 2005-04-06 |
US20060012506A1 (en) | 2006-01-19 |
US20050068220A1 (en) | 2005-03-31 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US7187311B2 (en) | Analog-to-digital converter cyclically repeating AD conversion | |
US20140184434A1 (en) | Analog/digital converter | |
US20100328129A1 (en) | Pipeline analog-to-digital converter with programmable gain function | |
US7154426B2 (en) | Analog-digital converter with advanced scheduling | |
US6825783B2 (en) | Multi-stage analog-to-digital converter with pipeline structure and method for coding the same | |
US7091897B2 (en) | Analog-to-digital converting circuit and image processing circuit cyclically repeating AD conversion | |
US20090128389A1 (en) | Multi-bit Per Stage Pipelined Analog to Digital Converters | |
JP4483473B2 (ja) | パイプライン型アナログ/ディジタル変換器 | |
US6803870B2 (en) | Procedure and device for analog-to-digital conversion | |
JP3384717B2 (ja) | アナログ−デジタル変換回路 | |
JP2005252940A (ja) | アナログデジタル変換器 | |
JP4121969B2 (ja) | アナログデジタル変換器 | |
JP4083101B2 (ja) | アナログデジタル変換器 | |
JP4093976B2 (ja) | アナログデジタル変換器 | |
JP2005223460A (ja) | アナログデジタル変換方法およびアナログデジタル変換器 | |
JP4097614B2 (ja) | アナログデジタル変換器 | |
KR100967845B1 (ko) | 멀티플라잉 디지털-아날로그 컨버터 및 이를 포함하는파이프라인 아날로그-디지털 컨버터 | |
JP2006222548A (ja) | パイプライン型アナログ−デジタル変換器 | |
CN111295843B (zh) | 具有至少三条采样信道的流水线模数转换器 | |
JP2006280012A (ja) | アナログ−デジタル変換回路 | |
JP4004449B2 (ja) | アナログデジタル変換器 | |
JP4558032B2 (ja) | アナログ−デジタル変換回路 | |
US7474238B2 (en) | Analog-to-digital converter | |
JP2005223757A (ja) | アナログデジタル変換器 | |
KR19980016856A (ko) | 입출력 충전 용량을 줄인 멀티플라잉 디지탈/아날로그 변환기 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20050602 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20070515 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20070522 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20070719 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20070814 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20070911 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20100921 Year of fee payment: 3 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20100921 Year of fee payment: 3 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20100921 Year of fee payment: 3 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20110921 Year of fee payment: 4 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20110921 Year of fee payment: 4 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20120921 Year of fee payment: 5 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20130921 Year of fee payment: 6 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
LAPS | Cancellation because of no payment of annual fees |