JP3707680B2 - 駆動電圧制御装置 - Google Patents

駆動電圧制御装置 Download PDF

Info

Publication number
JP3707680B2
JP3707680B2 JP2002017099A JP2002017099A JP3707680B2 JP 3707680 B2 JP3707680 B2 JP 3707680B2 JP 2002017099 A JP2002017099 A JP 2002017099A JP 2002017099 A JP2002017099 A JP 2002017099A JP 3707680 B2 JP3707680 B2 JP 3707680B2
Authority
JP
Japan
Prior art keywords
operational amplifier
output
side output
drive voltage
bias current
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2002017099A
Other languages
English (en)
Other versions
JP2003216256A (ja
Inventor
哲郎 大森
康之 土居
友和 小島
貴仁 串間
義人 伊達
透 須山
努 榊原
雅弘 赤堀
健二 三宅
美季 藤野
司 川原
一彦 長岡
祥之 小西
信次 宮本
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Corp
Panasonic Holdings Corp
Original Assignee
Panasonic Corp
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Panasonic Corp, Matsushita Electric Industrial Co Ltd filed Critical Panasonic Corp
Priority to JP2002017099A priority Critical patent/JP3707680B2/ja
Priority to NL1022472A priority patent/NL1022472C2/nl
Priority to US10/350,421 priority patent/US7119802B2/en
Priority to TW092101604A priority patent/TWI263125B/zh
Priority to KR10-2003-0004821A priority patent/KR20030064334A/ko
Priority to CNB031285910A priority patent/CN1215388C/zh
Publication of JP2003216256A publication Critical patent/JP2003216256A/ja
Application granted granted Critical
Publication of JP3707680B2 publication Critical patent/JP3707680B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/45Differential amplifiers
    • H03F3/45071Differential amplifiers with semiconductor devices only
    • H03F3/45479Differential amplifiers with semiconductor devices only characterised by the way of common mode signal rejection
    • H03F3/45928Differential amplifiers with semiconductor devices only characterised by the way of common mode signal rejection using IC blocks as the active amplifying circuit
    • H03F3/45932Differential amplifiers with semiconductor devices only characterised by the way of common mode signal rejection using IC blocks as the active amplifying circuit by using feedback means
    • H03F3/45937Measuring at the loading circuit of the differential amplifier
    • H03F3/45941Controlling the input circuit of the differential amplifier
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • G09G3/3655Details of drivers for counter electrodes, e.g. common electrodes for pixel capacitors or supplementary storage capacitors
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/45Differential amplifiers
    • H03F3/45071Differential amplifiers with semiconductor devices only
    • H03F3/45479Differential amplifiers with semiconductor devices only characterised by the way of common mode signal rejection
    • H03F3/45928Differential amplifiers with semiconductor devices only characterised by the way of common mode signal rejection using IC blocks as the active amplifying circuit
    • H03F3/45932Differential amplifiers with semiconductor devices only characterised by the way of common mode signal rejection using IC blocks as the active amplifying circuit by using feedback means
    • H03F3/45937Measuring at the loading circuit of the differential amplifier
    • H03F3/45946Controlling the loading circuit of the differential amplifier
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving
    • G09G2330/022Power management, e.g. power saving in absence of operation, e.g. no data being entered during a predetermined time
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2203/00Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
    • H03F2203/45Indexing scheme relating to differential amplifiers
    • H03F2203/45622Indexing scheme relating to differential amplifiers the IC comprising a voltage generating circuit
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2203/00Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
    • H03F2203/45Indexing scheme relating to differential amplifiers
    • H03F2203/45732Indexing scheme relating to differential amplifiers the LC comprising a voltage generating circuit

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Amplifiers (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of Electrical Variables (AREA)

Description

【0001】
【発明の属する技術分野】
本発明は、液晶表示パネル等の負荷を交流化駆動するための駆動電圧を制御する駆動電圧制御装置に関する。
【0002】
【従来の技術】
液晶表示パネル等の負荷を駆動するための従来の駆動電圧制御装置としては、例えば図18に示すようなものがある。液晶表示パネルを駆動する際には、焼き付き防止のために交流化駆動が必要である。したがって、従来の駆動電圧制御装置には、図18に示すように、対向電圧Vrefを発生する電源の各出力側にH側出力用オペアンプOPVcomHおよびL側出力用オペアンプOPVcomLが設けられ、MOSトランジスタで構成される出力スイッチ11がこれらを交互に切り替えて駆動することにより液晶表示パネルに交番電圧を供給している。
【0003】
但し、液晶表示パネルに接続されていないオペアンプ(以下「非選択オペアンプ」という。)は、パネル負荷付き条件と無負荷条件とでは周波数補償条件が異なり、パネル負荷で安定なオペアンプは無負荷条件では不安定となり、発振して動作が不安定になる恐れがあるため、各オペアンプの出力側には安定化のためのコンデンサ(安定化容量)Cが接続されている。また、低消費電力化を実現するために、定電流源から流れる各オペアンプのバイアス電流を調整できるよう、CPUから送られるコマンドによって設定可能なレジスタ(図示せず)が内部に設けられている。したがって、スリープ状態中やスタンバイ状態中は、レジスタの設定を変更してオペアンプの動作を停止することによって、消費電力を下げることができる。
【0004】
【発明が解決しようとする課題】
しかしながら、上記従来の駆動電圧制御装置にあっては、コンデンサCが設けられているために実装部品点数が増加し、それだけコストもかさみ、かつ実装面積が制約されてしまうという問題がある。また、通常、コンデンサは容量に伴いサイズが大きくなるため、装置の小型化といった点で、コンデンサCがなくても非選択オペアンプが発振せず安定して交番電圧を供給することのできる駆動電圧制御装置が望まれていた。
【0005】
また、各オペアンプを切り替える出力スイッチ11は低抵抗である方が望ましいためそのスイッチのW/Lサイズ比を大きくすると、スイッチの拡散部容量が大きくなり、この容量がオペアンプの負荷となるため駆動電力が大きくなってしまい、低消費電力化できないという問題がある。さらに、オペアンプのバイアス電流は、電源供給能力と消費電力を考慮してCPUからレジスタに設定された値により決定されるため、オペアンプの動作状態に応じてダイナミックに変更できないという問題もある。
【0006】
本発明は、上記従来の問題点に鑑みてなされたものであって、低消費電力で駆動可能な小型の駆動電圧制御装置を提供することを目的としている。
【0007】
【課題を解決するための手段】
上記課題を解決するために、本発明に係る駆動電圧制御装置は、負荷を交流化駆動するための駆動電圧を制御する駆動電圧制御装置であって、H側の駆動電圧を出力するH側出力用オペアンプおよびL側の駆動電圧を出力するL側出力用オペアンプと、前記負荷と前記H側出力用オペアンプまたは前記L側出力用オペアンプとの接続を所定のタイミングで交互に切り替える出力スイッチと、前記出力スイッチの切替タイミングを制御するタイミング制御部と、前記H側出力用オペアンプおよび前記L側出力オペアンプのうち、前記出力スイッチを介して前記負荷に接続されない側の非選択オペアンプを流れるバイアス電流を、前記非選択オペアンプに相当するオペアンプが前記出力スイッチを介して前記負荷に接続されている場合のバイアス電流とは異なる電流値をとるよう、前記切替タイミングに基づいて制御するバイアス電流制御部と、を備えたものである。このように、オペアンプのバイアス電流を制御することによって、負荷が接続されていないオペアンプであっても発振を防止することができ、かつ、低消費電力化も実現できる。また、コンデンサ(安定化容量)が不要であるため当該装置の実装面積を小さくできる。
【0008】
また、本発明に係る駆動電圧制御装置は、前記H側出力用オペアンプおよび前記L側出力用オペアンプの各々は差動入力ステージおよび出力ステージから成り、前記バイアス電流制御部は、前記H側出力用オペアンプおよび前記L側出力用オペアンプのうち、前記出力スイッチを介して前記負荷に接続されない側の非選択オペアンプに対するバイアス電流の制御を、前記非選択オペアンプの前記差動入力ステージを流れるバイアス電流を低減または停止することによって行う。この場合、出力ステージにはバイアス電流が流れている。出力ステージは、液晶パネルや出力スイッチといった大負荷を駆動するため、比較的大きなW/Lサイズを備えている。このため、出力トランジスタには大きな寄生容量があり、出力ステージのバイアス電流が停止すると、通常動作する場合に寄生容量への充電に時間がかかり、動作速度が低下する。このため、差動入力ステージのバイアス電流のみ低減または停止することでオペアンプの電圧利得が低下し、また周波数補償の条件が安定化するため、発振しにくくなる。
【0009】
また、本発明に係る駆動電圧制御装置は、前記H側出力用オペアンプおよび前記L側出力用オペアンプの各々は差動入力ステージおよび出力ステージから成り、前記バイアス電流制御部は、前記H側出力用オペアンプおよび前記L側出力用オペアンプのうち、前記出力スイッチを介して前記負荷に接続されない側の非選択オペアンプに対するバイアス電流の制御を、前記非選択オペアンプの前記出力ステージを流れるバイアス電流を増加することによって行う。この場合、差動入力ステージにはバイアス電流が流れているため、差動入力ステージに接続されている回路が有する寄生容量の放電が回避される。無負荷での2ステージオペアンプの伝達関数には、2種類のポール周波数が存在する。差動入力ステージは低いポール周波数、出力ステージは高いポール周波数を決めている。出力ステージのバイアス電流を増加すると、出力ステージのインピーダンスが低下し、高いポール周波数がより高く移動する。これにより、位相が変化する周波数がより高くなり制御理論により位相マージンが大きくなることで発振防止が図れる。
【0010】
また、本発明に係る駆動電圧制御装置は、前記H側出力用オペアンプおよび前記L側出力用オペアンプの各々は差動入力ステージおよび出力ステージから成り、前記バイアス電流制御部は、前記H側出力用オペアンプおよび前記L側出力用オペアンプのうち、前記出力スイッチを介して前記負荷に接続されない側の非選択オペアンプに対するバイアス電流の制御を、前記非選択オペアンプの前記差動入力ステージを流れるバイアス電流および前記非選択オペアンプの前記出力ステージを流れるバイアス電流を共に低減または停止することによって行う。この場合、各ステージに接続されている負荷の寄生容量は放電されるが、低消費電力化の効果が大きい。
【0011】
また、本発明に係る駆動電圧制御装置は、前記タイミング制御部は、前記出力スイッチが一方のオペアンプから他方のオペアンプへと前記負荷との接続を切り替える際に、前記負荷が前記H側出力用オペアンプおよび前記L側出力用オペアンプのいずれのオペアンプにも接続されない所定時間の出力スイッチ切替期間を挟んで切り替えを行うよう、前記出力スイッチの切替タイミングを制御する。したがって、各オペアンプの出力端子同士が短絡するのを防止することができる。
【0012】
また、本発明に係る駆動電圧制御装置は、負荷を交流化駆動するための駆動電圧を制御する駆動電圧制御装置であって、各々が、制御信号に応じて容量値または抵抗値を変更可能な位相補償回路を有するH側の駆動電圧を出力するH側出力用オペアンプおよびL側の駆動電圧を出力するL側出力用オペアンプと、前記負荷と前記H側出力用オペアンプまたは前記L側出力用オペアンプとの接続を所定のタイミングで交互に切り替える出力スイッチと、前記出力スイッチの切替タイミングを制御するタイミング制御部と、前記H側出力用オペアンプおよび前記L側出力オペアンプのうち、前記出力スイッチを介して前記負荷に接続されない側の非選択オペアンプの位相補償回路の容量値または抵抗値を、前記非選択オペアンプに相当するオペアンプが前記出力スイッチを介して前記負荷に接続されている場合の位相補償回路の容量値または抵抗値よりも大きくなるよう制御する位相補償回路制御部と、を備えたものである。したがって、負荷が接続されていないオペアンプの発振を防止して、当該オペアンプが安定して動作することができる。
【0013】
また、本発明に係る駆動電圧制御装置は、負荷を交流化駆動するための駆動電圧を制御する駆動電圧制御装置であって、各々が差動入力ステージおよび出力ステージから成H側の駆動電圧を出力するH側出力用オペアンプおよびL側の駆動電圧を出力するL側出力用オペアンプと、前記H側出力用オペアンプおよび前記L側出力用オペアンプのいずれかのオペアンプの出力ステージを流れるバイアス電流を停止するよう、切替タイミングに基づいて制御するバイアス電流制御部と、前記切替タイミングを出力することで、前記H側出力用オペアンプおよび前記L側出力用オペアンプのいずれかの出力により前記負荷を駆動するよう制御するタイミング制御部と、を備えたものである。したがって、負荷とオペアンプとの接続を切り替えるためのスイッチを設ける必要がないため、実装面積を小さくできる。また、出力をオフするとオペアンプは増幅回路として機能しなくなるため、発振することができなくなる。
【0014】
また、本発明に係る駆動電圧制御装置は、前記H側出力用オペアンプまたは前記L側出力用オペアンプの少なくとも一方の入力に設定電圧を供給する電圧変換装置をさらに備え、電圧変換装置は、一定電圧を発生する電圧源と、負帰還回路に可変抵抗を備え、前記電圧源の出力電圧の振幅を調整するオペアンプと、前記オペアンプの出力電圧を高電圧に変換するカレントミラー回路と、を含み、前記オペアンプは低耐圧用トランジスタから構成された低電圧系オペアンプである。低電圧系オペアンプは、高耐圧トランジスタでは必要な高耐圧化のための抵抗成分がない低耐圧トランジスタで構成できるため、高耐圧トランジスタから構成される高電圧系オペアンプと比較して、その実装面積は小さく消費電力も小さい。したがって、当該装置の実装面積を小さくできると共に低消費電力化も実現できる。
【0015】
また、本発明に係る本発明に係る駆動電圧制御装置において、前記電圧変換装置は、前記カレントミラー回路の入力側のトランジスタへの過電圧の印加を防止するクランプ回路を備えたものである。
【0017】
【発明の実施の形態】
以下、本発明に係る駆動電圧制御装置の実施の形態について詳細に説明する。
図1は、本発明の一実施形態に係る駆動電圧制御装置を示す回路構成図である。同図に示すように、本実施形態の駆動電圧制御装置は、出力スイッチ101と、H側出力用オペアンプOPVcomHと、L側出力用オペアンプOPVcomLと、特許請求の範囲の電圧変換装置に該当する設定電圧発生部103と、バイアス電流制御部105と、タイミング制御部107とを備えて構成されている。当該装置は、出力スイッチ101を切り替えることによってH側出力用オペアンプOPVcomHまたはL側出力用オペアンプOPVcomLのいずれかを液晶表示パネル等の負荷に接続し、当該負荷を交流化駆動する駆動電圧(交番電圧)Vcomを供給する。
【0018】
但し、本実施形態の駆動電圧制御装置は、従来のように、負荷に接続されていないオペアンプ(以下「非選択オペアンプ」という。)の発振を防止するコンデンサ(安定化容量)を備えていないが、非選択オペアンプのバイアス電流を制御して電圧利得を低下させることで発振状態を回避している。また、本実施形態では、L側出力用オペアンプOPVcomLの非反転入力端子(+端子)に印加される設定電圧VrefLが、設定電圧発生部103から供給される。
【0019】
以下、本実施形態の駆動電圧制御装置が有する各構成要素について詳細に説明する。
まず、出力スイッチ101は、タイミング制御部107によって制御されたタイミングでH側出力用オペアンプOPVcomHおよびL側出力用オペアンプOPVcomLの出力を切り替えるものであり、トランスファーゲートによって構成されたスイッチSW1,SW2を備えている。出力スイッチ101は、スイッチSW1をオンしてスイッチSW2をオフすると、H側出力用オペアンプOPVcomH側に切り替わって当該装置は駆動電圧VcomHを出力する。一方、スイッチSW2をオンしてスイッチSW1をオフすると、L側出力用オペアンプOPVcomL側に切り替わって駆動電圧VcomLを出力する。なお、トランスファーゲートによって構成される出力スイッチ101は、高い電流出力を実現するためにW/L比を大きくとって低抵抗化(低インピーダンス)しているが、その反面、寄生容量が大きくなっている。
【0020】
次に、H側出力用オペアンプOPVcomHおよびL側出力用オペアンプOPVcomLについて説明する。H側出力用オペアンプOPVcomHおよびL側出力用オペアンプOPVcomLは、液晶表示パネル等の負荷に駆動電圧VcomH,VcomLを供給するものであり、れぞれ負帰還接続されている。各オペアンプの非反転入力端子(+端子)にはそれぞれ設定電圧が印加され、H側出力用オペアンプOPVcomHには設定電圧VrefHが、L側出力用オペアンプOPVcomLには設定電圧VrefLが印加される。また、各オペアンプのバイアス電流はバイアス電流制御部105によって制御され、そのタイミングは出力スイッチ101の切替タイミングに同期している。
【0021】
図2に、(a)H側出力用オペアンプOPVcomHおよび(b)L側出力用オペアンプOPVcomLの内部回路図を示す。各オペアンプは、比較的大きな駆動電圧が必要される負荷にも電圧を供給できるよう高耐圧トランジスタから構成された高電圧系オペアンプであり、高い駆動電圧VcomH,VcomLを負荷に供給するため高い設定電圧VrefH,VrefLが印加される。また、同図に示すように、各オペアンプは差動入力ステージ201と出力ステージ203の2ステージに分けることができる。図1に示したように、出力ステージ203にはトランスファーゲートで構成される出力スイッチ101が接続され、L側出力用オペアンプOPVvomLの差動入力ステージ201には設定電圧発生部103が接続される。
【0022】
次に、設定電圧発生部103について説明する。設定電圧発生部103は、電圧源VBと、L電圧設定用オペアンプOPVrefと、可変抵抗Rvと、高耐圧トランジスタで構成されたカレントミラー回路151と、クランプ回路153と、低耐圧トランジスタTr1,Tr2とを有しており、L側出力用オペアンプOPVcomLの非反転入力端子(+端子)に供給される設定電圧VrefLを発生するものである。
【0023】
以下、設定電圧発生部103が有する各構成要素について説明する。まず、電圧源VBは、L側出力用オペアンプOPVcomLに印加される設定電圧VrefLよりも低い基準電圧Vrefを、L電圧設定用オペアンプOPVrefの非反転入力端子(+端子)に供給するものである。また、L電圧設定用オペアンプOPVrefは、可変抵抗Rvを介して負帰還接続されており、可変抵抗Rvの抵抗値に応じて出力電流を調整するものである。
【0024】
特に、本実施形態では、上述したように、電圧源VBが発生する基準電圧Vrefが設定電圧VrefLよりも低いため、L電圧設定用オペアンプOPVrefには低電圧系オペアンプが用いられる。低電圧系オペアンプは、高耐圧トランジスタでは必要な高耐圧化のため、トランジスタのチャネル領域に直接高電圧が印加されないようにするための抵抗成分がない低耐圧トランジスタで構成できるため、H側出力用オペアンプOPVcomHやL側出力用オペアンプOPVcomLのように高耐圧トランジスタから構成される高電圧系オペアンプと比較して、その実装面積は小さく消費電力も小さい。
【0025】
また、カレントミラー回路151は、入力側のトランジスタを流れる電流を出力側のトランジスタに伝播し、当該出力側のトランジスタを流れる電流を抵抗Rに印加することでL側出力用オペアンプOPVcomLの非反転入力端子(+端子)に設定電圧VrefLを印加するものである。なお、電圧変換の逓倍比率は、分圧で抵抗値を変えて逓倍の比率を変えることによって調整することができる。また、カレントミラー回路151を構成する入力側のトランジスタには低耐圧用トランジスタが用いられ、出力側のトランジスタには高耐圧用トランジスタが用いられる。
【0026】
また、クランプ回路153は、カレントミラー回路151の入力トランジスタのドレイン側に接続された高耐圧トランジスタであり、そのゲートは接地されている。当該クランプ回路153により、カレントミラー回路151へのドレイン電圧が低下することでクランプ回路153の上の低耐圧トランジスタTr1へ過電圧が印加されるのを防止することができる。
【0027】
次に、バイアス電流制御部105について説明する。バイアス電流制御部105は、H側出力用オペアンプOPVcomHおよびL側出力用オペアンプOPVcomLのバイアス電流を、タイミング制御部107によって決定されたタイミングに基づいて制御するものである。また、実際にバイアス電流が制御されるオペアンプは、出力スイッチ101を介して負荷が接続されていない非選択オペアンプである。本実施形態の駆動電圧制御装置には、従来のように発振防止用のコンデンサ(安定化容量)が設けられていないため、バイアス電流を制御して電圧利得を下げることにより非選択オペアンプの発振状態を回避している。
【0028】
以下、バイアス電流の制御に関して詳細に説明する。
上述したように、H側出力用オペアンプOPVcomHおよびL側出力用オペアンプOPVcomLは差動入力ステージと出力ステージの2ステージで構成されるが、バイアス電流制御部105は、(a)差動入力ステージのみ制限する方式と、(b)出力ステージのみ制限する方式と、(c)2ステージ制限する方式の3つの方式がある。
【0029】
(a)差動入力ステージのみ制限する方式
この場合、差動入力ステージを流れるバイアス電流が低減または停止するよう制御される。このとき、出力ステージにはバイアス電流が流れている。出力ステージは、液晶パネルや出力スイッチといった大負荷を駆動するため、比較的大きなW/Lサイズを備えている。このため、出力トランジスタには大きな寄生容量があり、出力ステージのバイアス電流が停止すると、通常動作する場合に寄生容量への充電に時間がかかり、動作速度が低下する。このため、差動入力ステージのバイアス電流のみ低減または停止することでオペアンプの電圧利得が低下し、また周波数補償の条件が安定化するため、発振しにくくなる。
【0030】
図3に、当該方式を実現するためのL側出力用オペアンプOPVcomLの回路図を示す。同図に示すように、L側出力用オペアンプOPVcomLは、バイアス電流低減回路301を差動入力ステージ側に備えて構成される。バイアス電流低減回路301は、インバータおよび複数のトランジスタから構成され、バイアス電流制御部105から送られたsave信号によってバイアス電流が低減するよう動作し、off信号によってバイアス電流を停止するよう動作するものである。なお、H側出力用オペアンプOPVcomHも、バイアス電流低減回路301を差動入力ステージ側に備えた同様の構成である。また、バイアス電流の低減および停止を組み合わせた方式ではなく、停止だけするといった方式であっても良い。
【0031】
(b)出力ステージのみ制限する方式
この場合、出力ステージを流れるバイアス電流が増加するよう制御される。このとき、差動入力ステージにはバイアス電流が流れているため、差動入力ステージに接続されているカレントミラー回路151が有する寄生容量の放電が回避される。無負荷での2ステージオペアンプの伝達関数には、2種類のポール周波数が存在する。差動入力ステージは低いポール周波数、出力ステージは高いポール周波数を決めている。出力ステージのバイアス電流を増加すると、出力ステージのインピーダンスが低下し、高いポール周波数がより高く移動する。これにより、位相が変化する周波数がより高くなり制御理論により位相マージンが大きくなることで発振防止が図れる。但し、カレントミラー回路151はオペアンプのスルーレートを決定する重要な負荷条件であるため、カレントミラー回路151の放電が行われると動作開始時立ち上がり、立ち下がり時間が制約される。
【0032】
図4に、当該方式を実現するためのL側出力用オペアンプOPVcomLの回路図を示す。同図に示すように、L側出力用オペアンプOPVcomLは、バイアス電流増加回路401を出力ステージ側に備えて構成される。バイアス電流増加回路401は、インバータおよび複数のトランジスタから構成され、バイアス電流制御部105から送られたboost信号によってバイアス電流が増加するよう動作するものである。なお、H側出力用オペアンプOPVcomHも、バイアス電流増加回路401を出力ステージ側に備えた同様の構成である。
【0033】
(c)2ステージ制限する方式
この場合、差動入力ステージおよび出力ステージを流れるバイアス電流が共に停止するよう制御される。このとき、各ステージに接続されている負荷の寄生容量は放電されるが、低消費電力化の効果が最も大きくなるため、解像度が小さく動作速度の遅い液晶表示パネル等では消費電力と動作速度の性能が高く維持されることとなる。
【0034】
図5に、当該方式を実現するためのL側出力用オペアンプOPVcomLの回路図を示す。同図に示すように、L側出力用オペアンプOPVcomLは、バイアス電流停止回路501を差動入力ステージ側に備えて構成される。バイアス電流停止回路501は、インバータおよびトランジスタから構成され、バイアス電流制御部105から送られたoff信号によってバイアス電流が停止するよう動作するものである。なお、H側出力用オペアンプOPVcomHも、バイアス電流停止回路501を差動入力ステージ側に備えた同様の構成である。また、バイアス電流の停止だけでなく低減と停止を組み合わせた方式でも良い。
【0035】
以上は、H側出力用オペアンプOPVcomHおよびL側出力用オペアンプOPVcomLのバイアス電流の制限に関する説明であったが、バイアス電流制御部105は、設定電圧発生部103内にあるL電圧設定用オペアンプOPVrefのバイアス電流を停止するよう制御しても良い。液晶表示パネル等の負荷を搭載した携帯電話等がスタンバイモードやスリープモードとなったときには、H側出力用オペアンプOPVcomHおよびL側出力用オペアンプOPVcomLのみならず、L電圧設定用オペアンプOPVrefも動作し続ける必要はない。したがって、バイアス電流制御部105は、Vset#off信号をL電圧設定用オペアンプOPVrefに供給することによって、L電圧設定用オペアンプOPVrefのバイアス電流を停止する。
【0036】
次に、タイミング制御部107について説明する。タイミング制御部107は、H側出力用オペアンプOPVcomHおよびL側出力用オペアンプOPVcomLの出力を切り替える出力スイッチ101の切替タイミングを制御するものである。なお、切替タイミングの設定は、レジスタ設定手段からの信号または外部信号に応じて行われる。また、タイミング制御部107によって決定されたタイミングはバイアス電流制御部105に通知される。
【0037】
以下、タイミング制御部107によって決定されたタイミングで駆動する本実施形態の駆動電圧制御装置の動作について詳細に説明する。なお、H側出力用オペアンプOPVcomHおよびL側出力用オペアンプOPVcomLは、バイアス電流制御部105からの制御によって、バイアス電流が通常に流れる「通常モード」、低減されたバイアス電流が流れる「小モード」、バイアス電流が停止した「オフモード」の3モードになり得る。
【0038】
まず、L側出力用オペアンプOPVcomLからH側出力用オペアンプOPVcomHへ切り替わる際の、また、H側出力用オペアンプOPVcomHからL側出力用オペアンプOPVcomLへ切り替わる際の出力スイッチ101の動作、バイアス電流制御部105から送られる信号および駆動電圧Vcomのタイミングについて、図6を参照して説明する。同図に示すように、負荷がL側出力用オペアンプOPVcomLに接続されている状態において、出力スイッチ101がH側出力用オペアンプOPVcomH側に切り替わる、すなわちスイッチSW1がオン状態になると、バイアス電流制御部105はH側出力用オペアンプOPVcomHに送っていたoff信号を停止するため、駆動電圧VcomはVcomLからVcomHへと遷移してH側出力用オペアンプOPVcomHは▲1▼通常モードになる。
【0039】
バイアス電流制御部105は、駆動電圧がVcomHレベルとなる所定時間後にH側出力用オペアンプOPVcomHへsave信号を送るため、H側出力用オペアンプOPVcomHのバイアス電流IbHは低減してH側出力用オペアンプOPVcomHは▲2▼小モードとなり、駆動電圧VcomはVcomHレベルを維持する。次に、所定時間後にバイアス電流制御部105がH側出力用オペアンプOPVcomHへ送っていたsave信号を停止してoff信号を送るため、バイアス電流IbHは停止し、H側出力用オペアンプOPVcomHは▲3▼オフモードとなる。なお、オフモードとなっても駆動電圧は、出力端子部に接続される負荷容量と寄生容量が出力電圧を保持するため、VcomHのままである。また、H側出力用オペアンプOPVcomHにoff信号が送られると同時に、バイアス電流制御部105はL側出力用オペアンプOPVcomLに送っていたoff信号を停止する。
【0040】
H側出力用オペアンプOPVcomHがオフモードになると、スイッチSW1はオフ状態となる。そして、所定時間の出力スイッチ切替期間▲4▼を経過した後、スイッチSW2がオン状態となる。なお、スイッチSW1がオンしてスイッチSW2がオンするまでの期間が1水平周期である。また、スイッチSW1がオフ状態となってからスイッチSW2がオン状態となる前にオペアンプOPVcomHがオフモードとなっても良い。
【0041】
スイッチSW2がオン状態になると駆動電圧VcomはVcomHからVcomLへと遷移して、L側出力用オペアンプOPVcomLは▲5▼通常モードになる。バイアス電流制御部105は、駆動電圧がVcomLレベルとなる所定時間経過後にL側出力用オペアンプOPVcomLへsave信号を送るため、L側出力用オペアンプOPVcomLのバイアス電流IbLは低減してL側出力用オペアンプOPVcomLは▲6▼小モードとなり、駆動電圧VcomはVcomLレベルを維持する。
【0042】
次に、所定時間後にバイアス電流制御部105がL側出力用オペアンプOPVcomLへ送っていたsave信号を停止してoff信号を送るため、バイアス電流IbLは停止し、L側出力用オペアンプOPVcomLは▲7▼オフモードとなる。なお、オフモードとなっても駆動電圧はVcomLのままである。また、L側出力用オペアンプOPVcomLにoff信号が送られると同時に、バイアス電流制御部105はH側出力用オペアンプOPVcomHに送っていたoff信号を停止する。
【0043】
L側出力用オペアンプOPVcomLがオフモードになると、スイッチSW2はオフ状態となる。そして、所定時間の出力スイッチ切替期間▲8▼を経過した後、スイッチSW1がオン状態となる。なお、スイッチSW2がオンしてスイッチSW1がオンするまでの期間が1水平周期である。
【0044】
このように、H側出力用オペアンプOPVcomHおよびL側出力用オペアンプOPVcomLは、1水平周期とびに1水平周期間で通常モード、小モード、オフモードとなり、本実施形態の駆動電圧制御装置は、負荷に対して1水平周期を単位として、駆動電圧VcomHまたはVcomLを負荷に供給する。なお、オフモード後の出力スイッチ切替期間▲4▼,▲8▼は、スイッチSW1,SW2が同時にオン状態となって各オペアンプOPVcomH,OPVcomLの出力端子同士が短絡するのを防止するために設けられている。
【0045】
なお、上記説明は、各オペアンプは通常モード、小モード、オフモードの3モードとなり得る場合について説明したが、通常モードと小モードの2モードまたは通常モードとオフモードの2モードであっても良い。通常モードと小モードの場合のタイミングチャートを図7に示し、通常モードとオフモードの場合のタイミングチャートを図8に示す。さらに、液晶表示パネル等の負荷を備えた携帯電話等がスタンバイモード状態またはスリープモード状態から通常状態に遷移するとき、バイアス電流制御部105は、設定電圧発生部103内のL電圧設定用オペアンプOPVrefを駆動する必要がある。図9に、スタンバイモード状態から通常状態に遷移するときのタイミングチャートを示す。
【0046】
以上説明したように、本実施形態の駆動電圧制御装置は、液晶表示パネル等の負荷が接続されていない非選択オペアンプが安定して動作するために、バイアス電流を制限することによって当該非選択オペアンプが発振しないよう制御している。したがって、従来設けられていた発振防止のためのコンデンサ(安定化容量)が不要となるため当該装置の実装面積を小さくできると共に、バイアス電流の制御(低減、停止)による低消費電力化も実現できる。
【0047】
また、L側出力用オペアンプOPVcomLに設定電圧VcomLを供給する設定電圧発生部103は、低電圧の基準電圧Vrefをカレントミラー回路151で高電圧に変換することにより設定電圧VcomLを生成しているため、カレントミラー回路151前段のL電圧設定用オペアンプOPVrefは低電圧系のものを用いることができる。低電圧系オペアンプは、高耐圧トランジスタでは必要な高耐圧化のための抵抗成分がない低耐圧トランジスタで構成できるため、高耐圧トランジスタから構成される高電圧系オペアンプと比較して、その実装面積は小さく消費電力も小さい。したがって、設定電圧発生部103、ひいては、本実施形態の駆動電圧制御装置の実装面積を小さくできると共に低消費電力化も実現できる。
【0048】
以下、本実施形態で説明した構成または動作以外の他の実施形態について説明する。
まず、本実施形態では、負荷が接続されていない非選択オペアンプが安定して動作するために、バイアス電流を制御することによって当該非選択オペアンプが発振しないよう制御しているが、他の実施形態として、各オペアンプの内部に位相補償回路を設けることによって非選択オペアンプの動作を安定化しても良い。図10に、位相補償回路が設けられたL側出力用オペアンプOPVcomLの内部回路図を示す。同図に示すように、位相補償回路601は複数系統のCR回路から構成され、少なくとも1つのCR回路は、オペアンプに負荷が接続されていない状態であっても当該オペアンプが発振しない出力インピーダンスとなるよう設計されている。
【0049】
この場合、特許請求の範囲の位相補償回路制御部に該当するバイアス電流制御部105は、各オペアンプOPVcomH,OPVcomLに設けられている位相補償回路601内のCD回路をタイミング制御部107によって決定されたタイミングに基づいて切り替え、負荷が接続されていない状態であっても発振しない位相補償条件を非選択オペアンプに設定する。例えば、比較的大きな容量値を持つ液晶表示パネルを駆動する場合は、液晶表示パネルの負荷容量が周波数特性を決定する極周波数となるため、オペアンプの位相補償回路601は位相補償容量を必要としない。一方、負荷が接続されていない状態では寄生容量のみとなるため、オペアンプには支配的な極周波数を作り出す位相補償容量を接続する。
【0050】
また、本実施形態では、出力スイッチ101が2つのオペアンプOPVcomH,OPVomLを切り替えているが、他の実施形態として、各オペアンプの出力ステージを流れるバイアス電流を停止して出力インピーダンスを高くすることによって2つのオペアンプOPVcomH,OPVomLを切り替えても良い。図11に、当該機能を実現可能なH側出力用オペアンプOPVcomH(a)およびL側出力用オペアンプOPVcomL(b)の内部回路図を示す。同図に示すように、各オペアンプOPVcomH,OPVcomLは、図5に示したバイアス電流停止回路501と同様の回路503を出力ステージ側に備え、当該回路503はバイアス電流制御部105から送られたoff信号によってバイアス電流が停止するよう動作する。
【0051】
したがって、当該他の実施形態では出力スイッチ101を設ける必要がないため、実装面積を小さくできる。また、各オペアンプは、出力スイッチ101の寄生容量を駆動するための消費電力を低減でき、出力インピーダンスの存在による直列抵抗成分の削減によって出力収束時間を短縮できる。さらに、出力をオフするとオペアンプは増幅回路として機能しなくなるため、発振することができなくなる。
【0052】
また、本実施形態では、設定電圧発生部103内のL電圧設定用オペアンプOPVrefの負帰還回路中には可変抵抗Rvが含まれているが、他の実施形態として、選択スイッチによって抵抗値を選択可能な構成としても良い。図12に、当該構成のL電圧設定用オペアンプOPVrefおよびその周辺の回路図を示す。選択スイッチを構成する各スイッチの基本形は、同図(b)に示すように、PchとNchのトランジスタを並列接続したCMOSによる構造である。しかしながら、負帰還回路に印加される電圧は基準電圧Vrefと略同電圧であり、かつ、基準電圧Vrefは低電圧であることから、図12(c)に示すように、各スイッチを片ch化(例えばNchのみ)することができる。したがって、選択スイッチの実装面積を小さくできると共に、選択スイッチの低消費電力化を実現することもできる。
【0053】
また、本実施形態において、設定電圧発生部103は、L側出力用オペアンプOPVcomLに供給される設定電圧VrefLを発生するものであるが、H側出力用オペアンプOPVcomHに供給される設定電圧VrefHを供給するものであっても良い。図13に、H側出力用オペアンプOPVcomH側に設定電圧発生部を設けた構成の駆動電圧制御装置を示す。同図に示すように、当該駆動電圧制御装置が有する設定電圧発生部103′はカレントミラー回路151を備えておらず、設定電圧VrefHはクランプ回路153のドレインから供給される。また、図14に示すように、L側出力用オペアンプOPVcomL側に設定電圧発生部103を設け、H側出力用オペアンプOPVcomH側に設定電圧発生部103′を設けた構成としても良い。
【0054】
また、本実施形態の駆動電圧制御装置は、駆動電圧Vcomを切り替えるために2つのオペアンプOPVcomH,OPVcomLを備えているが、他の実施形態として、オペアンプ1つで構成しても良い。図15に、1オペアンプで構成される駆動電圧制御装置の回路構成図を示す。同図に示すように、当該駆動電圧制御装置は、高耐圧で入出力がRail to Rail型のオペアンプOPVcomを1つ備え、オペアンプOPVcomの非反転入力端子(+端子)に供給される設定電圧を切り替える出力スイッチ101′をオペアンプOPVcomの入力側に備えている。このように、オペアンプを1つ減らすことができるため、その分実装面積を小さくできる。
【0055】
また、上述したように、H側出力用オペアンプOPVcomHおよびL側出力用オペアンプOPVcomLは高電圧系オペアンプであるが、各オペアンプに供給するバイアス電流を低耐圧の電流源(例えば、バンドギャップ電位発生手段)からクランプ回路153′を介して供給しても良い。したがって、低耐圧の電流源を高電圧系オペアンプのバイアス電流源として利用することができ、高電圧系オペアンプ用のバイアス電流源を特別に備える必要がなくなるため、その分実装面積を小さくできる。図16に、クランプ回路を介して低耐圧の電流源から高電圧系のオペアンプにバイアス電流を供給可能な回路図を示す。
【0056】
さらに、駆動電圧制御装置は、L電圧設定用オペアンプOPVrefの出力状態を外部からモニタできるよう、L電圧設定用オペアンプOPVrefの出力信号を出力する端子(図示せず)と、当該端子からの出力を有効にするトランジスタTr#testとを備えても良い。L電圧設定用オペアンプOPVrefの出力状態をモニタする際には、トランジスタTr#testをオン状態にして、端子に出力モニタ手段を接続すれば良い。図17に、L電圧設定用オペアンプOPVrefの出力状態を外部からモニタ可能な駆動電圧制御装置を示す。なお、当該装置が複数のL電圧設定用オペアンプOPVrefを備える場合、トランジスタを選択してオン状態にすることにより個別にモニタすることもできる。
【0057】
【発明の効果】
以上説明したように、本発明に係る駆動電圧制御装置によれば、オペアンプのバイアス電流を制御することによって、負荷が接続されていないオペアンプであっても発振を防止することができ、かつ、低消費電力化も実現できる。また、コンデンサ(安定化容量)が不要であるため当該装置の実装面積を小さくできる。
【図面の簡単な説明】
【図1】本発明の一実施形態に係る駆動電圧制御装置を示す回路構成図
【図2】(a)H側出力用オペアンプOPVcomHおよび(b)L側出力用オペアンプOPVcomLの内部回路図
【図3】差動入力ステージのみ制限する方式を実現するためのL側出力用オペアンプOPVcomLの回路図
【図4】出力ステージのみ制限する方式を実現するためのL側出力用オペアンプOPVcomLの回路図
【図5】2ステージ制限する方式を実現するためのL側出力用オペアンプOPVcomLの回路図
【図6】3モードの場合のタイミングチャート
【図7】通常モードと小モードの場合のタイミングチャート
【図8】通常モードとオフモードの場合のタイミングチャート
【図9】スタンバイモード状態から通常状態に遷移するときのタイミングチャート
【図10】位相補償回路が設けられたL側出力用オペアンプOPVcomLの内部回路図
【図11】高い出力インピーダンスを設定可能なH側出力用オペアンプOPVcomH(a)およびL側出力用オペアンプOPVcomL(b)の内部回路図
【図12】他の構成のL電圧設定用オペアンプOPVrefおよびその周辺の回路図
【図13】H側出力用オペアンプOPVcomH側に設定電圧発生部を設けた駆動電圧制御装置の回路構成図
【図14】L側出力用オペアンプOPVcomL側に設定電圧発生部103を設け、H側出力用オペアンプOPVcomH側に設定電圧発生部103′を設けた駆動電圧制御装置の回路構成図
【図15】1オペアンプで構成される駆動電圧制御装置の回路構成図
【図16】クランプ回路を介して低耐圧の電流源から高電圧系のオペアンプにバイアス電流を供給可能な回路図
【図17】L電圧設定用オペアンプOPVrefの出力状態を外部からモニタ可能な駆動電圧制御装置を示す回路構成図
【図18】従来の駆動電圧制御装置を示すブロック図
【符号の説明】
OPVcomH H側出力用オペアンプ
OPVcomL L側出力用オペアンプ
OPVcom Rail to Rail型のオペアンプ
OPVrefL 電圧設定用オペアンプ
Rv 可変抵抗
SW1,SW2 スイッチ
Tr1,Tr2 低耐圧トランジスタ
VB 電圧源
101,101′ 出力スイッチ
103,103′ 設定電圧発生部
105 バイアス電流制御部
107 タイミング制御部
151 カレントミラー回路
153 クランプ回路
201 差動入力ステージ
203 出力ステージ
301 バイアス電流低減回路
401 バイアス電流増加回路
501 バイアス電流停止回路
601 位相補償回路

Claims (9)

  1. 負荷を交流化駆動するための駆動電圧を制御する駆動電圧制御装置であって、
    H側の駆動電圧を出力するH側出力用オペアンプおよびL側の駆動電圧を出力するL側出力用オペアンプと、
    前記負荷と前記H側出力用オペアンプまたは前記L側出力用オペアンプとの接続を所定のタイミングで交互に切り替える出力スイッチと、
    前記出力スイッチの切替タイミングを制御するタイミング制御部と、
    前記H側出力用オペアンプおよび前記L側出力オペアンプのうち、前記出力スイッチを介して前記負荷に接続されない側の非選択オペアンプを流れるバイアス電流を、前記非選択オペアンプに相当するオペアンプが前記出力スイッチを介して前記負荷に接続されている場合のバイアス電流とは異なる電流値をとるよう、前記切替タイミングに基づいて制御するバイアス電流制御部と、を備えたことを特徴とする駆動電圧制御装置。
  2. 前記H側出力用オペアンプおよび前記L側出力用オペアンプの各々は差動入力ステージおよび出力ステージから成り、
    前記バイアス電流制御部は、
    前記H側出力用オペアンプおよび前記L側出力用オペアンプのうち、前記出力スイッチを介して前記負荷に接続されない側の非選択オペアンプに対するバイアス電流の制御を、前記非選択オペアンプの前記差動入力ステージを流れるバイアス電流を低減または停止することによって行うことを特徴とする請求項1記載の駆動電圧制御装置。
  3. 前記H側出力用オペアンプおよび前記L側出力用オペアンプの各々は差動入力ステージおよび出力ステージから成り、
    前記バイアス電流制御部は、
    前記H側出力用オペアンプおよび前記L側出力用オペアンプのうち、前記出力スイッチを介して前記負荷に接続されない側の非選択オペアンプに対するバイアス電流の制御を、前記非選択オペアンプの前記出力ステージを流れるバイアス電流を増加することによって行うことを特徴とする請求項1記載の駆動電圧制御装置。
  4. 前記H側出力用オペアンプおよび前記L側出力用オペアンプの各々は差動入力ステージおよび出力ステージから成り、
    前記バイアス電流制御部は、
    前記H側出力用オペアンプおよび前記L側出力用オペアンプのうち、前記出力スイッチを介して前記負荷に接続されない側の非選択オペアンプに対するバイアス電流の制御を、前記非選択オペアンプの前記差動入力ステージを流れるバイアス電流および前記非選択オペアンプの前記出力ステージを流れるバイアス電流を共に低減または停止することによって行うことを特徴とする請求項1記載の駆動電圧制御装置。
  5. 前記タイミング制御部は、
    前記出力スイッチが一方のオペアンプから他方のオペアンプへと前記負荷との接続を切り替える際に、前記負荷が前記H側出力用オペアンプおよび前記L側出力用オペアンプのいずれのオペアンプにも接続されない所定時間の出力スイッチ切替期間を挟んで切り替えを行うよう、前記出力スイッチの切替タイミングを制御することを特徴とする請求項1、2、3または4記載の駆動電圧制御装置。
  6. 負荷を交流化駆動するための駆動電圧を制御する駆動電圧制御装置であって、
    各々が、制御信号に応じて容量値または抵抗値を変更可能な位相補償回路を有するH側の駆動電圧を出力するH側出力用オペアンプおよびL側の駆動電圧を出力するL側出力用オペアンプと、
    前記負荷と前記H側出力用オペアンプまたは前記L側出力用オペアンプとの接続を所定のタイミングで交互に切り替える出力スイッチと、
    前記出力スイッチの切替タイミングを制御するタイミング制御部と、
    前記H側出力用オペアンプおよび前記L側出力オペアンプのうち、前記出力スイッチを介して前記負荷に接続されない側の非選択オペアンプの位相補償回路の容量値または抵抗値を、前記非選択オペアンプに相当するオペアンプが前記出力スイッチを介して前記負荷に接続されている場合の位相補償回路の容量値または抵抗値よりも大きくなるよう制御する位相補償回路制御部と、を備えたことを特徴とする駆動電圧制御装置。
  7. 負荷を交流化駆動するための駆動電圧を制御する駆動電圧制御装置であって、
    各々が差動入力ステージおよび出力ステージから成るH側の駆動電圧を出力するH側出力用オペアンプおよびL側の駆動電圧を出力するL側出力用オペアンプと、
    前記H側出力用オペアンプおよび前記L側出力用オペアンプのいずれかのオペアンプの出力ステージを流れるバイアス電流を停止するよう、切替タイミングに基づいて制御するバイアス電流制御部と、
    前記切替タイミングを出力することで、前記H側出力用オペアンプおよび前記L側出力用オペアンプのいずれかの出力により前記負荷を駆動するよう制御するタイミング制御部と、を備えたことを特徴とする駆動電圧制御装置。
  8. 前記H側出力用オペアンプまたは前記L側出力用オペアンプの少なくとも一方の入力に設定電圧を供給する電圧変換装置をさらに備え、
    前記電圧変換装置は、一定電圧を発生する電圧源と、
    負帰還回路に可変抵抗を備え、前記電圧源の出力電圧の振幅を調整するオペアンプと、
    前記オペアンプの出力電圧を高電圧に変換するカレントミラー回路と、を含み、
    前記オペアンプは低耐圧用トランジスタから構成された低電圧系オペアンプであることを特徴とする請求項1〜7のいずれか1項に記載の駆動電圧制御装置。
  9. 前記電圧変換装置が、前記カレントミラー回路の入力側のトランジスタへの過電圧の印加を防止するクランプ回路をさらに含むことを特徴とする請求項8記載の駆動電圧制御装置。
JP2002017099A 2002-01-25 2002-01-25 駆動電圧制御装置 Expired - Fee Related JP3707680B2 (ja)

Priority Applications (6)

Application Number Priority Date Filing Date Title
JP2002017099A JP3707680B2 (ja) 2002-01-25 2002-01-25 駆動電圧制御装置
NL1022472A NL1022472C2 (nl) 2002-01-25 2003-01-23 Aandrijfspanningsregelaar.
US10/350,421 US7119802B2 (en) 2002-01-25 2003-01-24 Driving voltage controller
TW092101604A TWI263125B (en) 2002-01-25 2003-01-24 A driving voltage controller
KR10-2003-0004821A KR20030064334A (ko) 2002-01-25 2003-01-24 구동 전압 제어 장치
CNB031285910A CN1215388C (zh) 2002-01-25 2003-01-25 驱动电压控制器

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2002017099A JP3707680B2 (ja) 2002-01-25 2002-01-25 駆動電圧制御装置

Publications (2)

Publication Number Publication Date
JP2003216256A JP2003216256A (ja) 2003-07-31
JP3707680B2 true JP3707680B2 (ja) 2005-10-19

Family

ID=27652913

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2002017099A Expired - Fee Related JP3707680B2 (ja) 2002-01-25 2002-01-25 駆動電圧制御装置

Country Status (6)

Country Link
US (1) US7119802B2 (ja)
JP (1) JP3707680B2 (ja)
KR (1) KR20030064334A (ja)
CN (1) CN1215388C (ja)
NL (1) NL1022472C2 (ja)
TW (1) TWI263125B (ja)

Families Citing this family (34)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100498489B1 (ko) * 2003-02-22 2005-07-01 삼성전자주식회사 면적을 감소시키는 구조를 가지는 lcd의 소스 구동 회로
US7907108B2 (en) * 2003-10-28 2011-03-15 Samsung Electroniccs Co., Ltd. Source driver circuits and methods providing reduced power consumption for driving flat panel displays
US7385581B2 (en) 2004-03-11 2008-06-10 Matsushita Electric Industrial Co., Ltd. Driving voltage control device, display device and driving voltage control method
US7420552B2 (en) 2004-03-16 2008-09-02 Matsushita Electric Industrial Co., Ltd. Driving voltage control device
JP4721728B2 (ja) * 2004-03-16 2011-07-13 パナソニック株式会社 駆動電圧制御装置
JP4484729B2 (ja) 2004-03-16 2010-06-16 パナソニック株式会社 駆動電圧生成装置および駆動電圧生成装置の制御方法
JP4515821B2 (ja) * 2004-05-25 2010-08-04 ルネサスエレクトロニクス株式会社 駆動回路、動作状態検出回路及び表示装置
GB0420051D0 (en) * 2004-09-10 2004-10-13 Koninkl Philips Electronics Nv Apparatus for driving matrix-type LCD panels and a liquid crystal display based thereon
JP4400403B2 (ja) 2004-10-06 2010-01-20 セイコーエプソン株式会社 電源回路、表示ドライバ、電気光学装置及び電子機器
CN100419839C (zh) * 2005-03-02 2008-09-17 立锜科技股份有限公司 操作被动矩阵式有机发光二极管显示器面板的方法及电路
KR101144009B1 (ko) * 2005-06-16 2012-05-09 엘지디스플레이 주식회사 정밀한 전압설정이 가능한 액정표시장치의 구동부
JP4964461B2 (ja) * 2005-12-13 2012-06-27 ティーピーオー、ホンコン、ホールディング、リミテッド 表示装置及びその容量性負荷の駆動回路
JP4901204B2 (ja) * 2005-12-13 2012-03-21 株式会社東芝 半導体集積回路装置
DE102005059761B4 (de) * 2005-12-14 2007-12-06 Siemens Ag Antriebssystem für ein Wasserfahrzeug
JP4572170B2 (ja) * 2006-01-30 2010-10-27 Okiセミコンダクタ株式会社 出力回路及びこれを用いた表示装置
KR100804631B1 (ko) 2006-05-12 2008-02-20 삼성전자주식회사 공통 전압 생성방법, 공통전압 생성회로 및 액정 디스플레이 장치
JP4653046B2 (ja) * 2006-09-08 2011-03-16 株式会社リコー 差動増幅回路、差動増幅回路を使用したボルテージレギュレータ及び差動増幅回路の動作制御方法
JP2008122567A (ja) 2006-11-10 2008-05-29 Nec Electronics Corp データドライバ及び表示装置
US20080143697A1 (en) * 2006-12-13 2008-06-19 Tomokazu Kojima Drive voltage control device
JP4512647B2 (ja) * 2008-03-03 2010-07-28 Okiセミコンダクタ株式会社 画像表示装置の駆動装置
KR101465606B1 (ko) * 2008-04-29 2014-11-28 삼성전자주식회사 적은 면적과 높은 효율을 갖는 공통 전압발생기, 이를포함하는 디스플레이 장치, 및 공통 전압 발생방법
JP4846819B2 (ja) * 2009-04-13 2011-12-28 ルネサスエレクトロニクス株式会社 データドライバ及び表示装置
JP2012113072A (ja) * 2010-11-24 2012-06-14 Jvc Kenwood Corp 液晶表示装置及びその駆動方法
WO2014084153A1 (en) * 2012-11-28 2014-06-05 Semiconductor Energy Laboratory Co., Ltd. Display device
CN103870869B (zh) * 2012-12-12 2017-03-29 上海华虹宏力半导体制造有限公司 Rfid标签的上电复位电路
CA2845247C (en) * 2013-03-15 2015-05-12 Wilson Electronics, Llc Verifying and mitigating oscillation in amplifiers
CN103722274B (zh) * 2013-12-27 2015-05-13 深圳华意隆电气股份有限公司 一种镜像电流电压采样反馈双环控制熔化极气体保护焊机
CN104392688B (zh) * 2014-12-15 2017-08-08 合肥京东方光电科技有限公司 源极驱动器及其驱动方法、阵列基板、显示装置
CN107482586A (zh) * 2017-08-23 2017-12-15 苏州麦喆思科电子有限公司 一种开关电源的过载保护电路
CN108469697B (zh) * 2018-05-14 2021-06-15 昆山国显光电有限公司 显示面板和显示装置
CN108919879B (zh) * 2018-07-13 2020-06-09 坎德拉(深圳)科技创新有限公司 电压变换电路
US20200152115A1 (en) * 2018-11-08 2020-05-14 Novatek Microelectronics Corp. Source driver and related selector
CN110880293B (zh) * 2019-12-09 2021-04-06 合肥视涯技术有限公司 像素补偿电路、显示面板和像素补偿方法
US11431334B2 (en) 2020-04-06 2022-08-30 Analog Devices International Unlimited Company Closed loop switch control system and method

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS62218943A (ja) * 1986-03-19 1987-09-26 Sharp Corp 液晶表示装置
US5254880A (en) * 1988-05-25 1993-10-19 Hitachi, Ltd. Large scale integrated circuit having low internal operating voltage
EP0355501B1 (de) * 1988-08-16 1994-02-16 Siemens Aktiengesellschaft Bipolartransistor als Schutzelement für integrierte Schaltungen
JP2723547B2 (ja) 1988-08-18 1998-03-09 日本電気アイシーマイコンシステム株式会社 定電流回路
JP3288142B2 (ja) * 1992-10-20 2002-06-04 富士通株式会社 液晶表示装置およびその駆動方法
FR2734674B1 (fr) * 1995-05-24 1997-08-14 Sgs Thomson Microelectronics Dispositif d'ecretage
JP2977047B2 (ja) 1995-06-09 1999-11-10 インターナシヨナル・ビジネス・マシーンズ・コーポレーシヨン 液晶表示パネル駆動装置
KR100326878B1 (ko) * 1997-08-05 2002-05-09 니시무로 타이죠 증폭회로
JPH11119741A (ja) 1997-10-15 1999-04-30 Hitachi Ltd 液晶表示装置およびそれに用いられるデータドライバ
US6163216A (en) * 1998-12-18 2000-12-19 Texas Instruments Tucson Corporation Wideband operational amplifier
JP3981539B2 (ja) * 2001-08-28 2007-09-26 Necエレクトロニクス株式会社 半導体集積回路装置

Also Published As

Publication number Publication date
TWI263125B (en) 2006-10-01
NL1022472C2 (nl) 2008-03-18
JP2003216256A (ja) 2003-07-31
US7119802B2 (en) 2006-10-10
CN1215388C (zh) 2005-08-17
CN1453675A (zh) 2003-11-05
TW200302961A (en) 2003-08-16
KR20030064334A (ko) 2003-07-31
US20030151581A1 (en) 2003-08-14
NL1022472A1 (nl) 2003-07-28

Similar Documents

Publication Publication Date Title
JP3707680B2 (ja) 駆動電圧制御装置
US11876510B2 (en) Load driver
US7196701B2 (en) Driving apparatus for display device
US8004213B2 (en) Power supply, light emission control device and display device
US20120019502A1 (en) Source driver for a liquid crystal display device and liquid crystal display device using the same
US9305506B2 (en) VCOM amplifier with transient assist circuit
JP3656495B2 (ja) Dc−dc昇圧方法及びそれを用いた電源回路
US6476591B2 (en) Power supply device for driving liquid crystal, liquid crystal device and electronic equipment using the same
JP2004032603A (ja) 差動回路と増幅回路及び該増幅回路を用いた表示装置
US9330624B1 (en) VCOM amplifier with fast-switching gain
US7990373B2 (en) Power supply circuit for liquid crystal display device and liquid crystal display device using the same
US6897716B2 (en) Voltage generating apparatus including rapid amplifier and slow amplifier
JP2010130135A (ja) オーディオ信号処理回路およびチャージポンプ回路の制御方法
KR20100125077A (ko) 승압 전압 발생 회로 및 이를 구비하는 디스플레이 장치
JP2004127077A (ja) バイアス電位発生回路
JPH07134573A (ja) 表示駆動装置
JP4582858B2 (ja) 液晶表示装置
JP2005173245A (ja) 電源装置、液晶表示装置
JP2004219886A (ja) 共通電位反転回路
JP2002156947A (ja) 液晶表示インタフェース回路
JP2000134952A (ja) 圧電トランスの駆動装置

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20031211

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20050208

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20050216

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20050401

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20050518

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20050705

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20050727

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20050728

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080812

Year of fee payment: 3

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090812

Year of fee payment: 4

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090812

Year of fee payment: 4

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100812

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110812

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110812

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120812

Year of fee payment: 7

LAPS Cancellation because of no payment of annual fees