JP3037476B2 - Atmセル組立・分解方式 - Google Patents
Atmセル組立・分解方式Info
- Publication number
- JP3037476B2 JP3037476B2 JP21565791A JP21565791A JP3037476B2 JP 3037476 B2 JP3037476 B2 JP 3037476B2 JP 21565791 A JP21565791 A JP 21565791A JP 21565791 A JP21565791 A JP 21565791A JP 3037476 B2 JP3037476 B2 JP 3037476B2
- Authority
- JP
- Japan
- Prior art keywords
- cell
- communication node
- atm
- frame
- time
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L12/00—Data switching networks
- H04L12/54—Store-and-forward switching systems
- H04L12/56—Packet switching systems
- H04L12/5601—Transfer mode dependent, e.g. ATM
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04Q—SELECTING
- H04Q11/00—Selecting arrangements for multiplex systems
- H04Q11/04—Selecting arrangements for multiplex systems for time-division multiplexing
- H04Q11/0428—Integrated services digital network, i.e. systems for transmission of different types of digitised signals, e.g. speech, data, telecentral, television signals
- H04Q11/0478—Provisions for broadband connections
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L12/00—Data switching networks
- H04L12/54—Store-and-forward switching systems
- H04L12/56—Packet switching systems
- H04L12/5601—Transfer mode dependent, e.g. ATM
- H04L2012/5638—Services, e.g. multimedia, GOS, QOS
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L12/00—Data switching networks
- H04L12/54—Store-and-forward switching systems
- H04L12/56—Packet switching systems
- H04L12/5601—Transfer mode dependent, e.g. ATM
- H04L2012/5638—Services, e.g. multimedia, GOS, QOS
- H04L2012/5646—Cell characteristics, e.g. loss, delay, jitter, sequence integrity
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L12/00—Data switching networks
- H04L12/54—Store-and-forward switching systems
- H04L12/56—Packet switching systems
- H04L12/5601—Transfer mode dependent, e.g. ATM
- H04L2012/5638—Services, e.g. multimedia, GOS, QOS
- H04L2012/5646—Cell characteristics, e.g. loss, delay, jitter, sequence integrity
- H04L2012/5652—Cell construction, e.g. including header, packetisation, depacketisation, assembly, reassembly
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L49/00—Packet switching elements
- H04L49/50—Overload detection or protection within a single switching element
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L49/00—Packet switching elements
- H04L49/50—Overload detection or protection within a single switching element
- H04L49/501—Overload detection
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L49/00—Packet switching elements
- H04L49/55—Prevention, detection or correction of errors
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Data Exchanges In Wide-Area Networks (AREA)
- Use Of Switch Circuits For Exchanges And Methods Of Control Of Multiplex Exchanges (AREA)
- Communication Control (AREA)
Description
【0001】
【産業上の利用分野】本発明はHDLC系データをAT
Mセルにて転送するATM通信システムにおけるセル組
立・分解方式に関する。
Mセルにて転送するATM通信システムにおけるセル組
立・分解方式に関する。
【0002】コンピュータシステム(ホスト,ワークス
テーション,パーソナル・コンピュータ等)ではレイヤ
構成をとる通信プロトコルを一般的に使用しており,レ
イヤ2としてはHDLC(High-level Data LinkContro
l procedure )系手順が主流となっている。HDLC系
データは,具体的には,例えばフラグによりフレームを
識別するLAPB,LAPD,SNA(IBM),FN
A(富士通)等がある。
テーション,パーソナル・コンピュータ等)ではレイヤ
構成をとる通信プロトコルを一般的に使用しており,レ
イヤ2としてはHDLC(High-level Data LinkContro
l procedure )系手順が主流となっている。HDLC系
データは,具体的には,例えばフラグによりフレームを
識別するLAPB,LAPD,SNA(IBM),FN
A(富士通)等がある。
【0003】コンピュータシステム間は,回線交換網,
パケット交換機網あるいは専用線網により広域に接続さ
れているが,音声,コンピュータデータ,画像データ等
の低速から高速までのマルチメディアを扱う次世代網と
してATM(Asynchronous Transfer Mode: 非同期転送
モード)網実現に向けて開発が進められている。
パケット交換機網あるいは専用線網により広域に接続さ
れているが,音声,コンピュータデータ,画像データ等
の低速から高速までのマルチメディアを扱う次世代網と
してATM(Asynchronous Transfer Mode: 非同期転送
モード)網実現に向けて開発が進められている。
【0004】ATM網のサービスが提供されはじめて
も,既存網に普及している端末はしばらくの間(10年
以上)は使用されることが予想され,その場合にはエン
ド−エンドの伝送遅延を小さくするためHDLC系フレ
ームとATMセルの効率的な変換(ATMセル組立・分
解)が必要となる。
も,既存網に普及している端末はしばらくの間(10年
以上)は使用されることが予想され,その場合にはエン
ド−エンドの伝送遅延を小さくするためHDLC系フレ
ームとATMセルの効率的な変換(ATMセル組立・分
解)が必要となる。
【0005】
【従来の技術】図6は従来の通信プロトコルの説明図で
ある。図6のA.は,通信プロトコルのOSI(Open S
ystems Interconnection) 参照モデルであり,レイヤ1
〜レイヤ7の各層についてプロトコルが定められてい
る。
ある。図6のA.は,通信プロトコルのOSI(Open S
ystems Interconnection) 参照モデルであり,レイヤ1
〜レイヤ7の各層についてプロトコルが定められてい
る。
【0006】図6のB.は,通信システムにおけるレイ
ヤの構成を示す。この通信システムは回線交換網,専用
線網の例であり,コンピュータシステム間に設けられた
各通信ノードは,TDM(時分割多重装置)やPBX
(私設交換機)の例である。
ヤの構成を示す。この通信システムは回線交換網,専用
線網の例であり,コンピュータシステム間に設けられた
各通信ノードは,TDM(時分割多重装置)やPBX
(私設交換機)の例である。
【0007】この通信システムでは,コンピュータシス
テム(または端末)においてレイヤ1〜7について処理
を行い,各通信ノードはレイヤ1について処理を行う。
図6のC.にはOSI参照モデルのレイヤ2(データリ
ンク層)についてデータリンク・プロトコルの代表例で
あるHDLCの標準のフレーム構成を示す。図に示すよ
うに,このフレームは,F(フラグ部),A(アドレス
部),C(制御部),I(情報部)及びFCS(フレー
ム検査部)とで構成される。
テム(または端末)においてレイヤ1〜7について処理
を行い,各通信ノードはレイヤ1について処理を行う。
図6のC.にはOSI参照モデルのレイヤ2(データリ
ンク層)についてデータリンク・プロトコルの代表例で
あるHDLCの標準のフレーム構成を示す。図に示すよ
うに,このフレームは,F(フラグ部),A(アドレス
部),C(制御部),I(情報部)及びFCS(フレー
ム検査部)とで構成される。
【0008】図7は従来のATMによるHDLCデータ
の通信の説明図である。図7のA.はATM通信プロト
コルの構成を示し,物理層及びATM層はレイヤ1に該
当し,アダプテーション層がレイヤ1とレイヤ2に関係
する層である。そのATMのセル形式は,B.に示され
るように,合計53オクテット(1オクテット=8ビッ
ト)で固定しており,先頭の1〜5オクテットがATM
ヘッダ,6,7オクテットがアダプテーションヘッダ,
8〜51オクテットが情報部,52,53オクテットが
アダプテーショントレイラである。ATMヘッダはAT
Mセルのルーティング情報等の制御情報で構成され,ア
ダプテーションヘッダとアダプテーショントレイラは転
送,及び相手先におけるセル分解のための制御情報を含
む。
の通信の説明図である。図7のA.はATM通信プロト
コルの構成を示し,物理層及びATM層はレイヤ1に該
当し,アダプテーション層がレイヤ1とレイヤ2に関係
する層である。そのATMのセル形式は,B.に示され
るように,合計53オクテット(1オクテット=8ビッ
ト)で固定しており,先頭の1〜5オクテットがATM
ヘッダ,6,7オクテットがアダプテーションヘッダ,
8〜51オクテットが情報部,52,53オクテットが
アダプテーショントレイラである。ATMヘッダはAT
Mセルのルーティング情報等の制御情報で構成され,ア
ダプテーションヘッダとアダプテーショントレイラは転
送,及び相手先におけるセル分解のための制御情報を含
む。
【0009】図7のC.は,ATM網におけるHDLC
データの通信を表し,コンピュータシステムは,物理
層,HDLC層(データリンク層)及びそれより上位の
各層を処理し,各通信ノードでは物理層,ATM層につ
いて処理を行い,特にエッジ通信ノード(発・着通信ノ
ード)では更にアダプテーション層について処理を行う
(ATMセル組立・分解機能を実行する)。
データの通信を表し,コンピュータシステムは,物理
層,HDLC層(データリンク層)及びそれより上位の
各層を処理し,各通信ノードでは物理層,ATM層につ
いて処理を行い,特にエッジ通信ノード(発・着通信ノ
ード)では更にアダプテーション層について処理を行う
(ATMセル組立・分解機能を実行する)。
【0010】図8はATM通信網における従来のATM
セル組立・分解の説明図である。図8のA.はHDLC
データを処理する通信ノードで実行されるATMセル組
立・分解の内容を示す。すなわち,コンピュータシステ
ムから送信されたHDLCのフレームは,通信ノードに
入力するとフラグ部(F)を削除すると共に,その後の
各データ(A.C,I,FCS)を,44オクテットず
つ分割して,各44オクテットに対して上記図7のB.
に示す構成のATMセルを構成する。すなわち,ATM
ヘッダ,アダプテーションヘッダ,44オクテットのデ
ータ及びアダプテーショントレイラとで構成する。原フ
レームのフラグを除いたデータが,複数個のセルに組立
てられる長さを持つ場合, 組立られた各ATMセルは,
アダプテーション情報として,先頭セル(BOM:Begi
nning Of Message),中間セル( COM:Contiunuos Of
Message),最終セル(EOM:EndOf Message) の何れ
であるかを表す情報が格納される。
セル組立・分解の説明図である。図8のA.はHDLC
データを処理する通信ノードで実行されるATMセル組
立・分解の内容を示す。すなわち,コンピュータシステ
ムから送信されたHDLCのフレームは,通信ノードに
入力するとフラグ部(F)を削除すると共に,その後の
各データ(A.C,I,FCS)を,44オクテットず
つ分割して,各44オクテットに対して上記図7のB.
に示す構成のATMセルを構成する。すなわち,ATM
ヘッダ,アダプテーションヘッダ,44オクテットのデ
ータ及びアダプテーショントレイラとで構成する。原フ
レームのフラグを除いたデータが,複数個のセルに組立
てられる長さを持つ場合, 組立られた各ATMセルは,
アダプテーション情報として,先頭セル(BOM:Begi
nning Of Message),中間セル( COM:Contiunuos Of
Message),最終セル(EOM:EndOf Message) の何れ
であるかを表す情報が格納される。
【0011】原フレームのフラグを除いたデータ長が,
1個のATMセルに収容できる長さ(44オクテット以
内)である場合,単一セル(SSM:Single Segment o
f Message)を表す情報が格納される。
1個のATMセルに収容できる長さ(44オクテット以
内)である場合,単一セル(SSM:Single Segment o
f Message)を表す情報が格納される。
【0012】ATM網を介する通信におけるHDLCフ
レームからのATMセル組立・分解に関しては実用化さ
れていないので具体例はないが,既存の通信技術を応用
すると,図8のB.のような方法が考えられる。
レームからのATMセル組立・分解に関しては実用化さ
れていないので具体例はないが,既存の通信技術を応用
すると,図8のB.のような方法が考えられる。
【0013】図8のB.において,70は送信側のコン
ピュータシステム,71は送信側の通信ノード,72は
受信側の通信ノード,73は受信側のコンピュータシス
テムである。
ピュータシステム,71は送信側の通信ノード,72は
受信側の通信ノード,73は受信側のコンピュータシス
テムである。
【0014】送信側の通信ノード71のセル組立部71
1は,HDLC系フレームを固定長のATMセルに変換
し,1フレームをコンピュータシステムから受信後AT
Mセル組立を開始する。また,受信側の通信ノード72
のセル分解部721は,ATMセルを分解してHDLC
系フレームに変換し,1フレーム分のATMセルを受信
後ATMセル分解を開始する。
1は,HDLC系フレームを固定長のATMセルに変換
し,1フレームをコンピュータシステムから受信後AT
Mセル組立を開始する。また,受信側の通信ノード72
のセル分解部721は,ATMセルを分解してHDLC
系フレームに変換し,1フレーム分のATMセルを受信
後ATMセル分解を開始する。
【0015】この例では,コンピュータシステム70か
ら256オクテットのHDLCフレームを回線速度2.
4Kbpsで送信するものとする。送信側の通信ノード
71のフレーム受信部710は,このフレームを全部受
け取った後で,セル組立部711に対してセル組立を開
始する。従って,256 ×8 /2.4 Kbps=853ms(ミリセコ
ンド) 後にATMセルの組立が開始される。組立てられ
た各ATMセルは先頭のものから順次セル送信部712
から回線に送出される。
ら256オクテットのHDLCフレームを回線速度2.
4Kbpsで送信するものとする。送信側の通信ノード
71のフレーム受信部710は,このフレームを全部受
け取った後で,セル組立部711に対してセル組立を開
始する。従って,256 ×8 /2.4 Kbps=853ms(ミリセコ
ンド) 後にATMセルの組立が開始される。組立てられ
た各ATMセルは先頭のものから順次セル送信部712
から回線に送出される。
【0016】ATMセルは送信側の通信ノード71から
送出された後,他の通信ノードを中継される等の経路を
通って受信側の通信ノード72のセル受信部720で受
信される。ATMセルはATM網の各通信ノードを通過
する毎にATMスイッチを構成するバッファへの書き込
みと読み出しが行われる。この時,各バッファは各種の
呼を多重にスイッチするため,ATMセルがノードを通
過するのに要する時間は厳密には一定していず,その時
間は通過するATMスイッチの段数およびバッファに滞
留中のセル数に応じて変化する。
送出された後,他の通信ノードを中継される等の経路を
通って受信側の通信ノード72のセル受信部720で受
信される。ATMセルはATM網の各通信ノードを通過
する毎にATMスイッチを構成するバッファへの書き込
みと読み出しが行われる。この時,各バッファは各種の
呼を多重にスイッチするため,ATMセルがノードを通
過するのに要する時間は厳密には一定していず,その時
間は通過するATMスイッチの段数およびバッファに滞
留中のセル数に応じて変化する。
【0017】従って,同じフレームに属する各ATMセ
ルの相互の間隔は,送信した時と受信側の通信ノード7
2のセル受信部720に到着した時では,同じではなく
ゆらぎが生じる。このような網内ゆらぎの発生に対応す
るには,最大の網内ゆらぎ時間を想定して,セル受信部
720において先頭のセルが到着した後網内ゆらぎ最大
時間Amx(ms)だけ待機して1フレーム内の全セル
を受信後,セル分解部721におけるセルの分解を開始
する方法が用いられる。こうすれば,セルを分解して元
のフレームに変換(フラグを挿入)した時,全てのAT
Mセルを受信でき,連続した1つのフレームがフレーム
送信部722から受信側のコンピュータシステム73に
送信することができる。
ルの相互の間隔は,送信した時と受信側の通信ノード7
2のセル受信部720に到着した時では,同じではなく
ゆらぎが生じる。このような網内ゆらぎの発生に対応す
るには,最大の網内ゆらぎ時間を想定して,セル受信部
720において先頭のセルが到着した後網内ゆらぎ最大
時間Amx(ms)だけ待機して1フレーム内の全セル
を受信後,セル分解部721におけるセルの分解を開始
する方法が用いられる。こうすれば,セルを分解して元
のフレームに変換(フラグを挿入)した時,全てのAT
Mセルを受信でき,連続した1つのフレームがフレーム
送信部722から受信側のコンピュータシステム73に
送信することができる。
【0018】
【発明が解決しようとする課題】上記した従来例によれ
ば,ATMセル組立・分解に必要な時間は,エンド・エ
ンドの遅延時間が増大させ,コンピュータシステム間で
のアプリケーション(OSIの上位レイヤ)の通信・処
理時間を増大させるという問題があった。
ば,ATMセル組立・分解に必要な時間は,エンド・エ
ンドの遅延時間が増大させ,コンピュータシステム間で
のアプリケーション(OSIの上位レイヤ)の通信・処
理時間を増大させるという問題があった。
【0019】本発明はATMセル組立・分解のゆらぎ吸
収を実現しつつその組立・分解時間を短縮し,エンド・
エンド間の遅延時間を小さくすることができるATMセ
ル組立・分解方式を提供することを目的とする。
収を実現しつつその組立・分解時間を短縮し,エンド・
エンド間の遅延時間を小さくすることができるATMセ
ル組立・分解方式を提供することを目的とする。
【0020】
【課題を解決するための手段】図1は本発明の原理構成
図である。図1において,1は通信ノード,2は送信
部,3はセル組立制御部,4はフレーム受信バッファ,
5はセル組立バッファ,6はセル送信バッファ,7は受
信部,8はフレーム送信バッファ,9はセル分解バッフ
ァ,10はセル受信バッファ,11はセル分解制御部,
12はゆらぎ吸収算出手段,13はテーブルであり,図
1の左側は回線を介してコンピュータシステム等の端末
へ接続され,右側は他の通信ノードを含むATM網へ接
続されている。
図である。図1において,1は通信ノード,2は送信
部,3はセル組立制御部,4はフレーム受信バッファ,
5はセル組立バッファ,6はセル送信バッファ,7は受
信部,8はフレーム送信バッファ,9はセル分解バッフ
ァ,10はセル受信バッファ,11はセル分解制御部,
12はゆらぎ吸収算出手段,13はテーブルであり,図
1の左側は回線を介してコンピュータシステム等の端末
へ接続され,右側は他の通信ノードを含むATM網へ接
続されている。
【0021】本発明は端末から送られてくるHDLCフ
レームの先頭の1セル分を受信するとATMセル組立を
開始し,受信側のセル分解部では,網内ゆらぎ最大時間
及び受信側の端末の回線速度を考慮して端末へのデータ
送信を開始することによりATMセルの組立・分解時間
を少なくする。
レームの先頭の1セル分を受信するとATMセル組立を
開始し,受信側のセル分解部では,網内ゆらぎ最大時間
及び受信側の端末の回線速度を考慮して端末へのデータ
送信を開始することによりATMセルの組立・分解時間
を少なくする。
【0022】
【作用】端末からATMの通信ノード1へHDLCのフ
レームを送信すると,通信ノード1の送信部2のフレー
ム受信バッファ4に入力する。フレーム受信バッファ4
に1セル長に対応するデータ(フラグ除去したデータ)
が格納されたことをセル組立制御部3の1セル長検出手
段3aで検出するとセル組立バッファ5においてセル組
立が行われ,組立てられたセルはセル送信バッファ6か
らATM網へ送信される。フレーム内の後続する各デー
タについてセルの組立が順次実行される。
レームを送信すると,通信ノード1の送信部2のフレー
ム受信バッファ4に入力する。フレーム受信バッファ4
に1セル長に対応するデータ(フラグ除去したデータ)
が格納されたことをセル組立制御部3の1セル長検出手
段3aで検出するとセル組立バッファ5においてセル組
立が行われ,組立てられたセルはセル送信バッファ6か
らATM網へ送信される。フレーム内の後続する各デー
タについてセルの組立が順次実行される。
【0023】相手側の端末が収容されている受信側の通
信ノードでは,図1の受信部7でATMセルを受信す
る。この受信側の通信ノードの受信部7は送信側の通信
ノードから受信側の通信ノードに対しパス設定(あるい
は呼設定)が行われる時に,送信側の通信ノードから受
信側の通信ノードに達するまでの経路に基づいて,AT
Mセルが通過するATMスイッチの段数等から最大ゆら
ぎ時間(Amxとする)が判別され,その最大ゆらぎ時
間(Amx)をテーブル13に格納する。また受信側の
端末と受信側通信ノード間の回線速度は既知であるか
ら,その回線により1セルを伝送するのに要する時間を
判別でき,その1セル送信時間(tとする)もテーブル
13に格納する。
信ノードでは,図1の受信部7でATMセルを受信す
る。この受信側の通信ノードの受信部7は送信側の通信
ノードから受信側の通信ノードに対しパス設定(あるい
は呼設定)が行われる時に,送信側の通信ノードから受
信側の通信ノードに達するまでの経路に基づいて,AT
Mセルが通過するATMスイッチの段数等から最大ゆら
ぎ時間(Amxとする)が判別され,その最大ゆらぎ時
間(Amx)をテーブル13に格納する。また受信側の
端末と受信側通信ノード間の回線速度は既知であるか
ら,その回線により1セルを伝送するのに要する時間を
判別でき,その1セル送信時間(tとする)もテーブル
13に格納する。
【0024】セル受信バッファ10に先頭のセル(BO
M)が受信されると,セル分解制御部11ではゆらぎ吸
収算出手段12において,前記の最大ゆらぎ時間(Am
x−t)の演算を行い,演算結果として得られた時間後
にセル分解バッファ9においてセル分解を開始させる。
この(Amx−t)の時間にフレーム送出を開始する
と,最大ゆらぎ時間Amx内に最後のセルが到着して,
セル分解と送信を行うことができる。
M)が受信されると,セル分解制御部11ではゆらぎ吸
収算出手段12において,前記の最大ゆらぎ時間(Am
x−t)の演算を行い,演算結果として得られた時間後
にセル分解バッファ9においてセル分解を開始させる。
この(Amx−t)の時間にフレーム送出を開始する
と,最大ゆらぎ時間Amx内に最後のセルが到着して,
セル分解と送信を行うことができる。
【0025】送信側の通信ノードが1フレームのデータ
全体を単一セル(SSM)で送信した場合は,受信部7
で即座にATMセル分解を行い受信端末へデータ転送を
開始する。
全体を単一セル(SSM)で送信した場合は,受信部7
で即座にATMセル分解を行い受信端末へデータ転送を
開始する。
【0026】
【実施例】図2はATMのネットワークの実施例構成
図,図3はATMセル分解部の実施例構成図,図4はA
TMセルが複数個で構成するフレームの伝送の例,図5
はATMセルが1個で構成するフレームの伝送の例であ
る。
図,図3はATMセル分解部の実施例構成図,図4はA
TMセルが複数個で構成するフレームの伝送の例,図5
はATMセルが1個で構成するフレームの伝送の例であ
る。
【0027】図2において,20はATM網の制御及び
管理を行うネットワークサービスプロセッサ(NS
P),21は送信側の端末を収容する通信ノード(#
1),中継用の通信ノード(#2)及び受信側の通信ノ
ード(#3)の3つの通信ノードを示す。また,22は
各ノード内で端末からのフレームや,他ノードからのA
TMセルを入力する入力部,23はスイッチング部,2
4は端末へフレームを送信したり,他の通信ノードへA
TMセルを送信する出力部,25は通信ノード内の各部
の制御及び他通信ノードと接続制御を行う装置制御部,
26はATMセル伝送路,27はノード間制御信号路,
28は送信側端末,29は受信側端末を表す。
管理を行うネットワークサービスプロセッサ(NS
P),21は送信側の端末を収容する通信ノード(#
1),中継用の通信ノード(#2)及び受信側の通信ノ
ード(#3)の3つの通信ノードを示す。また,22は
各ノード内で端末からのフレームや,他ノードからのA
TMセルを入力する入力部,23はスイッチング部,2
4は端末へフレームを送信したり,他の通信ノードへA
TMセルを送信する出力部,25は通信ノード内の各部
の制御及び他通信ノードと接続制御を行う装置制御部,
26はATMセル伝送路,27はノード間制御信号路,
28は送信側端末,29は受信側端末を表す。
【0028】上記ATMセル伝送路26とノード間制御
信号路27は同一の線路上に多重化されている。また,
図示されてないが入力部22にはATMセル組立部,出
力部24にはATMセル分解部が設けられている。
信号路27は同一の線路上に多重化されている。また,
図示されてないが入力部22にはATMセル組立部,出
力部24にはATMセル分解部が設けられている。
【0029】送信側の#1の通信ノード21(以下,通
信ノード#1という,他の通信ノードについても同様)
のネットワークサービスプロセッサ20には,予め各通
信ノード#1〜#3に関する情報(各通信ノード内のゆ
らぎ時間等)がコマンドにより設定されており(図2の
),この情報は各ノードの装置制御部25に初期設定
時に転送され各ノード毎に保持される(図2の,
)。また各通信ノードに接続する端末の回線速度(端
末と通信ノード間の回線種別)は,端末が収容されてい
る通信ノードに設定して保持してもよいが,上記通信ノ
ードに関する情報と同様に扱ってもよい。
信ノード#1という,他の通信ノードについても同様)
のネットワークサービスプロセッサ20には,予め各通
信ノード#1〜#3に関する情報(各通信ノード内のゆ
らぎ時間等)がコマンドにより設定されており(図2の
),この情報は各ノードの装置制御部25に初期設定
時に転送され各ノード毎に保持される(図2の,
)。また各通信ノードに接続する端末の回線速度(端
末と通信ノード間の回線種別)は,端末が収容されてい
る通信ノードに設定して保持してもよいが,上記通信ノ
ードに関する情報と同様に扱ってもよい。
【0030】通信ノード#1の送信側端末28がHDL
Cデータを送信したい場合には,予め受信通信ノード#
3は網内ゆらぎ最大時間(Amx)及び1セル送信時間
(t)が求められている。これにより,ノード#3の出
力部24では,上記図1で説明したように,(Amx−
t)の演算を行って,ゆらぎ吸収時間を求める。
Cデータを送信したい場合には,予め受信通信ノード#
3は網内ゆらぎ最大時間(Amx)及び1セル送信時間
(t)が求められている。これにより,ノード#3の出
力部24では,上記図1で説明したように,(Amx−
t)の演算を行って,ゆらぎ吸収時間を求める。
【0031】この後,通信ノード#1が送信側端末28
からHDLCデータ(フレーム構成)を受信すると,通
信ノード#1の入力部22で受けてHDLCフレームの
フラグを除去して,ATMの1セル長のデータを検出す
るとセル組立とフレームの送信を行う。
からHDLCデータ(フレーム構成)を受信すると,通
信ノード#1の入力部22で受けてHDLCフレームの
フラグを除去して,ATMの1セル長のデータを検出す
るとセル組立とフレームの送信を行う。
【0032】通信ノード#3では入力部22,スイッチ
ング部23を介して出力部24でセルを受信する。出力
部24は先頭のセルを検出してから前記ゆらぎ吸収時間
(Amx−t)のタイミングを計測して,タイムアウト
するとセルの分解を行って,HDLCフレームを構成し
て受信側端末29へ送信する(図2の)。
ング部23を介して出力部24でセルを受信する。出力
部24は先頭のセルを検出してから前記ゆらぎ吸収時間
(Amx−t)のタイミングを計測して,タイムアウト
するとセルの分解を行って,HDLCフレームを構成し
て受信側端末29へ送信する(図2の)。
【0033】図3はATMセル分解部の実施例構成図で
ある。図3は通信ノードの出力部(上記図2の例では通
信ノード#3の出力部24に対応)に設けられ,図の3
0はバッファ34の書込みアドレスカウンタ,31は受
信したセルを直並列変換し,先頭のセルの前にフラグを
付加してセルの順番(送信時にセルのアダプテーション
レイヤの情報として順序番号が付与されている)にバッ
ファ34へ書き込みデータを出力する制御を行う書込み
シーケンス制御回路,32はゆらぎ吸収時間が設定され
るゆらぎタイマ,33はバッファのオーバーフロー・空
き検出回路,34はバッファ,35はセルを分解した時
最後にフラグを付加するために入力するセル個数をカウ
ントするセルフラグカウンタ,36はバッファ34の読
出しアドレスカウンタ,37はバッファ34から読み出
された並列データを順次読み出して直列に変換したフレ
ームを送出する制御を行う読出しシーケンス制御回路で
ある。
ある。図3は通信ノードの出力部(上記図2の例では通
信ノード#3の出力部24に対応)に設けられ,図の3
0はバッファ34の書込みアドレスカウンタ,31は受
信したセルを直並列変換し,先頭のセルの前にフラグを
付加してセルの順番(送信時にセルのアダプテーション
レイヤの情報として順序番号が付与されている)にバッ
ファ34へ書き込みデータを出力する制御を行う書込み
シーケンス制御回路,32はゆらぎ吸収時間が設定され
るゆらぎタイマ,33はバッファのオーバーフロー・空
き検出回路,34はバッファ,35はセルを分解した時
最後にフラグを付加するために入力するセル個数をカウ
ントするセルフラグカウンタ,36はバッファ34の読
出しアドレスカウンタ,37はバッファ34から読み出
された並列データを順次読み出して直列に変換したフレ
ームを送出する制御を行う読出しシーケンス制御回路で
ある。
【0034】図3のゆらぎタイマ32には,呼の設定時
に上記図2について説明した方法により求めたゆらぎ吸
収時間(Amx−t)が設定される。送信側からのセル
が到着すると,書込みシーケンス制御回路31でアダプ
テーションレイヤの情報を識別して先頭セル(BOM)
であることが識別されると,ゆらぎタイマ32を起動す
る。また,書込みアドレスカウンタ30により指示され
たバッファ34の位置にセルが書き込まれる。
に上記図2について説明した方法により求めたゆらぎ吸
収時間(Amx−t)が設定される。送信側からのセル
が到着すると,書込みシーケンス制御回路31でアダプ
テーションレイヤの情報を識別して先頭セル(BOM)
であることが識別されると,ゆらぎタイマ32を起動す
る。また,書込みアドレスカウンタ30により指示され
たバッファ34の位置にセルが書き込まれる。
【0035】これと同時にセルフラグカウンタ35を起
動して,書き込まれるセルの個数をカウントする。後続
するセルは順次バッファ34に書き込まれる。ゆらぎタ
イマ32はタイマ動作を行って予め設定された時間に達
すると,セルフラグカウンタ35を駆動する。セルフラ
グカウンタ35は駆動されると,セルの個数を読出しシ
ーケンス制御回路37に供給する。読出しシーケンス制
御回路37は,セルの分解(読み出しと同じ)を行う前
にフラグを送出しておりセルフラグカウンタ35からの
出力によりフラグの送出を止め,バッファ34から読出
しアドレスカウンタ36のアドレスにより読み出しを行
う。以後セルフラグカウンタ35で指定された個数のセ
ルをバッファ34から読み出すと,読出しシーケンス制
御回路37は最後のセルの読み出しの後にフラグを付加
してフレームが完成する。
動して,書き込まれるセルの個数をカウントする。後続
するセルは順次バッファ34に書き込まれる。ゆらぎタ
イマ32はタイマ動作を行って予め設定された時間に達
すると,セルフラグカウンタ35を駆動する。セルフラ
グカウンタ35は駆動されると,セルの個数を読出しシ
ーケンス制御回路37に供給する。読出しシーケンス制
御回路37は,セルの分解(読み出しと同じ)を行う前
にフラグを送出しておりセルフラグカウンタ35からの
出力によりフラグの送出を止め,バッファ34から読出
しアドレスカウンタ36のアドレスにより読み出しを行
う。以後セルフラグカウンタ35で指定された個数のセ
ルをバッファ34から読み出すと,読出しシーケンス制
御回路37は最後のセルの読み出しの後にフラグを付加
してフレームが完成する。
【0036】次に図4によりATMセルが複数個で構成
するフレームを伝送する例を説明する。図4のA.に示
すネットワークの構成例は,通信ノード#1に収容され
たコンピュータシステム40から通信ノード#1,#n
を介して通信ノード#nに収容された受信側のコンピュ
ータシステム41に複数セルで構成するフレームを送信
する例である。
するフレームを伝送する例を説明する。図4のA.に示
すネットワークの構成例は,通信ノード#1に収容され
たコンピュータシステム40から通信ノード#1,#n
を介して通信ノード#nに収容された受信側のコンピュ
ータシステム41に複数セルで構成するフレームを送信
する例である。
【0037】この場合,コンピュータシステム40が,
回線速度2.4Kbpsで256オクテットのHDLC
フレームを送信すると,フレーム受信部で1セル分のデ
ータ(44オクテット)のデータを受信するのに要する
時間は,44×8(bit)/2.4×1000=14
7(ms)である。
回線速度2.4Kbpsで256オクテットのHDLC
フレームを送信すると,フレーム受信部で1セル分のデ
ータ(44オクテット)のデータを受信するのに要する
時間は,44×8(bit)/2.4×1000=14
7(ms)である。
【0038】従って,本発明によりデータの受信(先頭
のフラグを除いて)を開始して147ms後にATMセ
ル組立部によるセル組立を開始して,セル送信部からの
送信を行い,ATM網内の各通信ノードを介して通信相
手のコンピュータシステム41が収容された受信側の通
信ノード#nに到着する。
のフラグを除いて)を開始して147ms後にATMセ
ル組立部によるセル組立を開始して,セル送信部からの
送信を行い,ATM網内の各通信ノードを介して通信相
手のコンピュータシステム41が収容された受信側の通
信ノード#nに到着する。
【0039】通信ノード#nには,セルが送信される前
のパス設定の段階で,各通信ノード#1から#nに達す
るまでの各通信ノードのATMスイッチによるゆらぎに
よる網内ゆらぎ最大時間Amx(ms)及び受信側のコ
ンピュータシステムの回線速度(2.4Kbps)によ
る1セルの送信時間147(ms)が通信ノード#nに
設定されている。
のパス設定の段階で,各通信ノード#1から#nに達す
るまでの各通信ノードのATMスイッチによるゆらぎに
よる網内ゆらぎ最大時間Amx(ms)及び受信側のコ
ンピュータシステムの回線速度(2.4Kbps)によ
る1セルの送信時間147(ms)が通信ノード#nに
設定されている。
【0040】本発明により通信ノード#nでは,先頭の
セルを受信した時から,Amx(ms)−147(m
s)経過するとセル分解部による分解を実行し,分解さ
れた順にフレーム送信部からフレームの送信を行う。
セルを受信した時から,Amx(ms)−147(m
s)経過するとセル分解部による分解を実行し,分解さ
れた順にフレーム送信部からフレームの送信を行う。
【0041】図4のB.は,上記A.の場合におけるタ
イミングチャートを示す。この中のは,1フレームの
データを構成する複数のATMセル(BOM,COM・
・・EOMの順)が受信される時間関係が示され,は
通信ノード#nからATMの分解を介してしてコンピュ
ータシステム41へHDLCフレームが送信されるタイ
ミングを示す。これによれば,先頭セル(BOM)を受
信してAmx(ms)−147(ms)後にフレームの
送信が開始されている。なお,従来例の場合を参考のた
めにとして示すように,先頭セル(BOM)を受信し
た後Amx(ms)後にフレームが送出される。
イミングチャートを示す。この中のは,1フレームの
データを構成する複数のATMセル(BOM,COM・
・・EOMの順)が受信される時間関係が示され,は
通信ノード#nからATMの分解を介してしてコンピュ
ータシステム41へHDLCフレームが送信されるタイ
ミングを示す。これによれば,先頭セル(BOM)を受
信してAmx(ms)−147(ms)後にフレームの
送信が開始されている。なお,従来例の場合を参考のた
めにとして示すように,先頭セル(BOM)を受信し
た後Amx(ms)後にフレームが送出される。
【0042】次に図5によりATMセルが1個で構成す
るフレームを伝送する例を説明する。図5のA.は上記
図4のA.と同様のネットワーク構成であり,この場
合,コンピュータシステム40から32オクテットのH
DLCフレームを送信するものとする。図5のB.にそ
の場合のタイミングチャートを示す。
るフレームを伝送する例を説明する。図5のA.は上記
図4のA.と同様のネットワーク構成であり,この場
合,コンピュータシステム40から32オクテットのH
DLCフレームを送信するものとする。図5のB.にそ
の場合のタイミングチャートを示す。
【0043】通信ノード#1では107ms後にATM
セル組立を開始し,組立てられたATMセルは送信さ
れ,各通信ノードを介して受信側の通信ノード#nで受
信すると(B.の),単一セル(SSM)であること
がアダプテーションレイヤの情報により分かるので,受
信完了後直ちにコンピュータシステム41への送信を開
始する(B.の)。
セル組立を開始し,組立てられたATMセルは送信さ
れ,各通信ノードを介して受信側の通信ノード#nで受
信すると(B.の),単一セル(SSM)であること
がアダプテーションレイヤの情報により分かるので,受
信完了後直ちにコンピュータシステム41への送信を開
始する(B.の)。
【0044】
【発明の効果】本発明によればATM組立・分解部の遅
延時間を小さくすることが可能となる。また,コンピュ
ータシステム(端末)では各レイヤでタイマを設定して
一定時間(遅延時間)内に応答がない場合は再送などの
処理を行いリトライが失敗した場合には処理を中止して
いるが,ATMセル組立・分解部の遅延時間を小さくす
ることによりコンピュータシステム間の遅延時間を小さ
くすることができ,ATM網により扱えるコンピュータ
システムのアプリケーションへの制限を少なくするか,
制限をなくすことができる。
延時間を小さくすることが可能となる。また,コンピュ
ータシステム(端末)では各レイヤでタイマを設定して
一定時間(遅延時間)内に応答がない場合は再送などの
処理を行いリトライが失敗した場合には処理を中止して
いるが,ATMセル組立・分解部の遅延時間を小さくす
ることによりコンピュータシステム間の遅延時間を小さ
くすることができ,ATM網により扱えるコンピュータ
システムのアプリケーションへの制限を少なくするか,
制限をなくすことができる。
【図1】本発明の原理構成図である。
【図2】ATMのネットワークの実施例構成図である。
【図3】ATMセル分解部の実施例構成図である。
【図4】ATMセルが複数個で構成するフレームの伝送
の例である。
の例である。
【図5】ATMセルが1個で構成するフレームの伝送の
例である。
例である。
【図6】従来の通信プロトコルの説明図である。
【図7】従来のATMによるHDLCデータの通信の説
明図である。
明図である。
【図8】ATM通信網における従来のATMセル組立・
分解の説明図である。
分解の説明図である。
1 通信ノード 2 送信部 3 セル組立制御部 4 フレーム受信バッファ 5 セル組立バッファ 6 セル送信バッファ 7 受信部 8 フレーム送信バッファ 9 セル分解バッファ 10 セル受信バッファ 11 セル分解制御部 12 ゆらぎ吸収算出手段 13 テーブル
フロントページの続き (72)発明者 大室 勝美 神奈川県川崎市中原区上小田中1015番地 富士通株式会社内 (72)発明者 関端 理 神奈川県川崎市中原区上小田中1015番地 富士通株式会社内 (72)発明者 田中 堅二 神奈川県川崎市中原区上小田中1015番地 富士通株式会社内 (72)発明者 八田 裕之 神奈川県川崎市中原区上小田中1015番地 富士通株式会社内 (72)発明者 古家 礼子 神奈川県川崎市中原区上小田中1015番地 富士通株式会社内 (72)発明者 柚原 央 神奈川県川崎市中原区上小田中1015番地 富士通株式会社内 (56)参考文献 特開 平3−125538(JP,A) 特開 昭58−73261(JP,A) 特開 昭59−128848(JP,A) 特開 平2−241245(JP,A) (58)調査した分野(Int.Cl.7,DB名) H04L 12/28 H04L 12/56 H04Q 11/04
Claims (2)
- 【請求項1】 HDLC系データをATMセルにて転送
するATM通信システムのATMセル組立・分解方式に
おいて, 通信ノードの送信部は,端末からのフレームを受信して
1セルの長さに達するとセル組立を開始して相手通信ノ
ードへ送信し, 通信ノードの受信部は,送信側からの先頭のセルが到着
後,予め当該通信の経路に対応して求められた網内ゆら
ぎ最大時間と相手端末への1セル送信時間を用いて算出
したゆらぎ吸収時間後にセル分解を開始して相手端末へ
送信することを特徴とするATMセル組立・分解方式。 - 【請求項2】 請求項1において, 通信ノードの送信部は,端末からのフレーム受信時に受
信データ長がセルの長さに達したことを検出するセル長
検出手段を含むセル組立制御部を備え, セル組立制御部は,前記セル長検出手段の検出出力によ
りセル組立を開始して相手通信ノードへ送信し, 相手通信ノードの受信部は,送信側からの先頭セルが到
着すると,予め求められた網内ゆらぎ最大時間から受信
側端末への1セル送出時間を減算することによりゆらぎ
吸収時間を算出するゆらぎ吸収算出手段を含むセル分解
制御部を備え, セル分解制御部は,送信側からの先頭セル到着後前記算
出されたゆらぎ吸収時間後にセル分解を開始し,作成さ
れたフレームを相手端末へ送信することを特徴とするA
TMセル組立・分解方式。
Priority Applications (5)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP21565791A JP3037476B2 (ja) | 1991-08-28 | 1991-08-28 | Atmセル組立・分解方式 |
DE69231717T DE69231717T2 (de) | 1991-08-28 | 1992-08-27 | System und Verfahren zur Zusammenstellung und Abtrennung von ATM-Zellen |
CA 2077001 CA2077001C (en) | 1991-08-28 | 1992-08-27 | Atm cell assembling and disassembling system and method |
EP19920114625 EP0530680B1 (en) | 1991-08-28 | 1992-08-27 | ATM cell assembling and disassembling system and method |
US08/227,471 US5375121A (en) | 1991-08-28 | 1994-04-14 | ATM cell assembling and disassembling system and method |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP21565791A JP3037476B2 (ja) | 1991-08-28 | 1991-08-28 | Atmセル組立・分解方式 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPH0556066A JPH0556066A (ja) | 1993-03-05 |
JP3037476B2 true JP3037476B2 (ja) | 2000-04-24 |
Family
ID=16676023
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP21565791A Expired - Fee Related JP3037476B2 (ja) | 1991-08-28 | 1991-08-28 | Atmセル組立・分解方式 |
Country Status (5)
Country | Link |
---|---|
US (1) | US5375121A (ja) |
EP (1) | EP0530680B1 (ja) |
JP (1) | JP3037476B2 (ja) |
CA (1) | CA2077001C (ja) |
DE (1) | DE69231717T2 (ja) |
Families Citing this family (51)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5357510A (en) * | 1992-02-19 | 1994-10-18 | Fujitsu Limited | Apparatus and a method for supervising and controlling ATM traffic |
JPH06169320A (ja) * | 1992-10-02 | 1994-06-14 | Toshiba Corp | Atmセル化装置 |
USRE39116E1 (en) | 1992-11-02 | 2006-06-06 | Negotiated Data Solutions Llc | Network link detection and generation |
EP0596651A1 (en) | 1992-11-02 | 1994-05-11 | National Semiconductor Corporation | Network for data communication with isochronous capability |
EP0596648A1 (en) | 1992-11-02 | 1994-05-11 | National Semiconductor Corporation | Network link endpoint capability detection |
JPH0744545B2 (ja) * | 1993-01-21 | 1995-05-15 | 日本電気株式会社 | Atmセル分解/組立てシステム |
FR2707820B1 (fr) * | 1993-07-15 | 1995-08-18 | Cit Alcatel | Circuit d'interface de liaison numérique pour unité terminale de centre de commutation à mode de transfert asynchrone. |
FR2711467B1 (fr) * | 1993-10-12 | 1996-07-26 | Alcatel Business Systems | Procédé de transmission par cellules ATM d'informations fournies sous la forme d'une suite d'entités distinctes pour une application donnée et dispositifs pour la mise en Óoeuvre de ce procédé. |
EP0649234B1 (en) * | 1993-10-14 | 2001-09-19 | International Business Machines Corporation | Method and apparatus of transferring data in an ATM network |
US5418786A (en) * | 1994-06-17 | 1995-05-23 | Motorola, Inc. | Asynchronous transfer mode (ATM) method and apparatus for communicating status bytes in a manner compatible with the utopia protocol |
JP2922118B2 (ja) * | 1994-08-12 | 1999-07-19 | 沖電気工業株式会社 | Atmセルスイッチ装置及びatm交換機 |
US5533018A (en) * | 1994-12-21 | 1996-07-02 | National Semiconductor Corporation | Multi-protocol packet framing over an isochronous network |
JPH08195753A (ja) * | 1995-01-18 | 1996-07-30 | Fujitsu Ltd | Atmセル揺らぎ吸収装置 |
ZA964332B (en) * | 1995-06-08 | 1996-12-09 | Qualcomm Inc | Fast and efficient packet transmission system and method |
US5600650A (en) * | 1995-07-07 | 1997-02-04 | Sun Microsystems, Inc. | Method and apparatus for synthesizing clock signals for use with an asynchronous transfer mode system having selectable data transmission rates |
US5610921A (en) * | 1995-08-31 | 1997-03-11 | Sun Microsystems, Inc. | Scalable architecture for asynchronous transfer mode segmentation and reassembly |
US5680401A (en) * | 1995-10-27 | 1997-10-21 | Sun Microsystems, Inc. | Method and apparatus for asynchronously segmenting packets of multiple channels into ATM cells |
US5671223A (en) * | 1995-11-30 | 1997-09-23 | Motorola, Inc. | Multichannel HDLC framing/deframing machine |
US5878036A (en) * | 1995-12-20 | 1999-03-02 | Spartz; Michael K. | Wireless telecommunications system utilizing CDMA radio frequency signal modulation in conjunction with the GSM A-interface telecommunications network protocol |
US5805591A (en) * | 1996-02-28 | 1998-09-08 | Ericsson Raynet | Subscriber network interface |
US5790544A (en) * | 1996-03-25 | 1998-08-04 | International Business Machines Corporation | ATM cell-to-frame reassembly method and apparatus for overrun avoidance |
US5949755A (en) * | 1996-04-12 | 1999-09-07 | Fujitsu Network Communications, Inc. | ATM emulated path protection |
US6728921B1 (en) | 1996-05-31 | 2004-04-27 | Nortel Networks Limited | Cell based data transmission method |
GB2313748B (en) * | 1996-05-31 | 2000-12-20 | Northern Telecom Ltd | Cell based data transmission method |
US6038226A (en) * | 1997-03-31 | 2000-03-14 | Ericcson Inc. | Combined signalling and PCM cross-connect and packet engine |
JP2871650B2 (ja) * | 1997-04-17 | 1999-03-17 | 日本電気株式会社 | データ伝送システム |
US6075788A (en) | 1997-06-02 | 2000-06-13 | Lsi Logic Corporation | Sonet physical layer device having ATM and PPP interfaces |
US6208651B1 (en) * | 1997-06-10 | 2001-03-27 | Cornell Research Foundation, Inc. | Method and system for masking the overhead of protocol layering |
DE19732171C2 (de) * | 1997-07-25 | 1999-05-06 | Siemens Ag | Verfahren und Vermittlungseinheit zum Übermitteln von Daten gemäß dem ATM-Protokoll und dem Internet-Protokoll |
US6233248B1 (en) * | 1997-10-14 | 2001-05-15 | Itt Manufacturing Enterprises, Inc. | User data protocol for internet data communications |
JP3593921B2 (ja) * | 1999-06-01 | 2004-11-24 | 日本電気株式会社 | パケット転送方法および装置 |
US6552762B1 (en) | 2000-01-06 | 2003-04-22 | Eastman Kodak Company | Light-modulating, electrically responsive privacy screen |
US6982991B1 (en) * | 2000-03-10 | 2006-01-03 | International Business Machines Corporation | Cell or fram assembly method and apparatus optimizing the moving of data |
JP2002101103A (ja) * | 2000-09-20 | 2002-04-05 | Nec Saitama Ltd | 基地局変復調装置及びatmセル送受信方法 |
US7006489B2 (en) * | 2001-02-23 | 2006-02-28 | Santera Systems, Inc. | Voice packet switching system and method |
US8254372B2 (en) | 2003-02-21 | 2012-08-28 | Genband Us Llc | Data communication apparatus and method |
IL156923A (en) * | 2003-07-15 | 2009-08-03 | Eci Telecom Ltd | Method of handling atm packets at vp layer |
US8027265B2 (en) | 2004-03-19 | 2011-09-27 | Genband Us Llc | Providing a capability list of a predefined format in a communications network |
US7990865B2 (en) | 2004-03-19 | 2011-08-02 | Genband Us Llc | Communicating processing capabilities along a communications path |
US7830864B2 (en) | 2004-09-18 | 2010-11-09 | Genband Us Llc | Apparatus and methods for per-session switching for multiple wireline and wireless data types |
US7729346B2 (en) * | 2004-09-18 | 2010-06-01 | Genband Inc. | UMTS call handling methods and apparatus |
EP1803310B1 (en) * | 2004-10-22 | 2015-12-23 | Genband US LLC | Mobility management apparatus and methods |
US8228926B2 (en) * | 2005-04-12 | 2012-07-24 | Genband Us Llc | Dynamic loading for signaling variants |
US8483173B2 (en) * | 2005-05-31 | 2013-07-09 | Genband Us Llc | Methods and systems for unlicensed mobile access realization in a media gateway |
US7961739B2 (en) * | 2005-07-21 | 2011-06-14 | Genband Us Llc | Systems and methods for voice over multiprotocol label switching |
US7792150B2 (en) | 2005-08-19 | 2010-09-07 | Genband Us Llc | Methods, systems, and computer program products for supporting transcoder-free operation in media gateway |
US7835346B2 (en) | 2006-01-17 | 2010-11-16 | Genband Us Llc | Methods, systems, and computer program products for providing transcoder free operation (TrFO) and interworking between unlicensed mobile access (UMA) and universal mobile telecommunications system (UMTS) call legs using a media gateway |
US7773618B2 (en) * | 2006-11-08 | 2010-08-10 | Sicortex, Inc. | System and method for preventing deadlock in richly-connected multi-processor computer system using dynamic assignment of virtual channels |
US8346239B2 (en) | 2006-12-28 | 2013-01-01 | Genband Us Llc | Methods, systems, and computer program products for silence insertion descriptor (SID) conversion |
US7729380B2 (en) * | 2007-01-21 | 2010-06-01 | Motorola, Inc. | Method and device for selectively transmitting voice bursts and regenerated header bursts |
US8908541B2 (en) | 2009-08-04 | 2014-12-09 | Genband Us Llc | Methods, systems, and computer readable media for intelligent optimization of digital signal processor (DSP) resource utilization in a media gateway |
Family Cites Families (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP0323222A3 (en) * | 1987-12-25 | 1990-10-17 | Nec Corporation | System for sending and receiving a hdlc data frame on a time-division multiplex transmission path |
US4951278A (en) * | 1988-08-31 | 1990-08-21 | Telenet Communications Corporation | High-level data link control packet assembler/disassembler |
EP0365693B1 (de) * | 1988-09-23 | 1993-11-18 | Siemens Aktiengesellschaft | Verfahren und Schaltungsanordnung zum Übertragen von Nachrichtensignalen in einem Breitband-Kommunikationsnetz |
US5214642A (en) * | 1989-02-21 | 1993-05-25 | Hitachi, Ltd. | ATM switching system and adaptation processing apparatus |
US5056088A (en) * | 1989-05-01 | 1991-10-08 | At&T Bell Laboratories | Apparatus and method for efficiently coupling digital signals to a communications medium in information packets |
JPH03179851A (ja) * | 1989-12-07 | 1991-08-05 | Fujitsu Ltd | ゆらぎ吸収遅延付与セル転送方式 |
-
1991
- 1991-08-28 JP JP21565791A patent/JP3037476B2/ja not_active Expired - Fee Related
-
1992
- 1992-08-27 CA CA 2077001 patent/CA2077001C/en not_active Expired - Fee Related
- 1992-08-27 DE DE69231717T patent/DE69231717T2/de not_active Expired - Fee Related
- 1992-08-27 EP EP19920114625 patent/EP0530680B1/en not_active Expired - Lifetime
-
1994
- 1994-04-14 US US08/227,471 patent/US5375121A/en not_active Expired - Lifetime
Also Published As
Publication number | Publication date |
---|---|
DE69231717T2 (de) | 2001-07-12 |
JPH0556066A (ja) | 1993-03-05 |
EP0530680A3 (ja) | 1995-01-04 |
DE69231717D1 (de) | 2001-04-12 |
CA2077001C (en) | 1998-01-06 |
EP0530680A2 (en) | 1993-03-10 |
CA2077001A1 (en) | 1993-03-01 |
US5375121A (en) | 1994-12-20 |
EP0530680B1 (en) | 2001-03-07 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP3037476B2 (ja) | Atmセル組立・分解方式 | |
EP0219049B1 (en) | High-speed packet-switched communications system with end-to-end flow control and retransmission | |
EP0256526B1 (en) | Packet-switched communications network for efficiently switching non-burst signals | |
US4775974A (en) | Multipoint satellite packet communication system | |
JPH06152634A (ja) | Atm方式による送信装置及び通信システム | |
JP2848784B2 (ja) | パケット交換方式 | |
JPH0823348A (ja) | パケット交換通信システム及びその伝送方法 | |
JPH0418518B2 (ja) | ||
JP3204081B2 (ja) | 交換機におけるatmセル中継方式 | |
JP2000078201A (ja) | 通信装置、通信方法及び通信システム | |
JP2002217971A (ja) | パケット伝送装置及びパケット伝送方法 | |
JP2953647B2 (ja) | Atmセル送信方法、atmセル受信方法、及びatmセル中継方法 | |
JP2850957B2 (ja) | 音声パケットatm中継転送方式 | |
JPH11112557A (ja) | データ伝送装置およびその方法 | |
KR100270674B1 (ko) | 상위 데이터 링크 제어 프로토콜의 패킷 데이터 전송을 위한 라우터 | |
JP2008228069A (ja) | 中継補助装置 | |
JP2741870B2 (ja) | 呼設定方式 | |
JP3101861B2 (ja) | 共通付加遅延制御装置 | |
JP3142492B2 (ja) | ネットワークのマルチキャスト通信システム | |
KR100233908B1 (ko) | Isdn 교환기의 프레임 릴레이 핸들러 | |
JPH05268243A (ja) | Atm伝送におけるセル廃棄防止方式 | |
JP2817094B2 (ja) | 通信制御処理装置 | |
JPH05236021A (ja) | 通信制御装置 | |
JP2002044103A (ja) | Atm通信システム及びatmマルチ・リンク通信方法 | |
JP2001285339A (ja) | パケットスイッチ装置受信部のデータ処理方式 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20000208 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20080225 Year of fee payment: 8 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20090225 Year of fee payment: 9 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20090225 Year of fee payment: 9 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20100225 Year of fee payment: 10 |
|
LAPS | Cancellation because of no payment of annual fees |