JP2002044103A - Atm通信システム及びatmマルチ・リンク通信方法 - Google Patents

Atm通信システム及びatmマルチ・リンク通信方法

Info

Publication number
JP2002044103A
JP2002044103A JP2000229630A JP2000229630A JP2002044103A JP 2002044103 A JP2002044103 A JP 2002044103A JP 2000229630 A JP2000229630 A JP 2000229630A JP 2000229630 A JP2000229630 A JP 2000229630A JP 2002044103 A JP2002044103 A JP 2002044103A
Authority
JP
Japan
Prior art keywords
atm
cell
synchronization information
circuit
header
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2000229630A
Other languages
English (en)
Other versions
JP3577715B2 (ja
Inventor
Masao Jumonji
昌夫 十文字
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP2000229630A priority Critical patent/JP3577715B2/ja
Publication of JP2002044103A publication Critical patent/JP2002044103A/ja
Application granted granted Critical
Publication of JP3577715B2 publication Critical patent/JP3577715B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Data Exchanges In Wide-Area Networks (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)

Abstract

(57)【要約】 【課題】 n本のマルチ・リンク通信時に、リンク1本
あたりの帯域のn倍の帯域を確保可能としたATM通信
システム及びATMマルチ・リンク通信方法を提供す
る。 【解決手段】 送信回路1は、ATMセル・ヘッダのH
ECの各ビットを反転する同期情報を挿入する同期情報
挿入回路10、連続するATMセルをリンク1〜nへ順
番に送信する選択回路13、分離回路14、第1〜第n
のセル送信回路30、31、32を備え、受信回路3
は、受信したATMセルのセル同期を確立する第1〜第
nのセル受信回路40、41、42、ATMセルを検出
する第1〜第nのセル同期回路50、51、52、HE
Cの各ビットを反転し同期情報を削除する同期情報削除
回路61、各ビットが反転されたATMセルを一定間隔
で選択する選択回路64を備える。

Description

【発明の詳細な説明】
【0001】
【発明の属する技術分野】本発明は、ATM通信システ
ム及びATMマルチ・リンク通信方法に関し、特に、A
TM(Asynchronous Transfer Mode:非同期転送モー
ド)セル・ヘッダ内のHEC(Header Error Control:
ヘッダ誤り制御)領域を用いてリンク間の同期をとる場
合に好適なATM通信システム及びATMマルチ・リン
ク通信方法に関する。
【0002】
【従来の技術】今日、音声/データ/映像等のあらゆる
情報を全て53バイトのセルに分解しネットワーク内を
転送するATMセルを用いた通信は、社会基盤に広く浸
透している。例えば、NTT(日本電信電話株式会社)
がサービスするATMメガリンク・サービス等は、通常
の専用線サービスよりも料金が安く設定されている。
【0003】一方、ATMメガリンク・サービスを含む
専用線サービスを利用するユーザは、障害時のバックア
ップ等の目的で、INS(登録商標)64(ITU−T
(InternationalTelecommunication Union-Telecommuni
cation Standardization Sector)及びTTC(The Tel
ecommunication Technology Committee)で取り扱うチ
ャネルの速度が64kbit/sであることから、標準
化されている基本インタフェースによるサービス)や、
INS1500(ITU−T及びTTCで標準化されて
いる1次群速度インタフェースによるサービス)等のダ
イヤルアップ回線を契約し、万が一の障害発生時にも通
信ルートを確保している。
【0004】しかし、INS64やINS1500内の
複数のBチャネルを用いて通信を行う場合(マルチ・リ
ンク通信)、送信した複数のBチャネルが、必ずしも全
て同じ時間だけ遅れて到着するとは限らない。また、事
情により、速度の速い専用線が契約できず、速度の遅い
専用線を複数契約することで、代替えしている時もあ
り、この場合もダイヤルアップ回線と同じ問題が発生す
る。
【0005】昨今、爆発的にトラヒックが増加している
インターネットなどでは、上記のような問題を解決する
ために、PPP−MP(PPPマルチ・リンク・プロト
コル。RFC1717及びRFC1990で規定)等を
用いて解決している。また、ATM通信においても、I
MA(ATMにおけるインバース・マルチプレキシン
グ。ATM Forumで規定)等の技術がある。
【0006】上記のATMを用いたマルチ・リンク通信
方式に関する従来例としては、例えば特開平5−191
434号公報に記載の技術が提案されている。同公報に
記載の技術は、加入者収容仮想チャネルを形成して通信
品質の向上を図ることを目的としたものであり、ATM
マルチ・リンクグループ識別情報が挿入されたマルチ・
リンク制御ヘッダを有するATMセルをATM送信部か
ら送信し、受信したATMセルの前記ATMマルチ・リ
ンクグループ識別情報をATM受信部で解析して得られ
たATMマルチ・リンク通信路識別情報に対応するAT
Mマルチ・リンク内のATM通信路を経て伝送されて来
るATMセルの受信処理を行うことを特徴とするATM
マルチ・リンク通信方式が開示されている。
【0007】
【発明が解決しようとする課題】しかしながら、上述し
た従来例のATM通信におけるIMAの技術において
は、次のような問題点があった。
【0008】第1の問題点は、リンク間の同期をとるた
めに特別なATMセル(ICPセル。IMA制御プロト
コル・セル)を一定周期毎に挿入することである。特別
なATMセルを挿入することで、ユーザが利用できる帯
域がその分だけ減少してしまう。
【0009】第2の問題点は、特別なATMセル(IC
Pセル)であることの内容は、そのヘッダ部分でなくペ
イロード部分に設定されているため、処理が複雑になる
傾向がある。
【0010】本発明の目的は、マルチ・リンク間で同期
をとる際に、ATMセル・ヘッダのHEC部分に同期情
報を挿入することで、n本のマルチ・リンク通信時に、
リンク1本あたりの帯域のn倍の帯域を確保することを
可能としたATM通信システム及びATMマルチ・リン
ク通信方法を提供するものである。
【0011】
【課題を解決するための手段】本発明は、送信装置と受
信装置との間でATMセルを用いた通信を行うATM通
信システムにおいて、前記送信装置は、ATMセル・ヘ
ッダのヘッダ誤り制御領域に該ヘッダ誤り制御の各ビッ
トを反転する同期情報を挿入する同期情報挿入手段と、
前記同期情報が挿入された連続するATMセルを複数の
リンクへ順番に送信する送信手段とを具備し、前記受信
装置は、前記複数のリンクから受信した前記ATMセル
のセル同期を確立する同期確立手段と、前記同期情報が
挿入された前記ATMセルを検出する検出手段と、前記
ATMセル・ヘッダの前記ヘッダ誤り制御領域の各ビッ
トを反転し、前記同期情報を削除する同期情報削除手段
と、前記ヘッダ誤り制御領域の各ビットが反転された前
記ATMセルを一定間隔で選択する選択手段とを具備す
ることを特徴とする。
【0012】また、本発明は、送信装置と受信装置との
間でATMセルを用いた通信を行うATMマルチ・リン
ク通信方法において、前記送信装置は、ATMセル・ヘ
ッダのヘッダ誤り制御領域に該ヘッダ誤り制御の各ビッ
トを反転する同期情報を挿入し、前記同期情報が挿入さ
れた連続するATMセルを複数のリンクへ順番に送信
し、前記受信装置は、前記複数のリンクから受信した前
記ATMセルのセル同期を確立し、前記同期情報が挿入
された前記ATMセルを検出し、前記ATMセル・ヘッ
ダの前記ヘッダ誤り制御領域の各ビットを反転して前記
同期情報を削除し、前記ヘッダ誤り制御領域の各ビット
が反転された前記ATMセルを一定間隔で選択すること
を特徴とする。
【0013】また、本発明のATM通信システムは、図
1、図2を参照しつつ説明すれば、送信装置(1)と受
信装置(3)との間でATMセルを用いた通信を行うA
TM通信システムにおいて、前記送信装置は、ATMセ
ル・ヘッダのヘッダ誤り制御領域に該ヘッダ誤り制御の
各ビットを反転する同期情報を挿入する同期情報挿入手
段(10)と、前記同期情報が挿入された連続するAT
Mセルを複数のリンクへ順番に送信する送信手段(1
3、14、30、31、32)とを具備し、前記受信装
置は、前記複数のリンクから受信した前記ATMセルの
セル同期を確立する同期確立手段(40、41、42)
と、前記同期情報が挿入された前記ATMセルを検出す
る検出手段(50、51、52)と、前記ATMセル・
ヘッダの前記ヘッダ誤り制御領域の各ビットを反転し、
前記同期情報を削除する同期情報削除手段(61)と、
前記ヘッダ誤り制御領域の各ビットが反転された前記A
TMセルを一定間隔で選択する選択手段(64)とを具
備している。
【0014】[作用]本発明のATM通信システムは、
マルチ・リンク間で同期をとる際に特別なATMセルを
送信するのではなく、ATMセル・ヘッダのヘッダ誤り
制御(HEC)部分に、同期情報を挿入するので、ユー
ザが利用できる通信帯域に影響が出ない。このため、ユ
ーザは、n本のマルチ・リンク通信を行えば、リンク1
本あたりの帯域の、n倍の帯域を確保することができ
る。また、マルチ・リンク間の同期情報が、ATMセル
のヘッダ部分に設定されている。このため、比較的簡単
な手順で同期情報を見つけることができるので、マルチ
・リンク間の同期をとる際に、ATMセルのペイロード
部分を解釈する複雑な手順が不要となる。
【0015】
【発明の実施の形態】[本実施形態]次に、本発明の実
施形態について図面を参照して詳細に説明する。
【0016】(1)構成の説明 本発明の実施形態のATM通信システムは、図1及び図
2に示す如く、セル送信回路2、同期情報挿入回路1
0、遅延回路12、選択回路13、分離回路14、第1
の送信タイミング生成回路20、第2の送信タイミング
生成回路21、第1のセル送信回路30、第2のセル送
信回路31、第nのセル送信回路32を具備した送信回
路1と、セル受信回路4、第1のセル受信回路40、第
2のセル受信回路41、第nのセル受信回路42、第1
のセル同期回路50、第2のセル同期回路51、第nの
セル同期回路52、多重回路60、同期情報削除回路6
1、遅延回路63、HEC計算回路62、選択回路6
4、第1の受信タイミング生成回路70、第2の受信タ
イミング生成回路71を具備した受信回路3とから構成
されている。
【0017】上記要部の構成を説明すると、図1及び図
2において、送信回路1では、同期情報挿入回路10
で、HECの各ビットを反転する同期情報を挿入したn
個の連続するATMセルを、選択回路13及び分離回路
14により、第1のセル送信回路30〜第nのセル送信
回路32でリンク1〜nへ順番に送信する。その際、選
択回路13及び分離回路14は、遅延回路12からのn
×(m−1)個の連続するATMセルを、第1のセル送
信回路30〜第nのセル送信回路32でリンク1〜nへ
順番に送信し、以後はこれを繰り返す。
【0018】受信回路3では、第1のセル受信回路40
〜第nのセル受信回路42は、リンク1〜nより受信す
るATMセルのセル同期を確立する。この際、m個毎に
現れる、HECの各ビットを反転した同期情報を有する
ATMセルについては、同期外れとしない。第1のセル
同期回路50〜第nのセル同期回路52では、m個毎に
受信する同期情報を挿入されたATMセルを検出し、第
2の受信タイミング生成回路70からのタイミングに基
づき、多重回路60へ順番に送信する。選択回路64で
は、同期情報削除回路61で再びHECの各ビットを反
転したn個の連続するATMセルを、一定の間隔で選択
し、セル受信回路4へ送る。
【0019】以上のように、送信回路1及び受信回路3
を構成することで、セル送信回路2で送信する連続した
ATMセルは、順番が変わることなく、セル受信回路4
で受信できるという効果を得るようにしている。
【0020】上記構成を更に詳述すると、送信回路1
は、セル送信回路2から連続するATMセルのHEC部
分の各ビットを反転する、同期情報挿入回路10を有し
ている。同期情報挿入回路10が受信する、セル送信回
路2からの連続するATMセルには、有効セルの他、物
理レイヤで速度整合のために挿入・抽出される空きセル
(アイドル・セル)も含まれている。同期情報挿入回路
10では、ATMセル・ヘッダ内にあるHEC部分の各
ビットを無条件に反転する。
【0021】各ATMセルのヘッダ部分は、5バイトの
領域で構成され、5バイト目はヘッダ誤り制御(HE
C)バイトに割り当てられている。HECには、ATM
セル・ヘッダの1バイト目から4バイト目までの巡回冗
長符号(CRC)演算結果が挿入されており、受信側で
は、送信側と同じ演算方法に基づいて、ATMセル・ヘ
ッダ内に誤りがあるかどうかを判断する。同期情報は、
このHEC部分を利用し、一定周期毎にHECの各ビッ
トを反転させることで、受信側に伝える。昨今の伝送回
線の品質は非常に良く、伝送回線でのビット・エラーの
発生する確率は低いため、本通信方式を用いても誤同期
などを起こすことはない。
【0022】遅延回路12は、セル送信回路2からの連
続したATMセルを、同期情報挿入回路10でかかる時
間と同じ時間だけ遅延させる回路であり、選択回路13
には、セル送信回路2から送信された各ATMセルに同
期情報が挿入されたATMセルと、同期情報が挿入され
ないATMセルが、同時刻に到着する。
【0023】選択回路13では、第1の送信タイミング
生成回路20で作成された選択信号の指示により、同期
情報挿入回路10からの同期情報が挿入されたATMセ
ルと、遅延回路12からの同期情報が挿入されないAT
Mセルのどちらかを選択し、分離回路14へ送る。
【0024】セル送信回路2からの連続したATMセル
をリンク1〜nを用いて送信する場合、第1の送信タイ
ミング生成回路20で作成される選択信号は、同期情報
が挿入されたATMセルをn個分選択し、その後、同期
情報が挿入されないATMセルを、n×(m−1)個分
選択し、以後はこれを繰り返す選択信号である。また、
上記mは、予め送信回路1と受信回路3の間で決めてお
く任意の値である。
【0025】分離回路14は、選択回路13から受信す
る連続するATMセルを、第2の送信タイミング生成回
路21からの選択信号の指示により、第1のセル送信回
路30から第nのセル送信回路32へ順番に送信する。
【0026】セル送信回路2からの連続したATMセル
をリンク1〜nを用いて送信する場合、第2の送信タイ
ミング生成回路21で作成される選択信号は、選択回路
13で選択した、同期情報が挿入された連続するATM
セルn個の中の先頭セルが第1のセル送信回路30に送
られ、次に第2のセル送信回路31〜第nのセル送信回
路32に順番に送られ、以後はこれを繰り返す選択信号
である。
【0027】受信回路3には、リンク1〜nより受信す
る連続したATMセルのセル同期をそれぞれ確立する、
第1のセル受信回路40〜第nのセル受信回路42を有
している。この際、m個毎に現れる、HECの各ビット
を反転した同期情報を有するATMセルについては、同
期外れとしない。
【0028】第1のセル同期回路50〜第nのセル同期
回路52では、第1のセル受信回路40〜第nのセル受
信回路42で、ATMセル同期が確立した連続するAT
Mセルを受け、m個のATMセル毎に現れる、同期情報
が挿入されたATMセルを検出し、第2の受信タイミン
グ生成回路71から指示される同期信号に基づき、同期
情報が挿入されたATMセルから順番に多重回路60へ
送る。
【0029】多重回路60では、第2の受信タイミング
生成回路71から指示される選択信号により、第1のセ
ル同期回路50〜第nのセル同期回路52より受信する
ATMセルを順番に選択する。同期情報削除回路61
は、ATMセル・ヘッダ内にあるHEC部分の各ビット
を無条件に反転し、同期情報を削除する。
【0030】遅延回路63は、多重回路60からの連続
したATMセルを、同期情報削除回路61でかかる時間
と同じ時間だけ遅延させる回路であり、選択回路64に
は、多重回路60から送信された各ATMセルから同期
情報が削除されたATMセルと、同期情報が削除されな
いATMセルが、同時刻に到着する。
【0031】選択回路64は、第1の受信タイミング生
成回路70から指示される選択信号により、HEC計算
回路62から送出される、同期情報が削除されたATM
セルと、遅延回路63から送出される、同期情報が削除
されないATMセルのどちらかを選択し、セル受信回路
4へ送る。
【0032】即ち、本実施形態のATMにおけるマルチ
・リンク通信方式は、上記の構成をとることにより、A
TMセル・ヘッダ内にあるHEC領域を用いてリンク間
の同期をとることで、ATMにおけるマルチ・リンク通
信を実現するものである。
【0033】(2)動作の説明 次に、本発明の実施形態の動作について図1〜図5を参
照して詳細に説明する。
【0034】図3は、送信回路1のセル送信回路2から
送信された連続したATMセルに、同期情報が挿入さ
れ、第1のセル送信回路30〜第nのセル送信回路32
より、順番に送信されるイメージである。セル送信回路
2から送信された連続したATMセルは、便宜上、1−
1〜m−nの繰り返し番号で呼ぶものとする。送信回路
ブロック15は、上記図1で記述した回路で構成されて
いる。
【0035】このように、第1のセル送信回路30〜第
nのセル送信回路32より、順番に1セルずつ送信さ
れ、m個の固まりの先頭セルには、同期情報が挿入され
ている。図3のように、同期情報を挿入したATMセル
は、各リンクで全て同じ時刻に現れる。
【0036】図4は、上記図3で送信されたATMセル
が、外部のネットワークを通して受信回路3に到達した
イメージである。各リンクの遅延時間は異なるため、例
えば図4のように同期情報を挿入したATMセルは、各
リンク間でずれて受信される。受信されたATMセルを
そのまま多重すると、上記図3のセル送信回路2からの
連続したATMセルを復元できないため、通信が成り立
たない。図4の第1のセル同期回路50〜第nのセル同
期回路52は、同期情報を挿入したATMセルを検出
し、第2の受信タイミング生成回路71からの指示に従
い、同期情報を挿入したATMセルを揃えて出力する。
【0037】図5は、各回路から揃って出力されたAT
Mセルの同期情報を削除し、再び順番に並べ変える様子
である。
【0038】このようにして、外部のネットワーク経由
で受信されたATMセルは、受信回路3のセル受信回路
4で受信する際には、順番が正しく復元されている。
【0039】以上説明したように本発明の実施形態によ
れば、マルチ・リンク間で同期をとる際に特別なATM
セルを送信するのではなく、ATMセル・ヘッダのHE
C部分に、同期情報を挿入するので、ユーザが利用でき
る通信帯域に影響がでない。このため、ユーザは、n本
のマルチ・リンク通信を行えば、リンク1本あたりの帯
域の、n倍の帯域を確保することができる。また、マル
チ・リンク間の同期情報が、ATMセルのヘッダ部分に
設定されているため、比較的簡単な手順で同期情報を見
つけることができるので、マルチ・リンク間の同期をと
る際に、ATMセルのペイロード部分を解釈する複雑な
手順が不要となる。
【0040】[他の実施形態]上記実施形態では、同期
情報を伝える手段として、HECの各ビットの反転方式
を用いているが、本発明は、HECの各ビットの反転方
式に限定されるものではなく、例えば予め決まった値を
加算する等の方式を用いてもよい。この場合も上記実施
形態と同様の効果がある。
【0041】
【発明の効果】以上説明したように本発明によれば、送
信装置は、ATMセル・ヘッダのヘッダ誤り制御領域に
該ヘッダ誤り制御の各ビットを反転する同期情報を挿入
し、同期情報が挿入された連続するATMセルを複数の
リンクへ順番に送信し、受信装置は、複数のリンクから
受信したATMセルのセル同期を確立し、同期情報が挿
入されたATMセルを検出し、ATMセル・ヘッダのヘ
ッダ誤り制御領域の各ビットを反転して同期情報を削除
し、ヘッダ誤り制御領域の各ビットが反転されたATM
セルを一定間隔で選択する制御を行うため、下記のよう
な効果を奏する。
【0042】第1の効果としては、マルチ・リンク間で
同期をとる際に特別なATMセルを送信するのではな
く、ATMセル・ヘッダのヘッダ誤り制御(HEC)部
分に、同期情報を挿入するので、ユーザが利用できる通
信帯域に影響が出ない。このため、ユーザは、n本のマ
ルチ・リンク通信を行えば、リンク1本あたりの帯域
の、n倍の帯域を確保することができる。
【0043】第2の効果としては、マルチ・リンク間の
同期情報が、ATMセルのヘッダ部分に設定されている
ため、比較的簡単な手順で同期情報を見つけることがで
きるので、マルチ・リンク間の同期をとる際に、ATM
セルのペイロード部分を解釈する複雑な手順が不要とな
る。
【図面の簡単な説明】
【図1】本発明の実施形態のATM通信システムの送信
回路の構成例を示すブロック図である。
【図2】本発明の実施形態のATM通信システムの受信
回路の構成例を示すブロック図である。
【図3】本発明の実施形態のATM通信システムの送信
回路において、セル送信回路から送信された連続したA
TMセルに同期情報が挿入され、第1のセル送信回路か
ら第nのセル送信回路より順番に送信されるイメージを
示す説明図である。
【図4】本発明の実施形態のATM通信システムの送信
回路から送信されたATMセルが、外部のネットワーク
を通して受信回路に到達したイメージを示す説明図であ
る。
【図5】本発明の実施形態のATM通信システムの受信
回路において、各回路から揃って出力されたATMセル
の同期情報を削除し、再び順番に並べ変える様子を示す
説明図である。
【符号の説明】
1 送信回路 3 受信回路 10 同期情報挿入回路 13 選択回路 14 分離回路 30 第1のセル送信回路 31 第2のセル送信回路 32 第nのセル送信回路 40 第1のセル受信回路 41 第2のセル受信回路 42 第nのセル受信回路 50 第1のセル同期回路 51 第2のセル同期回路 52 第nのセル同期回路 61 同期情報削除回路 64 選択回路

Claims (6)

    【特許請求の範囲】
  1. 【請求項1】 送信装置と受信装置との間でATMセル
    を用いた通信を行うATM通信システムにおいて、 前記送信装置は、ATMセル・ヘッダのヘッダ誤り制御
    領域に該ヘッダ誤り制御の各ビットを反転する同期情報
    を挿入する同期情報挿入手段と、前記同期情報が挿入さ
    れた連続するATMセルを複数のリンクへ順番に送信す
    る送信手段とを具備し、 前記受信装置は、前記複数のリンクから受信した前記A
    TMセルのセル同期を確立する同期確立手段と、前記同
    期情報が挿入された前記ATMセルを検出する検出手段
    と、前記ATMセル・ヘッダの前記ヘッダ誤り制御領域
    の各ビットを反転し、前記同期情報を削除する同期情報
    削除手段と、前記ヘッダ誤り制御領域の各ビットが反転
    された前記ATMセルを一定間隔で選択する選択手段と
    を具備することを特徴とするATM通信システム。
  2. 【請求項2】 前記送信装置の前記同期情報挿入手段
    は、前記ATMセル・ヘッダの前記ヘッダ誤り制御領域
    に、前記ATMセル・ヘッダにおける所定バイトの巡回
    冗長符号演算結果を挿入し、 前記受信装置の前記同期情報削除手段は、前記送信回路
    側と同じ演算方法に基づき、前記ATMセル・ヘッダ内
    に誤りがあるか否かを判断することを特徴とする請求項
    1に記載のATM通信システム。
  3. 【請求項3】 前記送信装置の前記送信手段は、前記連
    続するATMセルをn個のリンクを用いて送信する場
    合、前記同期情報挿入手段により前記同期情報が挿入さ
    れた前記ATMセルをn個分選択した後、前記同期情報
    が挿入されない前記ATMセルをn×(m−1)個分選
    択し(m:任意の値)、 前記受信装置の前記選択手段は、前記同期情報削除手段
    により前記同期情報が削除された前記ATMセルと前記
    同期情報が削除されない前記ATMセルの何れかを選択
    することを特徴とする請求項1に記載のATM通信シス
    テム。
  4. 【請求項4】 前記受信装置の前記検出手段は、前記同
    期情報が挿入された前記ATMセルを検出すると共に、
    前記同期情報が挿入された前記ATMセルを所定のタイ
    ミング信号に基づき揃えて出力することを特徴とする請
    求項1に記載のATM通信システム。
  5. 【請求項5】 前記ATMセル・ヘッダの前記ヘッダ誤
    り制御領域に該ヘッダ誤り制御の各ビットを反転する前
    記同期情報を挿入する方式を用いる代わりに、予め決ま
    った値を加算する方式を用いることが可能であることを
    特徴とする請求項1乃至4の何れかに記載のATM通信
    システム。
  6. 【請求項6】 送信装置と受信装置との間でATMセル
    を用いた通信を行うATMマルチ・リンク通信方法にお
    いて、 前記送信装置は、ATMセル・ヘッダのヘッダ誤り制御
    領域に該ヘッダ誤り制御の各ビットを反転する同期情報
    を挿入し、前記同期情報が挿入された連続するATMセ
    ルを複数のリンクへ順番に送信し、 前記受信装置は、前記複数のリンクから受信した前記A
    TMセルのセル同期を確立し、前記同期情報が挿入され
    た前記ATMセルを検出し、前記ATMセル・ヘッダの
    前記ヘッダ誤り制御領域の各ビットを反転して前記同期
    情報を削除し、前記ヘッダ誤り制御領域の各ビットが反
    転された前記ATMセルを一定間隔で選択することを特
    徴とするATMにおけるマルチ・リンク通信方法。
JP2000229630A 2000-07-28 2000-07-28 Atm通信システム及びatmマルチ・リンク通信方法 Expired - Fee Related JP3577715B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2000229630A JP3577715B2 (ja) 2000-07-28 2000-07-28 Atm通信システム及びatmマルチ・リンク通信方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2000229630A JP3577715B2 (ja) 2000-07-28 2000-07-28 Atm通信システム及びatmマルチ・リンク通信方法

Publications (2)

Publication Number Publication Date
JP2002044103A true JP2002044103A (ja) 2002-02-08
JP3577715B2 JP3577715B2 (ja) 2004-10-13

Family

ID=18722715

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2000229630A Expired - Fee Related JP3577715B2 (ja) 2000-07-28 2000-07-28 Atm通信システム及びatmマルチ・リンク通信方法

Country Status (1)

Country Link
JP (1) JP3577715B2 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2015534363A (ja) * 2012-09-20 2015-11-26 ゼットティーイー コーポレイション イーサネットデータ伝送レートの調整方法及び装置

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2015534363A (ja) * 2012-09-20 2015-11-26 ゼットティーイー コーポレイション イーサネットデータ伝送レートの調整方法及び装置

Also Published As

Publication number Publication date
JP3577715B2 (ja) 2004-10-13

Similar Documents

Publication Publication Date Title
US4413337A (en) Time division switching system for circuit mode and packet mode lines
US4700341A (en) Stochastic time division multiplexing
JP3037476B2 (ja) Atmセル組立・分解方式
JP3542608B2 (ja) ミニセルのセグメント化および再アセンブリ方法
US5220563A (en) Device for the transmission by an asynchronous network, notably an atm type network, of signalling data, channel by channel, assembled in a multiframe transmitted synchronously in out-of-band mode
EP0462540A2 (en) Rerouting and switch-back systems for asynchronous transfer mode network
JP3551894B2 (ja) 多重化送受信装置
JP3487806B2 (ja) 2重化aal1装置及びそれに用いる同期化方法
JP2000512105A (ja) ミニセル・シーケンス番号カウント
US6718419B1 (en) System and method for extending the number of addressable physical devices on a data bus
JPH1065681A (ja) 多重化装置
JP2002531995A (ja) Atmを基にする接続構造を有する移動通信システム
JP2000022707A (ja) データ伝送方法、およびデータ伝送システム
JP3351526B2 (ja) 通信の方法
EP1102515A2 (en) Accommodation frame and transmission device of different data traffics on common carrier wave
US5638356A (en) Order wire relay method and apparatus
US6512790B1 (en) Method, system and apparatus for transmitting coded telecommunication signals
JP3577715B2 (ja) Atm通信システム及びatmマルチ・リンク通信方法
US5978361A (en) ATM digital radio transmission method and system therefor
US7167477B2 (en) Apparatus and method for recovering abnormal control cells in asynchronous transfer mode exchange subscriber unit
JP2850957B2 (ja) 音声パケットatm中継転送方式
JP2769208B2 (ja) Atm交換におけるセル抜けおよび誤配送検出方式
JPH0927808A (ja) セル組立分解装置
JP2001057559A (ja) Atmにおけるマルチ・リンク通信装置および方法
JPH0310543A (ja) 広帯域isdn用宅内系構成方式

Legal Events

Date Code Title Description
RD03 Notification of appointment of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7423

Effective date: 20040408

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20040621

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20040704

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20070723

Year of fee payment: 3

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080723

Year of fee payment: 4

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090723

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100723

Year of fee payment: 6

LAPS Cancellation because of no payment of annual fees