JP2549472Y2 - フレーム同期保護回路 - Google Patents
フレーム同期保護回路Info
- Publication number
- JP2549472Y2 JP2549472Y2 JP1990070384U JP7038490U JP2549472Y2 JP 2549472 Y2 JP2549472 Y2 JP 2549472Y2 JP 1990070384 U JP1990070384 U JP 1990070384U JP 7038490 U JP7038490 U JP 7038490U JP 2549472 Y2 JP2549472 Y2 JP 2549472Y2
- Authority
- JP
- Japan
- Prior art keywords
- flip
- frame
- terminal
- frame synchronization
- flop
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Lifetime
Links
- 230000001360 synchronised effect Effects 0.000 claims description 10
- 238000010586 diagram Methods 0.000 description 5
- 230000005856 abnormality Effects 0.000 description 4
- 230000005540 biological transmission Effects 0.000 description 3
- 230000000694 effects Effects 0.000 description 2
- 238000004891 communication Methods 0.000 description 1
- 230000003111 delayed effect Effects 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 238000000034 method Methods 0.000 description 1
Landscapes
- Time-Division Multiplex Systems (AREA)
- Synchronisation In Digital Transmission Systems (AREA)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP1990070384U JP2549472Y2 (ja) | 1990-07-03 | 1990-07-03 | フレーム同期保護回路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP1990070384U JP2549472Y2 (ja) | 1990-07-03 | 1990-07-03 | フレーム同期保護回路 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPH0429253U JPH0429253U (enrdf_load_html_response) | 1992-03-09 |
JP2549472Y2 true JP2549472Y2 (ja) | 1997-09-30 |
Family
ID=31606498
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP1990070384U Expired - Lifetime JP2549472Y2 (ja) | 1990-07-03 | 1990-07-03 | フレーム同期保護回路 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP2549472Y2 (enrdf_load_html_response) |
Family Cites Families (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS62147832A (ja) * | 1985-12-23 | 1987-07-01 | Kokusai Electric Co Ltd | フレ−ム同期方法 |
JPS62216446A (ja) * | 1986-03-17 | 1987-09-24 | Fujitsu Ltd | フレ−ム同期保護方式 |
-
1990
- 1990-07-03 JP JP1990070384U patent/JP2549472Y2/ja not_active Expired - Lifetime
Also Published As
Publication number | Publication date |
---|---|
JPH0429253U (enrdf_load_html_response) | 1992-03-09 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP2732759B2 (ja) | フレーム同期制御方式 | |
JP2549472Y2 (ja) | フレーム同期保護回路 | |
JPS585543B2 (ja) | フレ−ム同期装置 | |
JP2862926B2 (ja) | フレーム同期保護回路 | |
JPH056952U (ja) | フレーム同期保護回路 | |
JP2971150B2 (ja) | ビット同期方式 | |
JPH01228337A (ja) | フレーム同期保護回路 | |
JP3930641B2 (ja) | 現用系・予備系切替方法および切替装置 | |
JP2684466B2 (ja) | フレーム同期判定回路 | |
SU567213A1 (ru) | Устройство дл приема сигналов в многоканальных системах передачи сообщений с можоритарным уплотнением | |
JP3228408B2 (ja) | 同期化回路及び同期化方法 | |
JPS63116537A (ja) | 同期保護回路 | |
JPS62213337A (ja) | フレ−ム同期保護方式 | |
JP2680962B2 (ja) | フレーム同期回路 | |
JPH03201635A (ja) | フレーム同期回路 | |
JPH04120929A (ja) | ディジタルデータ伝送同期回路 | |
JPH11112488A (ja) | フレーム同期回路 | |
JPH0821923B2 (ja) | 同期回路 | |
JPH02156743A (ja) | フレーム同期保護方式 | |
JPH09224022A (ja) | フレーム同期回路 | |
JPH02294713A (ja) | Todカウント信号生成回路 | |
JPS6251849A (ja) | Pcm通信用後方動作型フレ−ム同期回路 | |
JPS6238697A (ja) | 局線信号選択回路 | |
JPH03280740A (ja) | クロック切替回路 | |
JPH0691524B2 (ja) | フレーム同期回路 |