JP2024161537A5 - - Google Patents

Info

Publication number
JP2024161537A5
JP2024161537A5 JP2024138750A JP2024138750A JP2024161537A5 JP 2024161537 A5 JP2024161537 A5 JP 2024161537A5 JP 2024138750 A JP2024138750 A JP 2024138750A JP 2024138750 A JP2024138750 A JP 2024138750A JP 2024161537 A5 JP2024161537 A5 JP 2024161537A5
Authority
JP
Japan
Prior art keywords
group
substrate
surface modifier
formula
optionally substituted
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2024138750A
Other languages
English (en)
Japanese (ja)
Other versions
JP2024161537A (ja
Filing date
Publication date
Priority claimed from JP2020513401A external-priority patent/JPWO2019198700A1/ja
Application filed filed Critical
Publication of JP2024161537A publication Critical patent/JP2024161537A/ja
Publication of JP2024161537A5 publication Critical patent/JP2024161537A5/ja
Pending legal-status Critical Current

Links

JP2024138750A 2018-04-13 2024-08-20 半導体基板用プライマーおよびパターン形成方法 Pending JP2024161537A (ja)

Applications Claiming Priority (5)

Application Number Priority Date Filing Date Title
JP2018077668 2018-04-13
JP2018077668 2018-04-13
JP2020513401A JPWO2019198700A1 (ja) 2018-04-13 2019-04-09 半導体基板用プライマーおよびパターン形成方法
PCT/JP2019/015411 WO2019198700A1 (ja) 2018-04-13 2019-04-09 半導体基板用プライマーおよびパターン形成方法
JP2023000076A JP7544158B2 (ja) 2018-04-13 2023-01-04 半導体基板用プライマーおよびパターン形成方法

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
JP2023000076A Division JP7544158B2 (ja) 2018-04-13 2023-01-04 半導体基板用プライマーおよびパターン形成方法

Publications (2)

Publication Number Publication Date
JP2024161537A JP2024161537A (ja) 2024-11-19
JP2024161537A5 true JP2024161537A5 (enExample) 2025-09-12

Family

ID=68164170

Family Applications (3)

Application Number Title Priority Date Filing Date
JP2020513401A Pending JPWO2019198700A1 (ja) 2018-04-13 2019-04-09 半導体基板用プライマーおよびパターン形成方法
JP2023000076A Active JP7544158B2 (ja) 2018-04-13 2023-01-04 半導体基板用プライマーおよびパターン形成方法
JP2024138750A Pending JP2024161537A (ja) 2018-04-13 2024-08-20 半導体基板用プライマーおよびパターン形成方法

Family Applications Before (2)

Application Number Title Priority Date Filing Date
JP2020513401A Pending JPWO2019198700A1 (ja) 2018-04-13 2019-04-09 半導体基板用プライマーおよびパターン形成方法
JP2023000076A Active JP7544158B2 (ja) 2018-04-13 2023-01-04 半導体基板用プライマーおよびパターン形成方法

Country Status (6)

Country Link
US (2) US20210124266A1 (enExample)
JP (3) JPWO2019198700A1 (enExample)
KR (2) KR20250044951A (enExample)
CN (1) CN112041746A (enExample)
TW (1) TWI865446B (enExample)
WO (1) WO2019198700A1 (enExample)

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP4296272A4 (en) * 2021-02-22 2024-12-04 Nissan Chemical Corporation THIN FILM SUBSTRATE, AND SEMICONDUCTOR SUBSTRATE
JP7730052B2 (ja) * 2023-02-13 2025-08-27 ダイキン工業株式会社 表面処理剤
JP2024123764A (ja) * 2023-03-01 2024-09-12 信越化学工業株式会社 レジスト下層膜材料、パターン形成方法、及びレジスト下層膜形成方法
WO2025121364A1 (ja) * 2023-12-08 2025-06-12 日産化学株式会社 積層体の製造方法、及び半導体素子の製造方法
WO2025142834A1 (ja) * 2023-12-25 2025-07-03 日産化学株式会社 積層体の製造方法、及び半導体素子の製造方法
WO2025154662A1 (ja) * 2024-01-18 2025-07-24 日産化学株式会社 シリコン含有下層膜形成用組成物
WO2025206020A1 (ja) * 2024-03-27 2025-10-02 日産化学株式会社 積層体の製造方法、及び半導体素子の製造方法

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20050214674A1 (en) 2004-03-25 2005-09-29 Yu Sui Positive-working photoimageable bottom antireflective coating
JP5110283B2 (ja) * 2005-12-06 2012-12-26 日産化学工業株式会社 光架橋硬化のレジスト下層膜を形成するためのケイ素含有レジスト下層膜形成組成物
US7759253B2 (en) * 2006-08-07 2010-07-20 Taiwan Semiconductor Manufacturing Company, Ltd. Method and material for forming a double exposure lithography pattern
FI123292B (fi) * 2011-06-14 2013-01-31 Silecs Oy Silaanimonomeerit ja niistä saatavat korkean taitekertoimen omaavat polymeerit
KR101947103B1 (ko) 2011-08-10 2019-02-13 닛산 가가쿠 가부시키가이샤 술폰 구조를 가지는 실리콘-함유 레지스트 하층막 형성 조성물
JP6163770B2 (ja) * 2012-03-07 2017-07-19 Jsr株式会社 レジスト下層膜形成用組成物及びパターン形成方法
KR102044968B1 (ko) * 2012-04-23 2019-12-05 닛산 가가쿠 가부시키가이샤 첨가제를 포함하는 규소함유 euv레지스트 하층막 형성 조성물
US9822330B2 (en) * 2012-10-11 2017-11-21 Nissan Chemical Industries, Ltd. Light-degradable material, substrate, and method for patterning the substrate
JP6196190B2 (ja) * 2014-07-08 2017-09-13 信越化学工業株式会社 多層膜形成方法及びパターン形成方法
JP6250514B2 (ja) * 2014-10-03 2017-12-20 信越化学工業株式会社 塗布型bpsg膜形成用組成物、基板、及びパターン形成方法
JP6754098B2 (ja) * 2015-01-30 2020-09-09 日産化学株式会社 カーボネート骨格を有する加水分解性シランを含むリソグラフィー用レジスト下層膜形成組成物
JP6786783B2 (ja) * 2015-09-30 2020-11-18 Jsr株式会社 多層レジストプロセス用シリコン含有膜形成組成物及びパターン形成方法

Similar Documents

Publication Publication Date Title
JP2024161537A5 (enExample)
JP2023052183A5 (enExample)
JP5756134B2 (ja) 金属酸化物含有膜形成用組成物及びパターン形成方法
KR101677289B1 (ko) 실리콘 함유 막 형성용 조성물 및 실리콘 함유 막 및 패턴 형성 방법
JPS62185325A (ja) リフト・オフ法
WO2009096371A1 (ja) 微細パターンマスクおよびその製造方法、ならびにそれを用いた微細パターンの形成方法
JP6810782B2 (ja) 誘導自己集合体施与のためのケイ素含有ブロックコポリマー
JP2014507795A (ja) 高度なパターン形成に必要な小型フィーチャのパターン形成プロセス
JP2023159163A5 (enExample)
TW202004348A (zh) 半導體基板用底漆及圖型形成方法
JP4622061B2 (ja) レジスト下層膜用組成物およびその製造方法
JP2023126803A5 (enExample)
US8796398B2 (en) Superfine pattern mask, method for production thereof, and method employing the same for forming superfine pattern
CN101258444A (zh) 用来在不存在氮化硅的条件下进行硅的koh蚀刻的负性光刻胶
EP2142960A1 (en) Alkaline-resistant negative photoresist for silicon wet-etch without silicon nitride
JPWO2022054853A5 (enExample)
JP4799429B2 (ja) 感光性樹脂組成物
US20070154839A1 (en) Hard mask composition for lithography process
JP2023184588A5 (enExample)
KR101432607B1 (ko) 레지스트 하층막용 조성물 및 이를 이용한 반도체 집적회로 디바이스의 제조방법
JP5661562B2 (ja) 微細パターンマスクおよびその製造方法、ならびにそれを用いた微細パターンの形成方法
JPWO2023074777A5 (enExample)
KR20210011317A (ko) 산화적 방향족화 반응 관능기 포함 중합체를 포함하는 하드마스크용 조성물
KR20140086727A (ko) 반도체 집적회로 디바이스의 제조방법 및 이에 따른 반도체 집적회로 디바이스
KR20250163951A (ko) 후육화 조성물, 후육화된 레지스트 패턴의 제조 방법, 및 가공 기판의 제조 방법